一种基于Avalon-MM总线接口的多串口IP核[发明专利]

专利名称:一种基于Avalon-MM总线接口的多串口IP核专利类型:发明专利
发明人:杨伟新,尹业宏,郑畅,彭煜,陈国庆
申请号:CN201911350312.4
申请日:20191224
公开号:CN111209234A
公开日:
20200529
专利内容由知识产权出版社提供
摘要:本发明涉及一种基于Avalon‑MM总线接口的多串口IP核,采用硬件描述语言Verilog设计而成,包括Avalon‑MM总线接口模块,用于实现ARM侧到FPGA侧的数据交换;8个串口,用于实现外部设备与存储单元的数据交互;3个全局寄存器以及8个寄存器模块,所述8个寄存器模块分别对应所述串行数据输入输出接口单元的8个串口;所述3个全局寄存器通过FPGA内部总线分别与8个寄存器模块通信连接。Avalon‑MM具有独立的写数据线、读数据线、地址线,具有读有效信号,资源占用少等优点,通过寻址方式实现了8个串口,8个串口共用一个中断,大大节约了中断资源。
申请人:中国船舶重工集团公司第七一七研究所
地址:430000 湖北省武汉市江夏区阳光大道717号
国籍:CN
代理机构:武汉蓝宝石专利代理事务所(特殊普通合伙)
代理人:谢洋

本文发布于:2024-09-20 15:03:56,感谢您对本站的认可!

本文链接:https://www.17tex.com/xueshu/747497.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:串口   专利   实现   接口   寄存器   模块   用于
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议