低噪声低功耗斩波运放的分析与设计

噪声低功耗斩波运放的分析与设计
李威;张兆浩;吴次南
【摘 要】厦门市民健康信息系统CMOS运放的噪声尤其是低频1/f噪声会随着整体功耗的降低而急剧增加,针对传感器读出电路应用,文中在传统斩波运放的基础上设计了一个低噪声、低功耗的嵌套式斩波运算放大器.基于SMIC0.18μm工艺,通过Spectre仿真工具进行仿真与验证.高频斩波fchop,high)频率为500 kHz,低频斩波频率fchop,low)为2 kHz时的仿真结果表明,运放在100 Hz处的噪声功率谱密度(Power Spectral Density,PSD)降为23 nV √Hz,总消耗电流14 μA,放大器的增益带宽积(GBw)为16.7 MHz,运放的电流效率(GBW/Itot)达到了1 193,该设计的整体性能与以往的设计相比具有一定优势.
【期刊名称】《电子科技》
【年(卷),期】2016(029)005
【总页数】4页(P26-29)
【关键词】嵌套式斩波;低噪声;低功耗;残余失调;放大器
【作 者】李威;张兆浩;吴次南
【作者单位】贵州大学大数据与信息工程学院,贵州贵阳550025;贵州大学大数据与信息工程学院,贵州贵阳550025;贵州大学大数据与信息工程学院,贵州贵阳550025
【正文语种】你的知识需要管理中 文
仪式用鼓【中图分类】TN722
20世纪90年代以来互联网改变了世界,进入新世纪,学术界开始思考互联网的未来,于是便出现了“物联网”(Internet of Things,IOT)概念[1]。在物联网中,传感器是物质世界和互联网的接口,是物联网的重要组成部分,所以物联网在最初也称为“传感网”。随着传感器技术的发展,尤其是微机电系统(Microelectromechanical Systems,MEMS)的发展,物联网同时也获得了更广阔的发展空间。
传感器接口电路是物联网概念中一项重要的研究内容。一方面,若要长时间大规模地使用传感器网络,传感器接口电路必须有较低的功耗或有稳定的能量来源。例如在医疗电子应用中,植入生物体的芯片必须具有极低功耗,以确保生物芯片能在很长一段时间内使用;另一方面,
传感器信号非常微小,且基本处于低频段,这就需要传感器信号读出电路具有极低的噪声[2]。以CMOS电路为例,对于传感器读出电路中最重要的低噪声放大器来说,其主要噪声来源包括了全频段下的热噪声以及低频处的闪烁噪声。正如所知,放大器的功耗与噪声存在折衷关系:随着功耗的降低,其噪声性能尤其是低频1/f噪声性能将严重恶化。现代CMOS集成电路工艺正朝着深亚微米方向发展,这就使模拟信号处理电路需要面对电源电压的降低以及1/f噪声、失调电压带来的更大挑战。由此可见传感器读出电路(Readout Circuit)正成为制约物联网进一步发展的一个重要因素。也因此,面向传感器应用的低噪声、低功耗运算放大器电路受到越来越多的关注[3]。
目前广泛采用的噪声消除技术有斩波技术和自调零技术。而自调零技术会造成白噪声的折叠,且自调零频率越高,折叠的白噪声越多,因而增大了基带噪声[4],为了抑制噪声,需要使用大电流,这使得自调零运放的功耗较大。所以由于低功耗的限制,本文采用斩波技术来消除失调和1/f噪声。
斩波稳定(CHS:Chopper Stabilization)技术是1948 年由E. A. Goldberg 发现的[5]。随着集成电路技术的不断发展,可快速应用于芯片集成技术。斩波技术最早被用来消除直流失调,由
于在传感器接口电路应用中关注的噪声即噪声主要集中在低频段,所以可类似地将这些噪声看作是低频失调。
如图1是一个斩波放大器的基本构架[6]。这个放大器由一个斩波器CH1、一个放大器、另一个斩波器CH2以及一个低通滤波器组成。
图1中下半部分(a)~(d)是正弦波输入时各个相应位置的理想波形图。信号(如图1(a))在进入放大器之前,会被CH1调制到高频(如图1(b)),被调制到高频的信号被放大器放大,如图1(c)所示;图中vos表示放大器中等效到输入端的直流失调(Offset)和1/f噪声,放大器将被调制到高频的信号和仍处于低频的vos同时放大;经过第二个斩波开关CH2之后,处在高频的信号被还原,而处于低频的Offset和1/f噪声则被调制到了高频,如图1(d)所示。图1(d)中有相对较大摆幅的锯齿波被称为纹波(Ripple)。在斩波完成后,处于信号通路上的低通滤波器将这些纹波滤除,这就消除了Offset和噪声的影响。
在斩波稳定放大器中,斩波开关一般由CMOS管组成。CMOS开关在时钟切换过程中产生的电荷注入效应,会造成残余失调,这是斩波运放一项重要的非理想因素。CMOS管栅极电压会在vSS和vDD之间快速切换,每次切换会通过交叠电容耦合一部分电荷进入信号通路,即产生
毛刺,如图2所示。由开关产生的毛刺经过放大器放大然后被解调,相当于残留了一部分直流电压,这叫做残余失调。开关的面积越大,斩波频率越高,电荷注入越大,残余失调越多。
可利用反馈环路来减少残余失调[7-8],但这种方法会大幅增加电路的复杂程度,并对整体系统的稳定性带来影响。嵌套式斩波(Nested-Chopping)可在不引入上述缺点的情况下有效地消除残余失调的影响[9],其基本原理是利用两组斩波开关中的一组用高频时钟控制,外面的一组用低频时钟控制。外部慢速斩波可将里面一组快速斩波开关产生的残余失调消除,留下慢速斩波开关的失调。直接使用嵌套式斩波存在问题,因为,而一般fchop,high是fchop,low的几到几十倍,留给信号的带宽就很小了,因此限制了带宽。
在斩波技术中,斩波频率是一个关键的参数因其关系到整个斩波放大器的性能。要将如图1(c)这样的高频信号放大,明显需要斩波频率小于放大器的带宽,因只有这样放大器才不会有较大的增益损失,由于负载电容不会影响斩波速度,所以此处的放大器带宽指的是放大器空载时的-3 dB频率[2]。除了放大器带宽的限制,文中还要尽可能地消除1/f噪声,并使信号解调后不至于发生混叠,综合起来这就需要斩波频率满足[10]
设计的两级斩波运算放大器主要由第一级的全差分折叠共源共栅电路和第二级有源电流镜
负载的差分输入单端输出放大器组成,其中CHL1、CHH1、CHH2a、CHH2b、CHL2是斩波开关单元。本文采用高低阻点嵌套斩波方案。其中CHL1和CHL2是低速斩波开关,CHL2被设置在第一级放大器的输出点也就是第一级放大器唯一的高阻点;CHH1,CHH2a和CHH2b被设置在放大器内部的低阻点,实现快速斩波。
本设计电路如图3所示,输入管M1、M2采用大面积的PMOS管以减小1/f噪声的影响,M18~M23是6个处于线性区的NMOS管,构成第一级全差分放大器的共模反馈[11],稳定输出直流电平。M5、M6管和M3、M4管分别作为电流漏和电流源,由于整体电路的1/f噪声很大一部分取决于这4个管子,所以要取较大的面积,又由于带宽限制管子的L不能过大,且要减小其1/f噪声就要尽量减小其跨导,这就使得这4个管子必须处于饱和区,即需要较大的过驱动电压,低功耗意味着较低的宽长比,同时在此处也意味着较小的面积,这又与低噪声的要求相矛盾,这就使得这4个管子的沟道长度要合理的折中。由于1/f噪声的要求,M7~M10要有较大的面积,但又由于整体功耗的限制,管子要有较小的宽长比,这使得M7~M10必须处于亚阈值区才能满足低噪声、低功耗的要求。第二级电路是简单的差分输入、单端输出电路,由于电路中的第一个极点在第一级的输出处,第二个极点位于第二级的输出处,这使得第二级电路对带宽的要求较高,所以M11~M14要取较小的沟道长度。
设计斩波调制器,需要考虑电荷注入与时钟馈通效应的影响以及导通电阻是否能够满足信号的建立件。采用带虚拟管的CMOS开关斩波器有助于抵消部分电荷注入与时钟馈通效应,虚拟管置于开关管两侧,源漏相接,宽长比为开关管的1/2,具体电路如图4所示[12]。
双面英雄
由于小的开关尺寸能减小时钟溃通效应。所以,输入端斩波开关CHL1采用较小尺寸的NMOS管(1 μm/0.18 μm)。为减小导通电阻引起的压降,在低阻点的斩波开关CHH1a、CHH1b分别取2 μm/0.18 μm、2 μm/0.18 μm的较大尺寸。此外,斩波调制器在进行版图设计时,应尽量使开关管环境处于对称状态,增加正反相寄生电容的匹配度,从而整体上减小电荷注入和时钟馈通效应产生的影响。
含有斩波操作的放大器实际上属于开关电路,需使用Cadence公司的Spectre仿真工具中的PSS、PAC、Pnoise对其周期性稳态、幅频特性以及噪声性能进行仿真。本设计中的仿真基于SMIC0.18 μm工艺进行,斩波频率为fchop,high=500 kHz、fchop,low=2 kHz。
采用PAC仿真表明,其开环直流增益为101 dB,增益带宽积为16.7 MHz,带宽为150 Hz。系统消耗的总功耗为14 μA。此二级电路的主极点在第一级折叠共源共栅运放的输出端,其次极点在输出端,所以此运放带负载的能力较低。
由于第一级为全差分电路,本设计的共模抑制比达到了167 dB,电源抑制比为104。图5所示的Pnoise仿真结果表明,放大器约在100 Hz噪声功率谱密度仅为23 ,图中2 kHz处出现了一个尖峰,说明低频的失调和噪声经过斩波被调制到高频,这对于低功耗CMOS运放来说是一个理想的结果,说明斩波技术起到了较好的效果。
为仿真嵌套式斩波的残余失调消除效果,在斩波器CHH1和输入管M1之间加入1 mV的直流电压进行瞬态仿真,仿真结果如图6中所示,从图中可见残余失调基本被完全消除,但纹波还较大,这是因斩波频率只有500 kHz,本设计中的主极点位于第一级运放的输出处,第一级运放输出端的两个电容与第一级的输出电阻构成的低通滤波器对纹波起到滤除作用,而第一级运放的增益带宽积(GBW)较大,这使得第一级运放对500 kHz处信号的衰减较小。纹波可根据具体应用在后级电路中进行消除,此设计更关心其残余失调的消除情况。从仿真结果看,本设计对于残余失调的消除达到了预期的效果。乙酸丁酯
>科目三智能考试系统

本文发布于:2024-09-21 02:38:52,感谢您对本站的认可!

本文链接:https://www.17tex.com/xueshu/443682.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:噪声   电路   开关   失调   信号   传感器
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议