数字电子时钟课程设计报告

“电子技术”课程
设计报告
    设计题目:数字电子时钟
耙式浓缩机    姓    名:尹强
    学    号:***********机械研究与应用
    班    级:电自1104班
***********
一、摘要    …………………………… 3
二、电路仿真与设计 …………………….3
2.1  设计目的  ………………………….3
2.2  设计内容和要求 …………………………3
不可知论    2.3  数字电子钟基本原理  ……………………4
2.3.1、方波发生器  …………………………4
2.3.2、设计计时电路 …………………………6
    2.3.3显示电路 …………………………….7
    2.3.4、校准电路  ………………………….8
    2.3.5、整点报时电路………………………….9
三、存在的问题  ……………………….9
四、心得与体会  ……………………….9
附录:
参考文献
原理图
一、摘要
数字钟已成为人们日常生活中不可少的必需品,给人们的生活,学习,工作带来极大的方便。本文介绍的数字钟是一种利用数字电路来显示时、分、秒的装置,与传统的机械钟相比,它具有走时准确,性能稳定,显示直观,无机械传动装置等特点。
数字电子钟由秒信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路等组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用555构成的振荡器或石英晶体振荡器加分频器来实现。将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。
“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天24h的累计。译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位LED显示器显示出来。校时电路是来对“时、分、秒”显示数字进行校对调整。
 关键字: 
计数器;译码器;显示器;校时电路 
二、电路仿真与设计
2.1  设计目的
1、熟悉集成电路的引脚安排和各芯片的逻辑功能及使用方法
2、了解数字电子钟的组成及工作原理
3、熟悉数字电子钟的设计与制作
2.2  设计内容和要求
    1、以24小时为一个计数周期;
    2 具有“时”、“分”、“秒”数字显示;
    3 数码管显示电路;
    4、具有校时功能;
5、整点前10秒,数字钟会自动报时,以示提醒;
看见栏目 6 EWB步甲科PROTEUS画出电路原理图并仿真验证;
2.3  数字电子钟基本原理
    数字电子钟的逻辑框图如图1所示。它由555集成芯片构成的振荡电路、计数器、显示器和校时电路组成。555集成芯片构成的振荡电路产生的信号作为秒脉冲,秒脉冲送入计数器,计数结果通过“时”、“分”、“秒”译码器显示时间。
图1
2.3.1、方波发生器
    首先设计一个秒脉冲产生电路,可采用555定时器构成多谐振荡器。通过设计多谐振荡器电阻、电容的参数大小,使555定时器输出一个固定频率为1HZ的方波;
用555定时器组成的多谐振荡器如图2(a)所示。接通电源后,电容被充电,当上升到 时,使为低电平,同时放电三极管导通,此时电容通过放电,下降。当下降到 时,翻转为高电平。电容器放电所需的时间为                           
    当放电结束时,截止,将通过向电容器充电,贝勒斯上升到 时所需要的时间为 

本文发布于:2024-09-21 10:49:16,感谢您对本站的认可!

本文链接:https://www.17tex.com/xueshu/342021.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:计数器   显示   电路   设计   数字   信号   电子钟
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议