jk触发器的逻辑功能表_数字电子技术3——时序逻辑电路

jk触发器的逻辑功能表_数字电⼦技术3——时序逻辑电路1、常⽤的触发器
(1)RS触发器
(2)带电平触发的RS触发器
在普通RS触发器的基础上增加⼀个触发信号输⼊端,就形成了带电平触发的RS触发器
若图形符号的CLK引脚外部没有圆圈,则代表CLK为⾼电平有效,反之为低电平有效。
(3)带异步置位和复位的电平触发RS触发器
(4)JK触发器
(5)D触发器
将电平触发型RS触发器的RS两端通过反相器接在⼀起,引出⼀端形成的触发器称为电平触发D触发器,⼜称D型锁存器。
(6)T触发器(将JK触发器的J和K接在⼀起就构成了T触发器)
(7)主从RS触发器
(8)主从JK触发器
2、时序逻辑电路的分析
lg mp3(1)分析步骤:从给定的逻辑图中写出每个触发器的驱动⽅程(即存储电路中每个触发器输⼊信号的逻辑函数式);将得到的这些驱动⽅程代⼊对应触发器的特性⽅程,得出每个触发器的状态⽅程,从⽽得到由这些状态⽅程组成的整个时序电路的状态⽅程组;最后根据逻辑图写出电路的输出⽅程。
lalu
(2)状态转换表:若将任何⼀组输⼊变量及电路初态的取值代⼊状态⽅程和输出⽅程,即可算出电路的次态和现态下的输出值;以得到的次态作为新的初态,和这时的输⼊变量取值⼀起再代⼊状态⽅程和输出⽅程进⾏计算,⼜得到⼀组新的次态和输出值,以此类推,将全部计算结果列成真值表的形式,就得到了状态转换表。
(3)状态转换图:为了以更加形象的⽅式直观的显⽰出时序电路的逻辑功能,有时候还进⼀步将状态转换表的内容表⽰成状态转换图的形式。
(4)时序图:为了便于实验观察的⽅式检查时序逻辑电路的功能,还可以将状态转换表的内容画成时间波形的形式,在输⼊信号和时钟脉冲序列的作⽤下,电路状态,输出状态随时间变化的波形图称为时序图。
3、寄存器与移位寄存器
山村幼儿园计划(1)寄存器:所谓寄存器,是⽤于寄存⼀组⼆进制代码的结构,被⼴泛地⽤于各类数字系统和数字计算机中,由于⼀个触发器只能存储1位⼆进制代码,所以⽤N个触发器组成的寄存器可以储存⼀组N位⼆进制代码,对于寄存器中的触发器只要求他们具有置1和清0的功能,故任⼀触发器均可组成寄存器。
(2)移位寄存器:除了具备存储代码的功能之外,还具有移位功能,所谓移位功能,是指寄存器⾥存储
的代码能在移位脉冲的作⽤下依次左右移动,因此,移位寄存器不仅可以存储⼆进制代码,还可以做数据的并串转换,数值的运算及数据处理等。
(3)74LS75是由电平触发的同步RS触发器组成的4位寄存器,74HC175则是由CMOS变压触发器组成的4位寄存器。74LS194A是双向移位寄存器。74LS194真值表如下图⽰。
解析:该电路由两⽚4位加法器74283和4⽚移位寄存器74LS194A组成,两⽚74283接成了⼀个8位并⾏加法器,4⽚74LS194A分别接成了两个8位的单向移位寄存器,由于两个8位移位寄存器的输出分别加到了8位并⾏加法器的两组输⼊端,所以上图是将两个8位移位寄存器的内容相加的运算电路。电路的波形图如图所⽰
4、计数器
(1)同步计数器:⽬前所知的同步计数器芯⽚基本上分为⼆进制和⼗进制两种。⼀般同步⼆进制计数器除了计数之外,还可以⽤作分频器,同步计数器⼀般由T触发器组成。
例题1:如图所⽰⼆进制同步加法计数器,试分析电路功能。
酷派n68根据上述状态⽅程与输出⽅程可得状态转换表
陶海粟
根据状态转换表可绘制出状态转换图和时序图如下图所⽰
>中国产品质量法

本文发布于:2024-09-22 13:21:36,感谢您对本站的认可!

本文链接:https://www.17tex.com/xueshu/190817.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:触发器   寄存器   状态
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议