一种显示驱动电路的制作方法



1.本发明涉及微电子及显示技术领域,具体涉及一种显示驱动电路。


背景技术:



2.硅基oled(organic light emitting diode)微显示是一种新型的微显示技术,它实现了显示技术与硅基集成电路技术的结合。硅基显示驱动芯片上集成了行列控制电路、像素电路以及其它功能模块,实现了其外围驱动电路和显示像素矩阵电路的集成化。因而有效地降低了系统的成本、面积和功耗。并减少了外部器件及内连线数目,增加了可靠性。随着显示分辨率以及像素密度的提高,高分辨率的硅基显示驱动芯片的研究益发成为一个焦点。
3.图1为现有技术的一种显示驱动电路的原理框图。移位寄存器产生列选信号,将输入数据存于锁存器1中。下一行周期开始,锁存器1中数据传输到锁存器2,锁存器1更新下一行的数据。比较器将锁存器2中的数据与计数器产生的计数信号相比较。当计数信号小于等于数据信号时,比较器输出高电平,列开关打开,列信号线上的电压与斜坡信号保持同步。当计数信号大于数据信号时,比较器输出低电平,列开关关闭,列信号线保存当前时刻的电压,即为数据电压。
4.图1所示的显示驱动电路结构简单、易于实现,应用在小尺寸低分辨率的微显示驱动芯片中可取得良好效果。然而,该显示驱动电路难以应用在高分辨率的微显示驱动芯片中。随着微显示器尺寸和分辨率的增加,列线上的寄生电容逐渐增大,总寄生电容可达十几nf甚至几十nf。高分辨率芯片的时序要求高,行周期时间短。斜坡信号的输出缓冲器需要在短时间内驱动如此大的负载电容,对其驱动能力和响应速度要求很高,不可避免地需要消耗大量电流。特别是当微显示器显示白场画面时,所有列信号线需要在一行时间内从v
gma0
(0灰阶电压)充电至v
gma255
(255灰阶电压),该过程又会产生相当大的功耗。
5.另一方面,该显示驱动电路应用在高分辨率的微显示驱动芯片中还会有显示亮度不均匀的现象。斜坡信号线需要承载为所有列信号线的寄生电容充电的电流。充电电流大小与寄生电容的大小成正比,在高分辨率的微显示驱动芯片中将超过10ma。而斜坡信号线需要从像素阵列最左端传至最右端,而由于寄生电阻的存在,斜坡信号线上将产生较大的ir压降。图1所示的显示驱动电路中每一列的数据电压都从斜坡信号线上采样,ir压降将导致同一数据在不同列信号线上采样到的数据电平不同,从而导致屏幕左右亮度不均匀的现象出现。若要避免亮度不均的情况出现,必须减小斜坡信号线上的寄生电阻,从而将ir压降控制在可接受的水平。然而,这需要斜坡信号线的走线宽度大大增加,导致芯片面积增到难以接受的程度。


技术实现要素:



6.技术目的:针对现有技术中存在的高分辨率应用场景下,列线上的寄生电容较高、显示亮度不均匀的问题,本发明提出了一种显示驱动电路,可以在不显著增加芯片功耗与
面积的条件下,应用在高分辨率的微显示驱动芯片中。
7.技术方案:为实现上述技术目的,本发明采用以下技术方案。
8.一种显示驱动电路,包括斜坡信号输出缓冲器、数据电平生成单元、电压选择开关、清零开关、列输出缓冲器和列选择开关;所述斜坡信号输出缓冲器的输入端连接斜坡dac的输出信号,输出端产生斜坡信号连接到数据电平生成单元;所述电压选择开关连接在数据电平生成单元和列输出缓冲器的输入端之间,用于选择输入到列输出缓冲器的电压;每个数据电平生成单元对应奇偶两个选择开关;奇数行周期内,奇开关打开,对应数据电平生成单元中的奇行数据电平输入到列输出缓冲器;偶数行周期内,偶开关打开,对应数据电平生成单元中的偶行数据电平输入到列输出缓冲器;所述清零开关连接在列输出缓冲器的输入端和地之间,用于列输出缓冲器的输入端的清零操作;清零开关通过清零脉冲控制,在电压选择开关关断的时间内将列输出缓冲器的输入端电压清零;所述列输出缓冲器接收电压选择开关输出的电压,用于将列信号线上的电压驱动至数据电平;所述列选择开关连接在列输出缓冲器的输出端和列信号线之间,用于选择数据电平施加到对应的列信号线上,列选择开关在电压选择开关有效期间内开启,在清零操作期间列选择开关保持关断。
9.优选地,所述数据电平生成单元的数量配置为n个,n=1、2

,相应的电压选择开关和列选择开关的数量随数据电平生成单元的数量同步变化;斜坡信号输出缓冲器、清零开关、列输出缓冲器的数量保持为1个。
10.优选地,所述数据电平生成单元包括移位寄存器、锁存器、比较器和采样保持电路;所述移位寄存器接收时钟信号,并在时钟信号的作用下,产生列选信号;所述锁存器与移位寄存器连接,用于在列选信号的作用下存入奇行数据和偶行数据;所述比较器与锁存器连接,用于接收锁存器输出的奇行数据和偶行数据,并与计数信号比较大小,产生控制信号;当计数信号小于等于接收的数据信号时,控制信号为高电平;当计数信号大于接收的数据信号时,控制信号为低电平;所述采样保持电路的输入端连接斜坡信号输出缓冲器输出端产生的斜坡信号和控制信号,输出端与电压选择开关的输入端连接,采样保持电路用于在控制信号的作用下控制输出电压与斜坡信号同步或输出电压为数据电平。
11.优选地,所述锁存器包括锁存器o和锁存器e,数据电平生成单元内奇偶两行的数据电平交替产生;奇数行周期内,奇行数据传输,偶行数据不传输;偶数行周期内,偶行数据传输,奇行数据不传输;奇数行周期内,奇行数据在列选信号的作用下存入锁存器o,锁存器e维持之前保存的偶行数据;偶数行周期内,偶行数据在列选信号的作用下存入锁存器e,锁存器o维持之前保存的奇行数据;所述比较器包括比较器o和比较器e,比较器o接收锁存器o输出的数据,比较器e接收锁存器e输出的数据;比较器o和比较器e的功能相同,用于比较接收的数据信号与计数信
号的大小,产生控制信号;当计数信号小于等于接收的数据信号时,控制信号为高电平;当计数信号大于接收的数据信号时,控制信号为低电平;所述采样保持电路包括两个采样开关和与采样开关一一对应的存储电容;采样开关s_o由比较器o的输出信号控制,采样开关s_e由比较器e的输出信号控制;当控制信号为高电平,采样开关打开,存储电容上的电压与斜坡信号保持同步;当控制信号为低电平,采样开关关闭,存储电容保存当前时刻的电压,即为数据电平,也就是奇行数据电平或者偶行数据电平,两个采样开关与电压选择开关中的奇偶两个选择开关一一对应,奇数行周期内,奇开关打开,采样开关s_o对应的存储电容上的奇行数据电平输入到列输出缓冲器;偶数行周期内,偶开关打开,采样开关s_e对应的存储电容上的偶行数据电平输入到列输出缓冲器。
12.有益效果:本发明中的斜坡信号通过数据电平生成单元、电压选择开关、清零开关、列输出缓冲器和列选择开关连接到列信号线上,数据电平生成单元中存储电容大小远小于列信号线上的寄生电容,这就大大减轻了斜坡信号输出缓冲器的负载,降低了驱动能力和响应速度的要求,从而降低了斜坡信号输出缓冲器的功耗;由于斜坡信号输出缓冲器的负载电容减小,充电电流随之减小,交流损耗也随之减小;本发明中充电电流的减小大大减轻了ir压降的程度,使得芯片在不增加斜坡信号走线线宽的条件下,将斜坡信号线左右两端的压差控制在可以接受的程度,实现显示亮度均匀;本发明可以在不显著增加芯片功耗与面积的条件下,应用在高分辨率的微显示驱动芯片中,使得显示亮度均匀。
附图说明
13.图1是现有技术的一种显示驱动电路的原理框图;图2是本发明的显示驱动电路的原理框图;图3是本发明的数据电平生成单元电路结构示意图;图4是本发明的一种实施案例电路结构示意图;图5是本发明的实施案例的时序图。
具体实施方式
14.下面结合附图和具体实施例对本发明的一种显示驱动电路进行详细说明。
15.图2是本发明的一种显示驱动电路的原理框图。包括:斜坡信号输出缓冲器、数据电平生成单元、电压选择开关、清零开关、列输出缓冲器和列选择开关。
16.斜坡信号输出缓冲器的输入端连接斜坡dac的输出信号,斜坡信号输出缓冲器的输出端产生斜坡信号连接到采样保持电路的输入端。由于采样保持电路中存储电容大小远小于列信号线上的寄生电容,这就大大减轻了斜坡信号输出缓冲器的负载,降低了驱动能力和响应速度的要求,从而降低了斜坡信号输出缓冲器的功耗。此外,由于斜坡信号输出缓冲器的负载电容减小,充电电流随之减小,交流损耗也随之减小。另一方面,充电电流的减小大大减轻了ir压降的程度,使得芯片在不增加斜坡信号走线线宽的条件下,将斜坡信号线左右两端的压差控制在可以接受的程度。
17.电压选择开关连接在数据电平生成单元和列输出缓冲器的输入端之间,用于选择输入到列输出缓冲器的电压;每个数据电平生成单元对应奇偶两个选择开关;奇数行周期
内,奇开关打开,对应数据电平生成单元中的奇行数据电平输入到列输出缓冲器;偶数行周期内,偶开关打开,对应数据电平生成单元中的偶行数据电平输入到列输出缓冲器;清零开关连接在列输出缓冲器的输入端和地之间,用于列输出缓冲器的输入端的清零操作;清零开关通过清零脉冲控制,在电压选择开关关断的时间内将列输出缓冲器的输入端电压清零;列输出缓冲器接收电压选择开关输出的电压,用于将列信号线上的电压驱动至数据电平;列选择开关连接在列输出缓冲器的输出端和列信号线之间,用于选择数据电平施加到对应的列信号线上,列选择开关在电压选择开关有效期间内开启,在清零操作期间列选择开关保持关断。
18.如图3所示,数据电平生成单元包括移位寄存器、锁存器、比较器和采样保持电路;所述移位寄存器接收时钟信号,并在时钟信号的作用下,产生列选信号;所述锁存器与移位寄存器连接,用于在列选信号的作用下存入奇行数据和偶行数据;锁存器包括锁存器o和锁存器e,数据电平生成单元内奇偶两行的数据交替引入,其中数据是外部引入的数字信号,根据数据生成的模拟电压作为数据电平,数据电平生成单元内奇偶两行的数据电平交替产生;奇数行周期内,奇行数据传输,偶行数据不传输;偶数行周期内,偶行数据传输,奇行数据不传输;奇数行周期内,奇行数据在列选信号的作用下存入锁存器o,锁存器e维持之前保存的偶行数据;偶数行周期内,偶行数据在列选信号的作用下存入锁存器e,锁存器o维持之前保存的奇行数据;所述比较器与锁存器连接,用于接收锁存器输出的奇行数据和偶行数据,并与计数信号比较大小,产生控制信号;当计数信号小于等于接收的数据信号时,控制信号为高电平;当计数信号大于接收的数据信号时,控制信号为低电平;比较器包括比较器o和比较器e,比较器o接收锁存器o输出的数据,比较器e接收锁存器e输出的数据;比较器o和比较器e的功能相同,用于比较接收的数据信号与计数信号的大小,产生控制信号;当计数信号小于等于接收的数据信号时,控制信号为高电平;当计数信号大于接收的数据信号时,控制信号为低电平;所述采样保持电路的输入端连接斜坡信号输出缓冲器输出端产生的斜坡信号和控制信号,输出端与电压选择开关的输入端连接,采样保持电路用于在控制信号的作用下控制输出电压与斜坡信号同步或输出电压为数据电平。采样保持电路包括两个采样开关和与采样开关一一对应的存储电容;采样开关s_o由比较器o的输出信号控制,采样开关s_e由比较器e的输出信号控制;当控制信号为高电平,采样开关打开,存储电容上的电压与斜坡信号保持同步;当控制信号为低电平,采样开关关闭,存储电容保存当前时刻的电压,即为数据电平,也就是奇行数据电平或者偶行数据电平,两个采样开关与电压选择开关中的奇偶两个选择开关一一对应,奇数行周期内,奇开关打开,采样开关s_o对应的存储电容上的奇行数据电平输入到列输出缓冲器;偶数行周期内,偶开关打开,采样开关s_e对应的存储电容上的偶行数据电平输入到列输出缓冲器。
19.本发明中数据电平生成单元的数量可以根据实际应用电路中的输出放大器的面积需求、芯片的时序要求和功耗要求进行灵活配置,输出放大器一般由单位增益放大器构成,起到驱动和隔离的作用。以便将数据电平施加到相对应的列信号线上,同时避免输入电
压受到负载的影响。数据电平生成单元的数量配置为n个,n=1、2

,相应的电压选择开关和列选择开关的数量随数据电平生成单元的数量同步变化。斜坡信号输出缓冲器、清零开关、列输出缓冲器的数量保持为1个。
20.本发明的工作过程为:数据电平生成单元内奇偶两行的数据电平交替产生。奇数行周期内,奇行数据传输,偶行数据不传输。偶数行周期内,偶行数据传输,奇行数据不传输。
21.奇数行周期内,奇行数据在列选信号的作用下存入锁存器o,锁存器e维持之前保存的偶行数据。比较器e将锁存器e中的偶行数据与计数信号进行比较,输出信号控制采样开关s_e的打开和关断。当计数信号小于等于数据信号时,控制信号为高电平,采样开关s_e打开,存储电容上的电压与斜坡信号保持同步。当计数信号大于数据信号时,控制信号为低电平,采样开关s_e关闭,存储电容保存当前时刻的电压,即为数据电平。当移位寄存器完成扫描,偶行数据电平全部存入采样保持电路。
22.奇数行周期之后,偶数行周期开启,数据电平生成单元将奇行数据电平更新到采样保持电路。此时,偶行数据电平仍保存在采样保持电路中。电压选择开关中的偶开关在时序信号的控制下陆续打开,将存储的偶行数据电平陆续输入到输出缓冲器。等到下一奇数行周期开启,电压选择开关中的奇开关在时序信号的控制下陆续打开,采样保持电路存储的奇行数据电平陆续输入到输出缓冲器。
23.需要注意的是,在两个电压选择开关打开的间隙,需对输出缓冲器的输入端电压进行清零操作,否则,输入到输出缓冲器的数据电平会受到上一时刻电压的影响。清零操作的具体做法是通过清零脉冲控制清零开关打开,在电压选择开关关断的时间内将输出缓冲器的输入端电压清零。
24.输出缓冲器接收数据电平,在输出端产生相应的数据电平。列选择开关在时序信号的作用下,将数据电平施加到相对应的列信号线。
25.需要注意的是,清零操作期间,列开关保持关断。即零电压只会存在于输出缓冲器的输出端,而不会施加到列信号线上。列信号线上只存在数据电平之间的切换,从而减小了交流损耗。应用图1所示的现有技术的微显示屏在显示白场画面时,所有列信号线需要在一行时间内从v
gma0
(0灰阶电压)充电至v
gma255
(255灰阶电压),该过程会产生相当大的功耗。而应用本发明的显示驱动电路的微显示屏在显示白场画面时,列信号线的电压保持为v
gma255
,不会因寄生电容充放电产生功耗。
26.此外,在高分辨率微显示驱动芯片中,每一条列信号线都需要连接上千个像素,每个连接都会引入寄生电容。另一方面,列信号线长度较长,走线本身就具有较大的寄生电容。因此,芯片中单条列信号线的寄生电容将达到数个pf。在图1所示的现有技术的显示驱动电路中,斜坡信号输出缓冲器需要连接所有信号线,这就导致斜坡信号输出缓冲器的负载电容达到十几nf甚至几十nf。本发明中斜坡信号输出缓冲器连接到采样保持电路,不与列信号线直接相连。采样保持电路中存储电容的容值仅需几十ff或者几百ff,大大小于列信号线的寄生电容。斜坡信号输出缓冲器的负载电容因此可减小到几百pf左右,与在图1所示的现有技术相比,大大减轻了斜坡信号输出缓冲器的负载电容。负载电容减小,充电电流随之减小,交流损耗也随之减小;充电电流的减小大大减轻了ir压降的程度,使得芯片在不增加斜坡信号走线线宽的条件下,将斜坡信号线左右两端的压差控制在可以接受的程度,
实现显示亮度均匀;因此,本发明可以在不显著增加芯片功耗与面积的条件下,应用在高分辨率的微显示驱动芯片中,使得显示亮度均匀。
27.实施案例图4是本发明的一种实施案例,该实施案例中设置数据电平生成单元的数量为2。图5是本发明的实施案例的时序图。
28.奇数行周期1内,奇行数据下存入数据电平产生电路的锁存器o中。
29.偶数行周期1内,偶行数据下存入数据电平产生电路的锁存器e中。比较器o将锁存器o中的奇行数据与计数信号比较。比较器o输出信号控制采样开关s_o,在斜坡信号上截取电压,得到数据电平。两个数据电平生成单元产生的奇行数据电平分别为v1和v2。
30.奇数行周期2内,下一行的奇行数据下存入数据电平产生电路的锁存器o中。比较器e将锁存器e中的偶行数据与计数信号比较。比较器e输出信号控制采样开关s_e,在斜坡信号上截取电压,得到数据电平。两个数据电平生成单元产生的偶行数据电平分别为v3和v4。电压选择开关s1_o和s2_o在时序信号控制下,将采样保持电路上存储的奇行数据电平v1和v2陆续传输到输出缓冲器的输入端。清零脉冲在s1_o和s2_o在控制脉冲之间插入,进行清零操作。输出缓冲器的输出电压在零电压、数据电平v1和v2之间切换,输出波形如图5所示。列选择开关在时序信号控制下陆续开启,其开启时间在电压选择开关有效期间内,在清零操作期间,列开关保持关断。在列选择开关的控制下,数据电平v1施加到列信号线1上,数据电平v2施加到列信号线2上。然后,在行选信号1的控制下,数据电平v1传输到像素pix(1,1),数据电平v2传输到像素pix(1,2)。
31.偶数行周期2内,通过与上述过程类似的操作,数据电平v3传输到像素pix(2,1),数据电平v4传输到像素pix(2,2)。
32.通过上述的流水线操作模式,本发明的实施案例完成所有行的像素数据电平更新。
33.本发明未涉及部分与现有技术相同或可采用现有技术加以实现。
34.本专利的特点和内容已揭示如上,然而本领域的技术人员可能基于本发明的说明做出若干替换和修改。因此,本发明的保护范围应不局限于上述实施方案,而应包含基于本发明的变形和修改,并为权利要求书所涵盖。

技术特征:


1.一种显示驱动电路,其特征在于:包括斜坡信号输出缓冲器、数据电平生成单元、电压选择开关、清零开关、列输出缓冲器和列选择开关;所述斜坡信号输出缓冲器的输入端连接斜坡dac的输出信号,输出端产生斜坡信号连接到数据电平生成单元;所述电压选择开关连接在数据电平生成单元和列输出缓冲器的输入端之间,用于选择输入到列输出缓冲器的电压;每个数据电平生成单元对应奇偶两个选择开关;奇数行周期内,奇开关打开,对应数据电平生成单元中的奇行数据电平输入到列输出缓冲器;偶数行周期内,偶开关打开,对应数据电平生成单元中的偶行数据电平输入到列输出缓冲器;所述清零开关连接在列输出缓冲器的输入端和地之间,用于列输出缓冲器的输入端的清零操作;清零开关通过清零脉冲控制,在电压选择开关关断的时间内将列输出缓冲器的输入端电压清零;所述列输出缓冲器接收电压选择开关输出的电压,用于将列信号线上的电压驱动至数据电平;所述列选择开关连接在列输出缓冲器的输出端和列信号线之间,用于选择数据电平施加到对应的列信号线上,列选择开关在电压选择开关有效期间内开启,在清零操作期间列选择开关保持关断。2.如权利要求1所述的一种显示驱动电路,其特征在于:所述数据电平生成单元的数量配置为n个,n=1、2

,相应的电压选择开关和列选择开关的数量随数据电平生成单元的数量同步变化;斜坡信号输出缓冲器、清零开关、列输出缓冲器的数量保持为1个。3.如权利要求1所述的一种显示驱动电路,其特征在于:所述数据电平生成单元包括移位寄存器、锁存器、比较器和采样保持电路;所述移位寄存器接收时钟信号,并在时钟信号的作用下,产生列选信号;所述锁存器与移位寄存器连接,用于在列选信号的作用下存入奇行数据和偶行数据;所述比较器与锁存器连接,用于接收锁存器输出的奇行数据和偶行数据,并与计数信号比较大小,产生控制信号;当计数信号小于等于接收的数据信号时,控制信号为高电平;当计数信号大于接收的数据信号时,控制信号为低电平;所述采样保持电路的输入端连接斜坡信号输出缓冲器输出端产生的斜坡信号和控制信号,输出端与电压选择开关的输入端连接,采样保持电路用于在控制信号的作用下控制输出电压与斜坡信号同步或输出电压为数据电平。4.如权利要求3所述的一种显示驱动电路,其特征在于:所述锁存器包括锁存器o和锁存器e,数据电平生成单元内奇偶两行的数据电平交替产生;奇数行周期内,奇行数据传输,偶行数据不传输;偶数行周期内,偶行数据传输,奇行数据不传输;奇数行周期内,奇行数据在列选信号的作用下存入锁存器o,锁存器e维持之前保存的偶行数据;偶数行周期内,偶行数据在列选信号的作用下存入锁存器e,锁存器o维持之前保存的奇行数据;所述比较器包括比较器o和比较器e,比较器o接收锁存器o输出的数据,比较器e接收锁存器e输出的数据;比较器o和比较器e的功能相同,用于比较接收的数据信号与计数信号的大小,产生控制信号;当计数信号小于等于接收的数据信号时,控制信号为高电平;当计数信号大于接收的数据信号时,控制信号为低电平;所述采样保持电路包括两个采样开关和与采样开关一一对应的存储电容;采样开关s_
o由比较器o的输出信号控制,采样开关s_e由比较器e的输出信号控制;当控制信号为高电平,采样开关打开,存储电容上的电压与斜坡信号保持同步;当控制信号为低电平,采样开关关闭,存储电容保存当前时刻的电压,即为数据电平,也就是奇行数据电平或者偶行数据电平,两个采样开关与电压选择开关中的奇偶两个选择开关一一对应,奇数行周期内,奇开关打开,采样开关s_o对应的存储电容上的奇行数据电平输入到列输出缓冲器;偶数行周期内,偶开关打开,采样开关s_e对应的存储电容上的偶行数据电平输入到列输出缓冲器。

技术总结


本发明公开了一种显示驱动电路,包括斜坡信号输出缓冲器、数据电平生成单元、电压选择开关、清零开关、列输出缓冲器和列选择开关。其中数据电平生成单元包括移位寄存器、锁存器、比较器和采样保持电路。本发明的显示驱动电路可以在不显著增加芯片功耗与面积的条件下,应用在高分辨率的微显示驱动芯片中。用在高分辨率的微显示驱动芯片中。用在高分辨率的微显示驱动芯片中。


技术研发人员:

陈啟宏 秦昌兵 张白雪 张叶明 周海涛 杨建兵

受保护的技术使用者:

南京国兆光电科技有限公司

技术研发日:

2022.11.30

技术公布日:

2023/3/9

本文发布于:2024-09-23 14:29:41,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/4/68240.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:电平   信号   缓冲器   数据
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议