接收器电路及具有其的总线收发器的制作方法



1.本实用新型涉及数据传输技术领域,尤其涉及一种接收器电路及具有其的总线收发器。


背景技术:



2.现有技术中,特别是can(controller area network,控制器域网)总线网络中,为了顺应协议要求或保证数据传输的稳定性,通常会形成差分电压信号作为输出。接收器或包含有接收器的信号收发器,在受到差分电压信号时,为了适应接收器阈值电压,通常需要在进行运算、比较之前,在电路中插入一个偏置电压来抬高电压水平,如此使得用于运算、比较的电路能够输出恰当接收信号。
3.现有技术中通常在进行运算、比较之前,独立设置基准电流和基准电阻,通过欧姆定律来配置偏置电压的输出,但基准电流的精度难以把控,基准电阻存在较大的工艺误差,使得接收器电路整体的精度受到损失。同时,基于欧姆定律产生的偏置电压对比较器具有较高要求,导致接收器电路的普遍适用性较差。


技术实现要素:



4.本实用新型的目的之一在于提供一种接收器电路,以解决现有技术中接收器电路由于其中偏置电压精度有限导致整体精度较低,且无法适应于多种运算电路配置的技术问题。
5.本实用新型的目的之一在于提供一种总线收发器。
6.为实现上述实用新型目的之一,本实用新型一实施方式提供一种接收器电路,包括:信号处理电路,用于根据差分输入信号输出接收信号,包括连接至差分输入信号的第一信号支路和第二信号支路;偏置发生电路,用于根据芯片基准电压产生并输出偏置电流;所述偏置发生电路的输出端连接至所述第一信号支路和所述第二信号支路至少其中之一。
7.作为本实用新型一实施方式的进一步改进,所述第一信号支路包括相互串联的第一电阻和第三电阻,所述偏置发生电路的输出端连接至所述第一电阻和所述第三电阻之间形成第一节点。
8.作为本实用新型一实施方式的进一步改进,所述信号处理电路还包括第一运算放大器,所述第一运算放大器的反相输入端连接至所述第一节点。
9.作为本实用新型一实施方式的进一步改进,所述偏置电流配置为,由所述第一节点流向所述偏置发生电路。
10.作为本实用新型一实施方式的进一步改进,所述第二信号支路包括相互串联的第二电阻和第四电阻,所述偏置发生电路的输出端连接至所述第二电阻和所述第四电阻之间形成第二节点。
11.作为本实用新型一实施方式的进一步改进,所述信号处理电路还包括第一运算放大器,所述第一运算放大器的正相输入端连接至所述第二节点。
12.作为本实用新型一实施方式的进一步改进,所述偏置电流配置为,由所述偏置发生电路流向所述第二节点。
13.作为本实用新型一实施方式的进一步改进,所述偏置发生电路包括相互连接的恒流电路和电流镜电路,所述恒流电路用于根据所述芯片基准电压产生所述偏置电流,所述电流镜电路用于调整并输出所述偏置电流。
14.作为本实用新型一实施方式的进一步改进,所述恒流电路包括第二运算放大器、第一晶体管和参考电阻;所述第二运算放大器的正相输入端连接所述芯片基准电压、反相输入端连接所述第一晶体管的漏极,且输出端连接所述第一晶体管的栅极;所述第一晶体管的源极连接供电电平;所述参考电阻串接在所述第一晶体管的漏极和地电平之间。
15.作为本实用新型一实施方式的进一步改进,所述电流镜电路包括第一镜像电路;所述恒流电路包括第二运算放大器和第一晶体管,所述第一镜像电路包括所述第一晶体管和第二晶体管;所述第二运算放大器的正相输入端连接所述芯片基准电压、反相输入端连接所述第一晶体管的漏极,且输出端连接所述第一晶体管的栅极和所述第二晶体管的栅极;所述第一晶体管的漏极接地,且源极连接供电电平;所述第二晶体管的漏极连接至所述信号处理电路,且源极连接所述供电电平。
16.作为本实用新型一实施方式的进一步改进,所述偏置发生电路通过所述第二晶体管的漏极连接所述第二信号支路。
17.作为本实用新型一实施方式的进一步改进,所述电流镜电路还包括设置于所述第一镜像电路和所述信号处理电路之间的第二镜像电路,所述偏置发生电路连接至所述第一信号支路。
18.作为本实用新型一实施方式的进一步改进,所述第二镜像电路包括第三晶体管和第四晶体管;所述第三晶体管的漏极连接所述第二晶体管的漏极和所述第三晶体管的栅极、栅极连接所述第四晶体管的栅极,且源极接地;所述第四晶体管的漏极连接所述第二信号支路,且源极接地。
19.作为本实用新型一实施方式的进一步改进,所述第一信号支路和所述第二信号支路相互并联,且通过共模电压源连接至地电平。
20.为实现上述实用新型目的之一,本实用新型一实施方式提供一种总线收发器,包括上述任一种技术方案所述的接收器电路。
21.与现有技术相比,本实用新型提供的接收器电路,通过设置偏置发生电路,以芯片基准电压为依据产生偏置输出,能够避免因电流源和电阻的工艺偏差导致电路整体精度较差的缺陷;将偏置配置为电流,直接加在两条信号支路上,利用电流来适应电压阈值,具有较高的稳定性和精度,便于应用版图匹配规则,且排除了诸如比较器选型等运算电路配置的限制。
附图说明
22.图1是本实用新型一实施方式中接收器电路的结构原理图。
23.图2是本实用新型一实施方式中接收器电路的电路结构图。
24.图3是本实用新型另一实施方式中接收器电路的电路结构图。
具体实施方式
25.以下将结合附图所示的具体实施方式对本实用新型进行详细描述。但这些实施方式并不限制本实用新型,本领域的普通技术人员根据这些实施方式所做出的结构、方法、或功能上的变换均包含在本实用新型的保护范围内。
26.需要说明的是,术语“包括”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。此外,术语“第一”、“第二”、“第三”、“第四”等仅用于描述目的,而不能理解为指示或暗示相对重要性。
27.可以理解地,本实用新型提供的接收器电路和总线收发器,并不局限于使用can总线进行通信的工况。在其他同样利用差分信号进行通信的情况下,本领域技术人员能够对本实用新型进行改进而做出适应于其他场景的技术方案。下文所涉的有关can总线的描述或附图标记(例如,canh和canl)均可以依据场景的变化而替换。
28.本实用新型一实施方式提供一种总线收发器,可以包括相互连接的发送器和接收器。优选地,接收器包括一种特殊的接收器电路,所述接收器电路使得所述接收器兼顾高精度和强适应性。
29.总线收发器还可以包括控制器,用于连接并控制发送器输出信号。总线控制器可以是微控制器或其他数据源/数据接收器,可以配置为将经由总线发送的数据转换为与预设总线协议对应的比特流数据。在一种实施方式中,总线收发器整体设置于can总线通信工况之下。
30.所述发送器对应配置为接收所述比特流数据,对应转化为总线协议所支持的总线信号输出至后端。在一种实施方式中,这些总线信号可以是差分信号,并具体地,可以是差分形式的电压信号。
31.所述接收器可以配置为接收差分信号并转化为可以被所述控制器接收并解析的二进制信号。即使在不存在所述发送器和所述控制器,或将两者配置为其他结构时,所述接收器同样可以实现上述功能。换言之,本实用新型并不限制接收器的应用场景。
32.对于整个总线系统或总线回路来说,本实用新型提供的总线收发器可以设置有一个或多个。多个总线收发器可以相互并联,分别通过自身的接收器接收来自总线回路的差分输入信号。当然,所述总线系统中的多个总线收发器并不必然配置为相同,相互之间可以具有信号处理方式、电路结构上的差异性。
33.本实用新型一实施方式提供一种接收器电路,可以设置于上述任一种接收器、总线收发器或总线系统中,以实现对应的信号接收功能。
34.如图1所示,本实用新型提供的接收器电路具体包括信号处理电路100和偏置发生电路200。
35.信号处理电路100用于根据差分输入信号输出接收信号。其中,在can总线之下,所述差分输入信号可以是高电平信号vcanh和低电平信号vcanl。所述接收信号可以是两个电平信号的差值与预设电压阈值的比较结果。其中,所述预设电压阈值可以是0或其他数值。
36.信号处理电路100包括连接至所述差分输入信号的第一信号支路11和第二信号支路12。基于此,通过两条信号支路分别接收差分信号中的高电平信号和低电平信号。在一种实施方式中,第一信号支路11可以连接高电平信号vcanh,第二信号支路12可以连接低电平
信号vcanl。换言之,反映到物理连接关系上,可以是第一信号支路11连接至高电平信号端canh,第二信号支路12连接至低电平信号端canl。
37.偏置发生电路200用于根据芯片基准电压vbg产生并输出偏置电流iref。其中,芯片基准电压vbg可以解释为接收器电路所在芯片上设定的基准电压,其电压值可以具有较好的稳定性,可以配置成不随外部温度等影响因素而变化;其电压值存在的微小误差与芯片上其他元器件具有较好的一致性,能够相互对照地发生抵消,而使芯片整体的误差能够被降低或维持在较为稳定的区间范围内。其中,偏置电流iref用于在信号处理电路100中构建偏置电压,抬高或降低其中一条信号支路的电压水平,辅助构建用以运算、比较的电压阈值。
38.偏置发生电路200的输出端连接至第一信号支路11和第二信号支路12至少其中之一。如此,能够抬高或降低至少其中一条信号支路的电压水平,从而构建信号处理电路100运算、比较的基础。由于将偏置电流iref直接加在信号支路上,能够利用电流来调整所需的电压阈值,便于利用版图匹配规则构建电阻比例关系,在具有更高精度和更稳定的工作状态的基础上,避免对部分特殊比较器选型配置的依赖性。
39.在一种实施方式中,信号处理电路100中还可以进一步包括运算电路13,用于接收两条信号支路的输出并进行比较和/或运算。优选地,可以是在第二信号支路12的输出电压与偏置电流iref构建的等效偏置电压之和,大于第一信号支路11的输出电压时输出高电平的接收信号rxd;在第二信号支路12的输出电压与偏置电流iref构建的等效偏置电压之和,小于第一信号支路11的输出电压时输出低电平的接收信号rxd。优选地,可以是在第二信号支路12的输出电压,大于第一信号支路11的输出电压与偏置电流iref构建的等效偏置电压之差时输出高电平的接收信号rxd;在第二信号支路12的输出电压,小于第一信号支路11的输出电压与偏置电流iref构建的等效偏置电压之差时输出低电平的接收信号rxd。当然,本实用新型不排斥将上述“大于”、“小于”的运算逻辑与接收信号rxd的高低电平对应关系进行变换。
40.在一种实施方式中,第一信号支路11和第二信号支路12分别连接运算电路13的输入端,运算电路13的输出端用于输出所述接收信号rxd。
41.如图2和图3所示,在一种实施方式中,第一信号支路11可以包括相互串联的第一电阻r1和第三电阻r3。第一电阻r1和第三电阻r3之间形成第一节点n1,第一节点n1处可以具有第一信号电压vhd。在一种实施方式中,第二信号支路12可以包括相串联的第二电阻r2和第四电阻r4。第二电阻r2和第四电阻r4之间形成第二节点n2,第二节点n2处可以具有第二信号电压vld。
42.第一电阻r1、第三电阻r3与第二电阻r2、第四电阻r4形成相互并联的两条电阻串。优选地,在第一信号支路11对应的电阻串串接在高电平信号端canh和地电平gnd之间时,第一电阻r1和第三电阻r3可以在第一节点n1处形成对高电平信号vcanh的分压。换言之,第一信号电压vhd可以是对高电平信号vcanh分压后的电压。优选地,在第二信号支路12对应的电阻串串接在低电平信号端canl和地电平gnd之间时,第二电阻r2和第四电阻r4可以在第二节点n2处形成对低电平信号vcanl的分压。换言之,第二信号电压vld可以是对低电平信号vcanl分压后的电压。
43.第一电阻r1的阻值可以优选与第二电阻r2的阻值相等,第三电阻r3的阻值可以优
选与第四电阻r4的阻值相等。如此,可以便于分压程度的调整,以及对电压阈值的控制。
44.在一种实施方式中,信号处理电路100中(或称,运算电路13中)可以包括第一运算放大器130。在一个具体实施例中,第一运算放大器130的反相输入端可以连接至第一节点n1,获取第一信号电压vhd作为反相输入。在一个具体实施例中,第一运算放大器130的正相输入端可以连接至第二节点n2,获取第二信号电压vld作为正相输入。
45.在第一运算放大器130同时具备上述两种连接关系所形成的优选实施例中,第一信号支路11和第二信号支路12可以将第一运算放大器130对高电平信号vcanh和低电平信号vcanl的计算,转换成第一运算放大器130对第一信号电压vhd和第二信号电压vld的运算。如此,可以将诸如
±
60v的电压域,按照比例压缩至低电压域,以适应运算放大器的工作要求,特别可以适应于低压运算放大器,能够一定程度上降低成本。
46.优选地,第一信号支路11和地电平gnd之间、第二信号支路12和地电平gnd之间,还可以串接有共模电压源14(vcm,voltage common mode)。换言之,第一信号支路11和第二信号支路12相互并联,且通过共模电压源14连接至地电平gnd。
47.继续如图2和图3所示,偏置发生电路200可以具体包括相互连接的恒流电路20和电流镜电路(图2中附图标记为21的部分,或图3中附图标记为21和22的部分)。其中,恒流电路20可以用于,根据芯片基准电压vbg产生偏置电流iref;所述电流镜电路可以用于,调整并输出偏置电流iref。优选地,所述电流镜电路对偏置电流iref的调整,包括但不限于偏置电流iref的方向和大小。
48.优选地,恒流电路20可以包括第二运算放大器201和第一晶体管m11。利用两者形成类似跟随器的接法,从而稳定第一晶体管m11所在支路上的电流。在一种实施方式中,恒流电路20还可以包括参考电阻r0,用于与芯片基准电压vbg相配合,在第一晶体管m11所在支路上至少形成未经电流镜电路调整的所述偏置电流。
49.第二运算放大器20的正相输入端连接芯片基准电压vbg,第二运算放大器20的反相输入端连接第一晶体管m11的漏极,第二运算放大器20的输出端连接第一晶体管m11的栅极。第一晶体管m11的源极连接供电电平vcc,其中,供电电平vcc可以与芯片基准电压vbg做区分解释,供电电平vcc可以是任何可以用于供电的电平,优选为+5v。参考电阻r0串接在第一晶体管m11的漏极和地电平gnd之间。优选地,第一晶体管m11为p型晶体管,具体可以是p沟道场效应管。
50.在恒流电路20包括第二运算放大器201和第一晶体管m11的实施方式中,电流镜电路可以具体包括第一镜像电路21。其中,第一镜像电路21可以包括第一晶体管m11和第二晶体管m12。换言之,第一镜像电路21可以与恒流电路20共用第一晶体管m11。如此,第一镜像电路21可以将恒流电路20在第一晶体管m11一侧产生的所述偏置电流,复制或按比例复制到第二晶体管m12一侧,从而输出至信号处理电路100中的第一信号支路11和/或第二信号支路12上。优选地,第一镜像电路21可以配置为1:1镜像。
51.优选地,第一晶体管m11和第二晶体管m12均为p型晶体管,具体可以是p沟道场效应管。
52.在图2示出的实施方式中,在一个层面上,偏置发生电路200的输出端连接至第二电阻r2和第四电阻r4之间,并优选地,连接至第二节点n2处或形成第二节点n2。如此,可以利用偏置电流iref调整第二信号电压vld的电压水平,辅助构建电压阈值。
53.偏置电流iref可以配置为,由偏置发生电路200流向第二节点n2。如此,可以将偏置电流iref与第二电阻r2和第四电阻r4构建的偏置电压叠加在第二信号电压vld上,再利用信号处理电路100中诸如第一运算放大器130等元器件与第一信号电压vhd运算、比较。
54.在另一个层面上,偏置发生电路200可以通过第二晶体管m12的漏极连接第二信号支路12。如此,可以将恒流电路20一侧产生的偏置电流iref复制并输出给第二信号支路12,便于信号处理电路100对应运算并输出接收信号rxd。
55.综合上述两个层面的技术方案,第二晶体管m12可以具体通过其漏极连接至第二电阻r2和第四电阻r4之间的第二节点n2处,第一运算放大器130的正相输入端同样可以与该第二节点n2连接,并通过其反相输入端与第一节点n1连接,如此比较、运算得到接收信号rxd。
56.定义第一电阻r1、第二电阻r2的阻值为r01,定义第三电阻r3、第四电阻r4的阻值为r02,定义参考电阻r0的阻值为r03,则可以对第一节点n1和第二节点n2应用节点电压法进行电压关系的分析,至少得到如下关系式:
[0057][0058][0059][0060][0061]
其中,vos是偏置电流iref在第二信号支路12上形成的偏置电压,vcm是共模电压源14产生的共模电压。在以过零比较作为信号处理电路100的运算、比较逻辑时,vhd=vld可以定义为第一运算放大器130的翻转点,此时至少存在下述关系式:
[0062][0063]
又因为接收器电路输出接收信号rxd的翻转点在于:
[0064]
vod=vcanh-vcanl=vth。
[0065]
其中,vod为接收器翻转点电压,vth为电压阈值。因此可以设置电压阈值vth等于即可适应接收器电路的功能需求,并可以方便地进行电压阈值vth的调整。
[0066]
基于电路的版图匹配规则,相比于调节单个电阻的阻值,本实施方式能够通过调节r02和r03等的比例关系来实现高精度设定电压阈值vth的效果。例如,可以基于版图匹配规则,认为是一个常数k,从而偏置电流iref产生的偏置电压vos可以看作满足:
[0067]
vos=k*vbg。
[0068]
一方面,能够将偏置电压vos做到与带隙基准电压相类似的精度,另一方面,偏置
电压vos的构建方式与第一运算放大器130或其他比较器的选型没有关系,因此也不会受到运算电路选型的限制。
[0069]
在图3示出的实施方式中,在一个层面上,偏置发生电路200的输出端连接至第一电阻r1和第三电阻r3之间,并优选地,连接至第一节点n1处或形成第一节点n1。如此,可以利用偏置电流iref调整第一信号电压vhd的电压水平,辅助构建电压阈值。
[0070]
偏置电流iref可以配置为,由第一节点n1流向偏置发生电路200。如此,可以将偏置电流iref与第一电阻r1和第三电阻r3构建的偏置电压从第一信号电压vhd中减去,再利用信号处理电路100中诸如第一运算放大器130等元器件与第二信号电压vld运算、比较。
[0071]
在另一个层面上,所述电流镜电路还可以包括设置在第一镜像电路21和信号处理电路100之间的第二镜像电路22,偏置发生电路200连接至第一信号支路11。其中,第二镜像电路22用于调整偏置电压iref的方向,偏置发生电路200通过第二镜像电路22连接至第一信号支路11。第二镜像电路22优选配置为1:1镜像。
[0072]
如此,可以将恒流电路20一侧产生的偏置电流iref通过两层镜像电路复制并输出给第一信号支路11,信号处理电路100对应运算并输出接收信号rxd。
[0073]
综合上述两个层面的技术方案,第二晶体管m12可以具体通过其漏极连接至第二镜像电路22,第二镜像电路22的输出侧连接第一电阻r1和第三电阻r3之间的第一节点n1处,第一运算放大器130的反相输入端同样可以与该第一节点n1连接,并通过其正相输入端与第二节点n2连接,如此比较、运算得到接收信号rxd。
[0074]
优选地,第二镜像电路22可以包括第三晶体管m21和第四晶体管m22。其中,第三晶体管m21的漏极连接第二晶体管m12的漏极和第三晶体管m21的栅极,第三晶体管m21的栅极连接第四晶体管m22的栅极,第三晶体管m21的源极接地(地电平gnd)。第四晶体管m22的漏极连接第二信号支路12,第四晶体管m22的源极接地(地电平gnd)。具体地,第四晶体管m22的漏极可以作为偏置发生电路200、第二镜像电路22的输出,连接至第一电阻r1和第三电阻r3之间的第一节点n1处。
[0075]
优选地,第三晶体管m21和第四晶体管m22均为n型晶体管,具体可以是n沟道场效应管。
[0076]
定义第一电阻r1、第二电阻r2的阻值为r01,定义第三电阻r3、第四电阻r4的阻值为r02,定义参考电阻r0的阻值为r03,则可以对第一节点n1和第二节点n2应用节点电压法进行电压关系的分析,至少得到如下关系式:
[0077][0078][0079][0080][0081]
其中,vos是偏置电流iref在第二信号支路12上形成的偏置电压,vcm是共模电压
源14产生的共模电压。在以过零比较作为信号处理电路100的运算、比较逻辑时,vhd=vld可以定义为第一运算放大器130的翻转点,此时至少存在下述关系式:
[0082][0083]
又因为接收器电路输出接收信号rxd的翻转点在于:
[0084]
vod=vcanh-vcanl=vth。
[0085]
其中,vod为接收器翻转点电压,vth为电压阈值。因此可以设置电压阈值vth等于即可适应接收器电路的功能需求,并可以方便地进行电压阈值vth的调整。
[0086]
基于电路的版图匹配规则,相比于调节单个电阻的阻值,本实施方式能够通过调节r02和r03的比例关系来实现高精度设定电压阈值vth的效果。例如,可以基于版图匹配规则,认为是一个常数k,从而偏置电流iref产生的偏置电压vos可以看作满足:
[0087]
vos=k*vbg。
[0088]
一方面,能够将偏置电压vos做到与带隙基准电压相类似的精度,另一方面,偏置电压vos的构建方式与第一运算放大器130或其他比较器的选型没有关系,因此也不会受到运算电路选型的限制。
[0089]
本实用新型提供的技术方案中,涉及到“连接”、“连接至”等表述,包括但不限于通过电气连接线直接连接,也可以是诸如通信连接等无线连接方式,或通过诸如晶体管、电阻、电容等元器件构建间接连接,或通过诸如电流镜电路等电路部分构建间接连接。
[0090]
本实用新型提供的上述诸多具体实施例,相互之间并不必然存在排斥关系,本领域技术人员可以基于上述公开的实施例,相互组合而产生新的实施例,本实用新型并不进行穷举。
[0091]
综上,本实用新型提供的接收器电路,通过设置偏置发生电路,以芯片基准电压为依据产生偏置输出,能够避免因电流源和电阻的工艺偏差导致电路整体精度较差的缺陷;将偏置配置为电流,直接加在两条信号支路上,利用电流来适应电压阈值,具有较高的稳定性和精度,便于应用版图匹配规则,且排除了诸如比较器选型等运算电路配置的限制。
[0092]
应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施方式中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。
[0093]
上文所列出的一系列的详细说明仅仅是针对本实用新型的可行性实施方式的具体说明,它们并非用以限制本实用新型的保护范围,凡未脱离本实用新型技艺精神所作的等效实施方式或变更均应包含在本实用新型的保护范围之内。

技术特征:


1.一种接收器电路,其特征在于,包括:信号处理电路,用于根据差分输入信号输出接收信号,包括连接至差分输入信号的第一信号支路和第二信号支路;偏置发生电路,用于根据芯片基准电压产生并输出偏置电流;所述偏置发生电路的输出端连接至所述第一信号支路和所述第二信号支路至少其中之一。2.根据权利要求1所述的接收器电路,其特征在于,所述第一信号支路包括相互串联的第一电阻和第三电阻,所述偏置发生电路的输出端连接至所述第一电阻和所述第三电阻之间形成第一节点。3.根据权利要求2所述的接收器电路,其特征在于,所述信号处理电路还包括第一运算放大器,所述第一运算放大器的反相输入端连接至所述第一节点。4.根据权利要求2所述的接收器电路,其特征在于,所述偏置电流配置为,由所述第一节点流向所述偏置发生电路。5.根据权利要求1所述的接收器电路,其特征在于,所述第二信号支路包括相互串联的第二电阻和第四电阻,所述偏置发生电路的输出端连接至所述第二电阻和所述第四电阻之间形成第二节点。6.根据权利要求5所述的接收器电路,其特征在于,所述信号处理电路还包括第一运算放大器,所述第一运算放大器的正相输入端连接至所述第二节点。7.根据权利要求5所述的接收器电路,其特征在于,所述偏置电流配置为,由所述偏置发生电路流向所述第二节点。8.根据权利要求1所述的接收器电路,其特征在于,所述偏置发生电路包括相互连接的恒流电路和电流镜电路,所述恒流电路用于根据所述芯片基准电压产生所述偏置电流,所述电流镜电路用于调整并输出所述偏置电流。9.根据权利要求8所述的接收器电路,其特征在于,所述恒流电路包括第二运算放大器、第一晶体管和参考电阻;所述第二运算放大器的正相输入端连接所述芯片基准电压、反相输入端连接所述第一晶体管的漏极,且输出端连接所述第一晶体管的栅极;所述第一晶体管的源极连接供电电平;所述参考电阻串接在所述第一晶体管的漏极和地电平之间。10.根据权利要求8所述的接收器电路,其特征在于,所述电流镜电路包括第一镜像电路;所述恒流电路包括第二运算放大器和第一晶体管,所述第一镜像电路包括所述第一晶体管和第二晶体管;所述第二运算放大器的正相输入端连接所述芯片基准电压、反相输入端连接所述第一晶体管的漏极,且输出端连接所述第一晶体管的栅极和所述第二晶体管的栅极;所述第一晶体管的漏极接地,且源极连接供电电平;所述第二晶体管的漏极连接至所述信号处理电路,且源极连接所述供电电平。11.根据权利要求10所述的接收器电路,其特征在于,所述偏置发生电路通过所述第二晶体管的漏极连接所述第二信号支路。12.根据权利要求10所述的接收器电路,其特征在于,所述电流镜电路还包括设置于所述第一镜像电路和所述信号处理电路之间的第二镜像电路,所述偏置发生电路连接至所述第一信号支路。
13.根据权利要求12所述的接收器电路,其特征在于,所述第二镜像电路包括第三晶体管和第四晶体管;所述第三晶体管的漏极连接所述第二晶体管的漏极和所述第三晶体管的栅极、栅极连接所述第四晶体管的栅极,且源极接地;所述第四晶体管的漏极连接所述第二信号支路,且源极接地。14.根据权利要求1所述的接收器电路,其特征在于,所述第一信号支路和所述第二信号支路相互并联,且通过共模电压源连接至地电平。15.一种总线收发器,其特征在于,包括权利要求1-14任一项所述的接收器电路。

技术总结


本实用新型揭示了一种接收器电路及具有其的总线收发器,所述接收器电路包括:信号处理电路,用于根据差分输入信号输出接收信号,包括连接至差分输入信号的第一信号支路和第二信号支路;偏置发生电路,用于根据芯片基准电压产生并输出偏置电流;所述偏置发生电路的输出端连接至所述第一信号支路和所述第二信号支路至少其中之一。本实用新型提供的接收器电路能够提高整体精度和稳定性,且适应于各种选型的运算电路配置。选型的运算电路配置。选型的运算电路配置。


技术研发人员:

刘宾杰 孙园杰 王伟 陈奇辉 马绍宇

受保护的技术使用者:

苏州纳芯微电子股份有限公司

技术研发日:

2022.10.27

技术公布日:

2023/2/28

本文发布于:2024-09-25 11:08:54,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/4/62164.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:所述   电路   信号   电压
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议