OLED显示装置的像素驱动结构的制作方法


oled显示装置的像素驱动结构
技术领域
1.本实用新型涉及显示技术领域,特别是涉及有机发光二极管(oled)显示装置的像素驱动结构和驱动方法。


背景技术:



2.有机发光二极管(oled)显示装置由于具有主动发光、柔性好、亮度高、效率高等诸多优点,受到广大消费者的青睐。近些年,oled显示器厂商为了提供更清晰的显示效果,不断提高oled屏幕的分辨率和画面刷新率,这给oled像素的驱动电路设计带来了新的挑战。
3.oled显示装置的传统的像素驱动结构如图1所示,主要包括数字控制模块、行驱动模块、列驱动模块(又称为源驱动或者数据驱动)和像素阵列。其中,列驱动模块包括多列数模转换器(dac)和驱动运算放大器(简称运放)组合;像素阵列包括多个阵列分布的像素单元,每个像素单元分别电性连接列驱动模块的运放和行驱动模块;数字控制模块分别电性连接列驱动模块的dac和行驱动模块。在驱动一帧屏幕显示数据时,首先数字控制模块控制行驱动模块选通所需要驱动的屏幕行,例如第i行,然后数字控制模块通过列驱动模块的dac和运放将第i行第j列像素单元所需要的显示数据(即灰度电压v
gamma
[i,j]值)驱动到该像素单元中并保存下来,而行驱动模块则会根据数字控制模块中移位寄存器的值选通下一屏幕行,直到一帧图像数据全部驱动到屏幕上每一个像素单元中。
[0004]
上述传统像素驱动结构的像素驱动时序波形图如图2所示。图2中,sel为选通信号(高电平表示选通,低电平表示显示保持),v
data
为像素数据电压,v
gamma
为灰度电压,t
eff
为有效驱动时间(即选通信号开启时间),i为显示屏幕行的编号,j为显示屏幕列的编号。第j列驱动运算放大器须在第i行选通信号sel[i]开启时间内,将第i行第j列的像素数据电压v
data
[i,j]驱动到第i行第j列的像素单元所需要的灰度电压v
gamma
[i,j];然后在第i+1行选通后,再在第i+1行选通信号sel[i+1]开启时间内,将第i+1行第j列的像素数据电压v
data
[i+1,j]驱动到第i+1行第j列的像素单元所需要的灰度电压v
gamma
[i+1,j]。有效驱动时间t
eff
的计算公式为:t
eff
=1/帧率/屏幕行数。
[0005]
随着屏幕分辨率的不断提高,像素行数不断增加,导致相同画面刷新频率(即帧率)下t
eff
变短;同时不断提高的帧率,也在降低t
eff
。在短暂的t
eff
内,运放的驱动能力不足以将像素数据电压v
data
[i,j]驱动到所需的灰度电压v
gamma
[i,j],如图2所示,从而导致图像失真,画质不清晰。
[0006]
为了解决上述问题,目前常用的做法是加大每一列驱动中运放的驱动能力。然而加大运放的驱动能力势必要增加每个运放的功耗以及面积,显示驱动芯片中根据分辨率的不同往往有成千上万列驱动,增大每一列驱动中的运放的功耗和面积,将会极大的增大芯片功耗和成本,导致产品经济性下降。


技术实现要素:



[0007]
本实用新型要解决的技术问题是提供一种oled显示装置的像素驱动结构,该结构
驱动能力强,面积小,功耗低。
[0008]
为解决上述技术问题,本实用新型的oled显示装置的像素驱动结构,主要包括有数字控制模块、列驱动模块、行驱动模块和像素阵列。其中,行驱动模块和像素阵列与常规的像素驱动结构中的行驱动模块和像素阵列相同;列驱动模块中每列驱动电路上的数模转换器和驱动运算放大器也与常规的像素驱动结构相同。本实用新型相比常规像素驱动结构的改进之处主要是在列驱动模块中增加了一个预充电模块,在每列驱动的常规驱动运算放大器和像素单元之间增加选择开关;并在数字控制模块中增加存储模块存储数字二进制代码,以及增加预设电压选择模块和控制逻辑控制每列驱动的选择开关选择要驱动的电压。
[0009]
所述预充电模块优选设计为如下结构:包括一个电阻分压模块、2个数模转换器、2个运算放大器和3个以上预驱动运算放大器;其中,数模转换器的输入端电性连接数字控制模块中的存储模块,输出端电性连接运算放大器的输入端,用于将由存储模块输入的最大灰度和最小灰度的数字二进制代码转换为模拟电压;2个运算放大器的输出端分别电性连接电阻分压模块的两端,用于驱动数模转换器输出的模拟电压,在电阻分压模块两端分别生成最高灰度电压和最低灰度电压;电阻分压模块中串联2个以上分压电阻,相邻分压电阻之间的电路上以及分压电阻与运算放大器之间的电路上分别电性连接一个预驱动运算放大器的输入端,用于将电压分压,经预驱动运算放大器增大驱动能力后,生成不同的预设电压;每个预驱动运算放大器的输出端电性连接每个选择开关。所述分压电阻的电阻值可以相等,分压电阻个数和预设电压值个数可以根据实际需要进行调整。
[0010]
所述预充电模块也可以不采用上述分压模式,而是设计为以下结构:包括1对以上数模转换器和预驱动运算放大器;数模转换器的输入端电性连接所述存储模块,输出端电性连接预驱动运算放大器的输入端,用于将输入的数字二进制代码转换为模拟电压;预驱动运算放大器的输出端电性连接每个选择开关,用于驱动数模转换器输出的模拟电压,生成预设电压。
[0011]
数字控制模块中的存储模块可以使用寄存器存储数字二进制代码,通过调整寄存器的值,可以调整预设电压的值。
[0012]
所述选择开关分别与所在列的常规驱动运算放大器、预设电压选择模块、控制逻辑和像素单元电性连接。
[0013]
所述预设电压选择模块用于根据图像灰阶数字数据预判像素单元所需的灰度电压值,并控制选择开关选择与该灰度电压值最接近的预设电压进行驱动。该预设电压选择模块可以采用译码器来实现上述功能。
[0014]
所述控制逻辑用于根据设定的预充电时间和常规驱动时间,控制选择开关选择预设电压或灰度电压进行驱动。
[0015]
基于上述像素驱动结构的像素驱动方法,是将每一像素行的有效驱动时间分为预充电时间和常规驱动时间两部分;在预充电时间内,将像素数据电压驱动到与该像素单元所需灰度电压值相近的预设电压;在常规驱动时间内,将像素数据电压由上述预设电压驱动到像素单元所需的灰度电压。
[0016]
一个像素行的具体驱动过程包括:
[0017]
1)开启要驱动的像素行的数据写入通道;
[0018]
2)在预充电时间内,数字控制模块根据图像灰阶数字数据预判该行各个像素单元
所需的灰度电压值,并控制各列选择开关从预充电模块的各预设电压中选出与预判的灰度电压值相近的预设电压,驱动到相应的像素单元中;
[0019]
3)预充电时间结束,在常规驱动时间内,数字控制模块控制各列选择开关选通所在列的常规驱动运算放大器,并将图像灰阶数字数据分别传输给各列驱动中的数模转换器,转换成模拟电压后,经常规驱动运算放大器驱动,生成像素单元所需的灰度电压,驱动到相应的像素单元中;
[0020]
4)常规驱动时间结束,该像素行的数据写入通道关闭,该行所有像素单元进入显示保持状态。
[0021]
本实用新型通过在像素驱动结构的列驱动模块中增加具有高驱动能力的预充电模块,并对像素灰度电压进行预判,在进行常规驱动前,先用驱动能力较强的预充电模块将像素数据电压快速预驱动到和所需灰度电压最相近的预设电压,这样在常规驱动时,就能够以较低的驱动能力将像素数据电压快速、精确地驱动到所需的灰度电压,从而保证了图像的品质。与oled显示装置的现有像素驱动技术相比,本实用新型的像素驱动结构和驱动方法,具有以下优点和有益效果:
[0022]
1、本实用新型通过增大预充电模块的驱动力来弥补常规运放驱动力的不足,由于预充电模块只需要几十个甚至几个运放,不需要增加大量芯片面积和功耗就能实现较强的驱动能力,从而可以控制产品成本,提升产品的经济性;
[0023]
2、本实用新型在同等面积和功耗下,可以实现更大的驱动能力,更快速、精确地将像素驱动到所需要的灰度电压,适合更高的显示屏分辨率和画面刷新频率。
附图说明
[0024]
图1是oled显示装置传统的像素驱动结构示意图;
[0025]
图2是图1的像素驱动结构的像素驱动时序波形图;
[0026]
图3是本实用新型实施例1的oled显示装置的像素驱动结构示意图;
[0027]
图4是图3的像素驱动结构的预充电模块的一种内部结构示意图;
[0028]
图5是图4的预充电模块的电路结构示意图;
[0029]
图6是图3的像素驱动结构中,像素驱动电压的选择控制原理示意图;
[0030]
图7是图3的像素驱动结构的像素驱动流程示意图;
[0031]
图8是图3的像素驱动结构的像素驱动时序波形图;
[0032]
图9是图3的像素驱动结构的预充电模块的另一种结构示意图。
具体实施方式
[0033]
为对本实用新型的技术内容、特点与功效有更具体的了解,现结合附图及具体实施例,对本实用新型的技术方案做进一步详细的说明。
[0034]
实施例1
[0035]
本实施例的像素驱动结构,如图3所示,主要包括数字控制模块、列驱动模块、行驱动模块和像素阵列,其中:
[0036]
数字控制模块主要包括有接口模块、存储模块、译码器、控制逻辑、行驱动控制逻辑。所述接口模块分别电性连接外部设备、列驱动模块、存储模块、译码器和控制逻辑,用于
将外部设备中的图像灰阶数字数据(gamma,为数字二进制代码)传输给译码器和控制逻辑以及列驱动模块。所述存储模块中包含有寄存器,外部设备通过所述接口模块对寄存器进行读写操作,调整寄存器的值。所述译码器和控制逻辑的数目与所述像素阵列的列数相同。所述行驱动控制逻辑电性连接所述行驱动模块,用于控制行驱动模块选通所要驱动的屏幕行。
[0037]
列驱动模块主要包括有预充电模块、数模转换器(dac)、驱动运算放大器和选择开关。数模转换器(dac)、驱动运算放大器和选择开关的数目与所述像素阵列的列数相同。一个dac、一个驱动运算放大器和一个选择开关依次串联成一列。dac的输入端与所述数字控制模块中的接口模块电性连接。所述dac用于将输入的gamma的值转换为模拟电压值。所述驱动运算放大器用于驱动所述dac输出的模拟电压值,生成像素单元所需的灰度电压v
gamma
。本实施例中,所述预充电模块的结构如图4-5所示,主要包括一电阻分压模块,所述电阻分压模块两端分别依次串联一个运算放大器和一个dac,2个dac分别与所述存储模块中存储最大灰度和最小灰度数字二进制代码的2个寄存器电性连接,用于将输入的寄存器的值(为数字二进制代码)转换为模拟电压值,经运算放大器驱动,分别生成最高灰度电压vgah和最低灰度电压vgal;所述电阻分压模块中串联有多个等值电阻(电阻的数目可以根据需要设定),用于将最高灰度电压vgah和最低灰度电压vgal之间的电压等分;每个电阻的两端分别电性连接一个预驱动运算放大器的输入端,用于生成不同的预设电压v
pre
。每个预驱动运算放大器的输出端电性连接每个选择开关。在本实施例中,所述预驱动运算放大器具有高驱动能力。所述选择开关还与所述数字控制模块中相应列的译码器和控制逻辑电性连接,如图6所示,所述译码器用于根据输入的gamma的值预判相应列的像素单元所需的灰度电压v
gamma
,并控制该列的选择开关选择与该列的灰度电压v
gamma
的值最接近的预设电压v
pre
进行预驱动。所述控制逻辑用于控制选择开关选择灰度电压v
gamma
还是预设电压v
pre
进行驱动。
[0038]
像素阵列包括多个阵列分布的像素单元,每个像素单元分别与列驱动模块中相应列的选择开关以及行驱动模块电性连接。
[0039]
以下对基于上述像素驱动结构的像素驱动方法进行详细的说明。
[0040]
参见图4-5所示,数字控制模块中的存储模块存储的寄存器值(最大灰度和最小灰度的数字二进制代码),经过预充电模块中的2个dac转换成模拟电压值,然后经预充电模块中的2个运算放大器驱动,分别生成最高灰度电压vgah和最低灰度电压vgal(通过调整寄存器的值可以调整vgah和vgal的大小),经n-1个电阻值均为r的电阻n等分后,生成n个预设电压v
pre
(即v
pre
[0]~v
pre
[n-1]),经过预驱动运算放大器驱动输出到每个选择开关。
[0041]
当驱动第i行的像素数据时,数字控制模块通过行驱动控制逻辑控制行驱动模块选通需要驱动的像素行(第i行)。数字控制模块中的接口模块将需要输出到第i行第j列像素单元上的图像灰阶数字数据gamma[i,j]分别传输给译码器、控制逻辑和列驱动模块中的第j列的数模转换器(dac)。
[0042]
第j列的dac将gamma[i,j]转换为模拟电压,并经过第j列的驱动运算放大器驱动,生成第i行第j列像素单元所需要的灰度电压v
gamma
[i,j],输出到第j列的选择开关。
[0043]
译码器根据gamma[i,j]判断v
gamma
[i,j]的大小,控制第j列的选择开关,从n个预设电压v
pre
中选择出与v
gamma
[i,j]的值最为相近的v
pre
。以4个预设电压(即n=4)为例,如图6所示,假设gamma[i,j]为m比特的二进制代码,译码器输入为gamma[i,j]的高2位比特,输出为
sel_v
pre
(sel_v
pre
[0]~sel_v
pre
[3]),其输入输出真值表如下表1所示,根据译码器输出的sel_v
pre
,从4个预设电压中选出与v
gamma
[i,j]值最相近的v
pre

[0044]
表1
[0045][0046][0047]
控制逻辑将有效驱动时间t
eff
分成两部分:预充电时间t
pre
和常规驱动时间t
normal
。如图7-8所示,在预充电时间t
pre
内,控制逻辑控制第j列的选择开关选通到输出第j列译码器选出的最接近v
gamma
[i,j]的v
pre
的预驱动运算放大器,利用预驱动运算放大器的高驱动能力,将驱动到第i行第j列像素单元的数据电压v
data
[i,j]快速充电到和所需灰度电压v
gamma
[i,j]最接近的预设电压值v
pre
。当预充电时间t
pre
结束,在剩余的有效驱动时间t
eff
(即常规驱动时间t
normal
)内,控制逻辑控制第j列的选择开关选通到第j列的驱动运算放大器,选择第j列的驱动运算放大器输出的灰度电压v
gamma
[i,j],将驱动到第i行第j列像素单元中的数据电压v
data
[i,j]由v
pre
精确充电到v
gamma
[i,j]。由于v
pre
与v
gamma
[i,j]较为相近,驱动运算放大器无需太大的驱动力就可以较快且准确地将像素数据电压v
data
[i,j]驱动到灰度电压v
gamma
[i,j]。
[0048]
当常规驱动时间结束,第i行的像素数据驱动完毕,数字控制模块中的行驱动控制逻辑控制行驱动模块关闭第i行的数据写入通道,第i行的所有像素单元进入显示保持状态,直到下一帧图像数据的到来;同时,数字控制模块中的行驱动控制逻辑控制行驱动模块选通第i+1行,继续对第i+1行的像素单元进行灰度电压的写入。
[0049]
该方法的像素驱动时序波形图如图8所示,图中:
[0050]
sel为行选通信号,sel[i]代表第i行的选通信号,sel[i+1]代表第i+1行的选通信号,高电平表示该行的像素单元被选通进行驱动,选通信号的开启时间为有效驱动时间t
eff
;低电平表示,该行的像素单元进入显示保持阶段,像素单元会保持v
data
直到sel再次变为高电平。
[0051]
pre_en为预充电状态使能信号,高电平表示进入预充电状态,预充电状态持续的时间为预充电时间t
pre
;低电平表示预充电状态结束。
[0052]
normal_en为常规状态使能信号,高电平表示进入常规充电状态,常规充电状态持续的时间为常规驱动时间t
normal
;低电平表示常规充电状态结束。
[0053]vdata
为像素单元的数据电压,v
data
[i,j]代表第i行第j列的像素单元的数据电压,v
data
[i+1,j]代表第i+1行第j列的像素单元的数据电压。v
gamma
为灰度电压,v
gamma
[i,j]代表第i行第j列像素单元所需的灰度电压,v
gamma
[i+1,j]代表第i+1行第j列像素单元所需的灰度电压。v
pre
为与所需灰度电压v
gamma
的值最相近的预设电压值。
[0054]
由图8可见,行选通后,有效驱动时间t
eff
被分成了两部分,在预充电时间t
pre
内,像素的数据电压v
data
被快速充电到预设电压v
pre
;在常规驱动时间t
normal
内,像素的数据电压v
data
由预设电压v
pre
被精确地充电到所需的灰度电压v
gamma

[0055]
实施例2
[0056]
本实施例的像素驱动结构如图3所示,与实施例1不同的是,本实施例中,预充电模块没有采用分压模式,而是设计为如图9所示的结构,该结构主要由n对数模转换器和预驱动运算放大器组成(n为大于等于1的整数,可以根据需要设定)。每个数模转换器的输入端电性连接存储模块中的一个寄存器,输出端电性连接预驱动运算放大器的输入端。每个预驱动运算放大器的输出端电性连接每个选择开关。
[0057]
像素驱动时,参见图9所示,数字控制模块中的存储模块存储的n个寄存器的值,经过预充电模块中的n个dac分别转换成模拟电压值,然后经n个预驱动运算放大器增大驱动能力后,分别生成n个不同的预设电压v
pre
(即v
pre
[0]~v
pre
[n-1]),输出到每个选择开关。
[0058]
通过调整寄存器的值可以调整v
pre
的值。本实施例设置每个寄存器的值,让v
pre
[0]到v
pre
[n-1]的值线性增大,以便于后续译码器从n个预设电压中选择最接近v
gamma
的v
pre
进行预驱动。
[0059]
本实施例的像素驱动结构中其他模块的结构和驱动方法均与实施例1相同。
[0060]
上述实施例仅为本实用新型的可行或较佳实施例而已,是用来说明本实用新型的,并非用以限制本实用新型申请专利的范围,因此,凡依本实用新型申请专利范围所作的均等变化与修饰,均应属于本实用新型专利涵盖的范围。

技术特征:


1.oled显示装置的像素驱动结构,包括数字控制模块、列驱动模块、行驱动模块和像素阵列,行驱动模块分别电性连接数字控制模块和像素阵列,列驱动模块中包括有数量与像素列数相同的数模转换器和驱动运算放大器,数模转换器的输出端电性连接驱动运算放大器的输入端;其特征在于:所述数字控制模块中包括有存储模块,以及数量与像素列数相同的预设电压选择模块和控制逻辑;所述列驱动模块中还包括有预充电模块以及数量与像素列数相同的选择开关;所述预充电模块输入端电性连接所述存储模块,输出端电性连接每个选择开关;所述选择开关分别与所在列的驱动运算放大器的输出端、预设电压选择模块、控制逻辑和像素单元电性连接。2.根据权利要求1所述的像素驱动结构,其特征在于,所述预设电压选择模块为译码器;所述存储模块中包含有寄存器。3.根据权利要求1所述的像素驱动结构,其特征在于,所述预充电模块中包括有电阻分压模块、2个数模转换器、2个运算放大器和3个以上预驱动运算放大器;其中,数模转换器的输入端电性连接所述存储模块,输出端电性连接运算放大器的输入端;运算放大器的输出端分别电性连接所述电阻分压模块的两端;电阻分压模块中串联有2个以上分压电阻,相邻分压电阻之间的电路上以及分压电阻与运算放大器之间的电路上分别电性连接一个预驱动运算放大器的输入端;预驱动运算放大器的输出端电性连接每个选择开关。4.根据权利要求1所述的像素驱动结构,其特征在于,所述预充电模块中包括有数量相等的数模转换器和预驱动运算放大器;每个数模转换器的输入端电性连接所述存储模块,输出端电性连接一个预驱动运算放大器的输入端;每个预驱动运算放大器的输出端电性连接每个选择开关。

技术总结


本实用新型公开了一种OLED显示装置的像素驱动结构,该结构在列驱动模块中增加了一个预充电模块,在每列驱动的常规运放和像素单元之间增加选择开关,在数字控制模块中增加预设电压选择模块和控制逻辑控制选择开关。本实用新型通过在列驱动模块中增加具有高驱动能力的预充电模块,弥补了常规运放驱动能力的不足,在不大量增加芯片面积和功耗的条件下,提升了像素驱动能力,确保了图像的品质。确保了图像的品质。确保了图像的品质。


技术研发人员:

谢俊杰 周昊翔

受保护的技术使用者:

浙江宏禧科技有限公司

技术研发日:

2022.07.11

技术公布日:

2022/10/14

本文发布于:2024-09-20 19:53:27,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/4/5906.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:模块   像素   电压   运算放大器
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议