专利名称:一种基于FPGA的位同步时钟提取方法及装置专利类型:发明专利 发明人:丰泳翔,韩卓定,陈紫业,郑旎杉,陈小桥
申请号:CN201610994547.7
申请日:20161111
公开号:CN106533432A
公开日:
20170322
专利内容由知识产权出版社提供
摘要:本发明涉及通信技术领域,具体涉及一种基于FPGA的位同步时钟提取方法及装置,包括外部CK信号,包括信号发生模块、模拟信号传输模块、待测信号调理模块、信号处理模块、显示屏模块和键盘控制模块;外部CK信号输入信号发生模块,信号发生模块依次连接模拟信号传输模块、待测信号调理模块、信号处理模块、显示屏模块和键盘模块;信号发生模块用于产生测试m序列;模拟信号传输模块用于m序列滤波、衰减;待测信号调理模块用于m序列放大、整形;信号处理模块用于从m 序列提取位同步时钟信号;显示屏模块用于频率显示;键盘控制模块用于控制键盘。该方法及装置利用m序列的自相关性质和新型锁相环方法,实现100kHz‑350kHz信号的位同步时钟提取,系统工作稳定。 申请人:武汉大学
地址:430072 湖北省武汉市武昌区珞珈山武汉大学
国籍:CN
代理机构:武汉科皓知识产权代理事务所(特殊普通合伙)
代理人:彭艳君