一种基于FPGA的雷达数字脉冲压缩去直流方法[发明专利]

专利名称:一种基于FPGA的雷达数字脉冲压缩去直流方法专利类型:发明专利
发明人:李长存,张辉,尹珏玮,高嵩,赵晓明,付常焜
申请号:CN201711325467.3
申请日:20171213
公开号:CN108196248A
公开日:
20180622
专利内容由知识产权出版社提供
摘要:本发明提出一种基于FPGA的雷达数字脉冲压缩去直流方法,在输入序列sig时,同步的输入长度与输入序列相同的全1序列Ones;同时对输入序列和全1序列作FFT运算;同时对输入序列进行累加求均值的操作;输入序列的求均值结果与全1序列FFT的结果相乘后与输入序列sig的FFT结果相减,即可得到去除直流分量的结果。本发明只需要1bit输入,占用存储器很少;不会引入额外延迟,占用硬件资源较少,能够有效地保证运算效率;通过合理选择实现方法,使得脉冲压缩的计算速度以及硬件资源占用等性能指标达到最优,可广泛应用于现代雷达信号处理中。
申请人:北京华航无线电测量研究所
地址:100013 北京市东城区和平里南街3号
国籍:CN
代理机构:北京天达知识产权代理事务所(普通合伙)

本文发布于:2024-09-23 03:16:43,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/4/421745.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:输入   序列   方法   直流   结果
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议