数字电子技术试卷模拟测试题及答案2套

××××职业技术学院
姓名学号班级
一、填空题:(每空1 分,共21分)
1.在数字电子技术中,组合逻辑电路的基本单元是,时序逻辑电路的基本单元是。其中具有记忆性。
2.维持阻塞型D触发器的特征方程Q n+1= ; 同步RS触发器的特征方程Q n+1= ,其约束条件为。
3.已知电路结构求解功能的过程称为;已知功能求解电路结构的过程称为。
4.只能读出不能写入的存储器通常用表示,既能读出又能写入的随机存取存储器通常用表示,它们中即使断电也不会丢失数据。
5.为使采样后的信号能够不失真的恢复原样,采样频率f0至少应满足是被采样信号最高频率f max的倍。这一结论称为定理。
6.计数器在开机时无论处于什么状态,都能很快自行进入有效循环体的本领称为能力。
7.(32.25)10=( )2=( )16 =( )8
8.施密特触发器具有特性。在电路中的作用主要有波形的、波形的和波形的。
二、判断下列说法的正确与错误:(每小题1 分,共9分)
1.组合逻辑电路和时序逻辑电路都具有记忆性。()
2.由逻辑门构成的电路一定是组合逻辑电路。()
3.编码器和译码器的输入量都是二进制。()
4.异步计数器较同步计数器结构简单,但速度较慢。()
5.直接对模拟量进行处理的电路称为数字电路。()
6.寄存器和可编程逻辑器件都是大规模集成电路。()
7.单稳态触发器的暂稳态时间t W取决于R和C的数值。()
8.模9计数器至少需用四位触发器构成。()
9.同步时序逻辑电路中各位触发器的CP脉冲不一定相同。()
三、单项选择题:(每小题2分,共20分)
1.最基本的存储器件是()
A、与门
B、或门
C、非门
D、触发器
2.具有置0、置1、保持和翻转四种功能的触发器是()
A、JK触发器
B、D触发器
C、T触发器
D、同步触发器
3.三输入端的译码器,其输出端的个数通常是()
A、3个
B、6个
C、8个
D、16个
4.用8421BCD码作为代码的计数器,至少需要的触发器个数是()
A、2个
B、3个
C、4个
D、5个
5.按触发方式的不同,双稳态触发器可分为()
A、高电平触发和低电平触发
B、电平触发或边沿触发
C、上升沿触发和下降沿触发
D、输入触发和时钟触发
6.四位移位寄存器构成环形计数器时,可构成()计数器。
A、模4
B、模6
C、模8
D、模10
7.下列叙述正确的是()
A、译码器属于时序逻辑电路
B、计数器属于时序逻辑电路
C、555定时器属于数字逻辑电路
D、寄存器属于组合逻辑电路
8.同步时序逻辑电路和异步时序逻辑电路相比较,其差异在于后者()
A、没有稳定性
B、没有统一的时钟脉冲控制
C、没有稳定状态
D、输出只与内部状态有差
9.下列触发器,没有约束条件的是()
A、基本RS触发器
B、同步RS触发器
C、主从型RS触发器
D、边沿JK触发器
10.和其它ADC相比,双积分型ADC的转换速度()
A、较慢
B、较快
C、极慢
D、无法判断
四、简答题:(每小题4分,共12分)
1.说说二进制计数器和二-十进制计数器有什么不同?
2.何谓计数器的“自启动能力”?
3.最常用的触发器是哪两种?它们的动作特点是什么?
五、分析计算题:(共30分)
1.图示为D触发器构成的时序逻辑电路,请按下列要求分析电路。(15分)①说出此电路的类型
②写出电路的驱动方程和次态方程
③列出电路的功能转换真值表
④画出时序图
⑤指出电路功能。
2.试用74LS161集成芯片构成十二进制计数器。要求采用同步反馈预置法实现。(7分)
3.化简下列逻辑函数(8分) ①BC B A C A F ++=
②D C A C AB D C D C B B A F ++++=
六、设计题(共10分)
1.用与非门设计一个组合逻辑电路,完成如下功能:只有当三个裁判(包括裁判长)或裁判长和一个裁判认为杠铃已举起并符合标准时,按下按键,使灯亮(或铃响),表示此次举重成功,否则,表示举重失败。
× × × × 职 业 技 术 学 院
202×~202×学年 第×学期 《数字电子技术》(×)试题
一、填空题(每空1分,共21分)
1.在数字电子技术中,组合逻辑电路的基本单元是 门电路 ,时序逻辑电路的基本单元是  触发器  。其中 触发器  具有记忆性。
Q n+1=  D n  ; 同步RS 触发器的特征方程Q n+1=
,其约束条件为  SR=0 。
.已知电路结构求解功能的过程称为  分析  ;已知功能求解电路结构的过程称为  设计  。
4.只能读出不能写入的存储器通常用 ROM  表示,既能读出又能写入的随机存取存储器通常用 RAM  表示,它们中 ROM  即使断电也不会丢失数据。
5.为使采样后的信号能够不失真的恢复原样,采样频率f 0至少应满足是被采样信号最高频率f max 的 两 倍。这一结论称为  采样  定理。
6.计数器在开机时无论处于什么状态,都能很快自行进入有效循环体的本领称为  自启动  能力。
7.(32.25)10=( 100000.01 )2=( 20.4 )16 =( 40.2 )8
8.施密特触发器具有  回差  特性。在电路中的作用主要有波形的  产生  、波形的  整形  和波形的  变换  。
二、判断下列说法的正确与错误(每小题1分,共9分)
1.组合逻辑电路和时序逻辑电路都具有记忆性。          ( 错 ) 2.由逻辑门构成的电路一定是组合逻辑电路。          ( 错 ) 3.编码器和译码器的输入量都是二进制。              ( 错 )
4.异步计数器较同步计数器结构简单,但速度较慢。(对)
5.直接对模拟量进行处理的电路称为数字电路。(错)
6.寄存器和可编程逻辑器件都是大规模集成电路。(错)
7.单稳态触发器的暂稳态时间t W取决于R和C的数值。(对)
8.模9计数器至少需用四位触发器构成。(对)
9.同步时序逻辑电路中各位触发器的CP脉冲不一定相同。(错)
三、单项选择题(每小题2分,共20分)
1.最基本的存储器件是(D)
A、与门
B、或门
C、非门
D、触发器
2.具有置0、置1、保持和翻转四种功能的触发器是(A)
A、JK触发器
B、D触发器
C、T触发器
D、同步触发器
3.三输入端的译码器,其输出端的个数通常是(C)
A、3个
B、6个
C、8个
D、16个
4.用8421BCD码作为代码的计数器,至少需要的触发器个数是(C)
A、2个
B、3个
C、4个
D、5个
施密特触发器芯片
5.按触发方式的不同,双稳态触发器可分为(B)
A、高电平触发和低电平触发
B、电平触发或边沿触发
C、上升沿触发和下降沿触发
D、输入触发和时钟触发
6.四位移位寄存器构成环形计数器时,可构成(A)计数器。
A、模4
B、模6
C、模8
D、模10
7.下列叙述正确的是(B)
A、译码器属于时序逻辑电路
B、计数器属于时序逻辑电路
C、555定时器属于数字逻辑电路
D、寄存器属于组合逻辑电路
8.同步时序逻辑电路和异步时序逻辑电路相比较,其差异在于后者(B)
A、没有稳定性
B、没有统一的时钟脉冲控制
C、没有稳定状态
D、输出只与内部状态有差
9.下列触发器,没有约束条件的是(D)
A、基本RS触发器
B、同步RS触发器
C、主从型RS触发器
D、边沿JK触发器
10.和其它ADC相比,双积分型ADC的转换速度(A)
A、较慢
B、较快
C、极慢
D、无法判断
四、简答题(每小题4分,共12分)
1.说说二进制计数器和二-十进制计数器有什么不同?
答:二进制计数器的输出对应自然态序的二进制数,用4位触发器就可表示16个二进制数;而二-十进制计数器的输出对应的是用4位二进制数表示的1位十进制数,用4位触发器只能表示1位十进制数,即0000~1001。
2.何谓计数器的“自启动能力”?
答:计数器在开机时,即使处于无效状态,也可以很快自行进入有效循环体,这种本领称为计数器的“自启动能力”。
3.最常用的触发器是哪两种?它们的动作特点是什么?
答:最常用的触发器是主从型JK触发器和维持阻塞型D触发器。其中JK触发器的动作特点是只有时钟脉冲下降沿到来时刻,输出才随输入的变化而变化,D触发器的动作特点是只有时钟脉冲上升沿到来时刻,输出才随输入的变化而变化。
五、分析计算题(共30分)
1、图示为D触发器构成的时序逻辑电路,请按下列要求分析电路。(15分)
①说出此电路的类型
②写出电路的时钟方程、驱动方程和次态方程
③列出电路的功能转换真值表
④画出时序波形图
⑤指出电路功能。
解:①此电路中2位触发器不是由同一时钟脉冲控制,且除了时钟脉冲并无其它输入,因此是莫尔型异步时序逻辑电路。
②电路的时钟方程:CP0=CP CP1=Q0均为上升沿触发方式
驱动方程:D 0=Q 0      D 1=Q 1 次态方程:n
n Q Q 0
1
=+  n n Q Q 11
1=+
③电路的功能转换真值表如下:
CP 1  CP 0 Q n 1    Q n 0 Q n+11      Q n+10 ↑  ↑ 0    0    1      1      ↑    1    1    1      0 ↑  ↑    1    0 0      1      ↑
0    1
0      0
④电路的时序波形图如下:
⑤此电路为模4二进制减法计数器。
2、试用74LS161集成芯片构成十二进制计数器。要求采用同步反馈预置法实现。(7分)
3、化简下列逻辑函数(8分) ①BC B A C A F ++=
解:画出右面卡诺图分析,得
C A B BC B A C A F +=++=
②D C A C AB D C D C B B A F
++++=
解:画出右图所示卡诺图分析
C
B D
C B A
D C A C AB D C D C B B A F ++=++++=
六、设计题(共10分)
1.用与非门设计一个组合逻辑电路,完成如下功能:只有当三个裁判(包括裁判长)或裁判长和一个裁判认为杠铃已举起并符合标准时,按下按键,使灯亮(或铃响),
CP Q 0 Q 1
“1”
CP
&
BC A
00 0 01 11 10 1
0 0
1
1
0    1    1 1
CD AB 11
1  1
1    1
1
1  1 1
1

本文发布于:2024-09-20 21:35:23,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/4/353783.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议