OMAPLxx硬件设计注意事项总结

OMAP-L13x / C674x / AM1x 硬件设计注意事项
频率补偿电路1.介绍
本文适用的芯片件包括:
∙OMAP-L138
∙OMAP-L137
∙TMS320C6748 / TMS320C6746 / TMS320C6742
∙TMS320C6747 / TMS320C6745 / TMS320C6743
∙AM1810 / AM1808 / AM1806 / AM1802
∙AM1707 / AM1705
下表列出了本文所涉及的器件之间的区别,目的是让读者了解本文的那些章节对自己所用的器件适用,对于共用的接口如McASP, USB, Timers, eCAP, ePWM, 等没有列出。下表按颜分类引脚兼容的器件系列。同类器件如从C6748移植到OMAPL138不需要做硬件更改。
2.EVM设计与芯片手册冲突时生殖健康管理
∙从TI网上下载的最新版本的芯片手册及勘误表。并且在产品网页右上角点击“Alert me about change”预订更新通知。
真空采血器∙当TI的EVM板上的设计与手册不一致时,以手册为准。尽管EVM的设计尽量依照手册,也有可能跟不上手册的更新,所以不能无条件的参考EVM的设计。
∙EVM板的设计以验证芯片功能为主,系统ESD,EMC等性能设计不是其观注重点。
3.关键电路注意事项
电源
∙确保电压范围正确,并且可以提供芯片需要的足够电流。
∙TI的芯片通常有不同速度等级,通常运行在不同的速度需要的核电压不同,可能的话,给核电压供电的电源芯片尽量选择输出电压可调的,以满足不同的需要。
∙OMAP-Lxx系列芯片支持DVFS,在低的频率点,可以工作在更低的核电压,如果是对功耗要求较高的应用,可以考虑选择输出电压动态可调的电源芯片。
∙如果需要测试各路电源的电流,建议在各路电源与芯片之间预留0ohm电阻以方便测试。
∙确保上电时序正确。
∙RTC_CVDD 如果不用电池供电可能连接到 CVDD,即使用1.3V核电压时
∙按照手册要求,对 PLL0 和 PLL1 供电做滤波处理理,以确保免受噪声干扰。当PLL0与PLL1的脚相邻时,可以共用一路滤波电路。
∙OMAP-L138的IO支持1.8V和3.3V两种电平,所有IO分为3组,其电平分别由其相应供电电平决定。
气胀式救生衣∙即使双IO电平都选择为3.3V, DVDD18 I/O 供电必需要接。
∙  1.8V上需要加足够的电容,以确保避免勘误表提到的:DVDD18 Can Pull Up to 2.7V When Using Dual-Voltage IOs at 3.3V。电容值的选择与3.3V的上电速度有关,见下表(来源于
L138勘误表)
∙当用外部时钟源给 OSCIN 提供时钟时,确保其幅度为 1.2V。强烈建议采用外部时钟,而不是外部晶体,以提高系统ESD性能。
∙时钟走线采用最小宽度4mil即可,切记不要用宽的走线,窄的信号线更容易增加高频信号衰减,并降低信号线之间的电容性耦合。
∙如果时钟信号在表层,最好在时钟信号周布平行地线或铺地,最好是将时钟信号布在地层与电源层之间的内层。
∙时钟器件尽量放在电路板中心位置,避免受干扰。
∙避免在分割地,分割电源层上方走时钟信号线,以免增加电流回路。
复位
∙确保JTAG的TRST信号在上电时处于下拉低电平状态。TRST不需要与芯片复位管脚RESET连在一起。
∙在RESET信号上靠近引脚处加一个0.1uF的对地电容,以提高抗干扰能力。
∙预留手动复位按键以方便开发过程中的调试。
启动模式
∙用外部上,下拉电阻设置启动模式,不要直接连接到GND或VDD。电阻值的选择参考下表,来源于勘误表章节:BOOT: Internal Pullup Resistors for BOOT[7:0] Pins Are Sometimes珠宝展柜制作
Enabled During Reset, Leading to Boot Failures
仿真器连接
∙EMU0,EMU1 引脚上拉,在JTAG信号线上加串行电阻(22ohm/33ohm),以提高接口抗干扰冲击能力。
∙对于带ARM核的芯片,RTCK信号一定要从CPU连到JTAG连接器。
∙JTAG信号的TRST与RTCK下拉处理,其它信号上拉处理,避免接反造成半高电平。
4.外设连接注意事项
拼图板
UART
∙在 UART_TXD 引脚加上拉电阻,当复位时,该管脚内部下拉使能,上位机可能误判为一个空字符。
EMAC
∙L138只有一个EMAC,提供两种接口方式:MII和RMII。
∙RMII 参考时钟 (RMII_MHZ_50_CLK) 要求 jitter 小于50 ppm。
MMC/SD
∙所有信号外部加弱上拉电阻 (~51K) 有助于信号完整性。
USB
USB硬件连线:
∙确保DP/DM信号线上没有电阻及线头,避免造成信号反射,如果无法避免,控制线头在200mil 之内。
∙USB支持热插拨,所以一定要加ESD保护器件如TPD2E001,TPD3E001,USB OTG可采用保护器件TPD4S012,任何通过USB2.0认证的保护器件都可以。
∙CPU的USB_VBUS与USB连接器的VBUS连接通过开关控制(如TPS22913),避免在芯片没上电时,外部VBUS供电会对芯片3.3V造成漏电流,长时间会对PHY产生影响。
o USB OTG支持主/从的VBUS连接建议:
USB slave的VBUS连接建议:
USB布线:

本文发布于:2024-09-22 14:36:56,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/4/266887.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:芯片   信号   器件   避免   时钟
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议