本发明涉及半导体集成电路制造领域,特别是涉及一种mems电极结构。本发明还涉及一种mems电极结构的制造方法。
如图1a至图1e所示,是现有mems电极结构的制造方法各步骤中的器件结构图;现有mems电极结构的制造方法包括如下步骤:
步骤一、如图1a所示,提供一表面平坦的半导体衬底101;如图1b所示,在所述半导体衬底101的表面形成非晶硅层102。
步骤二、如图1c所示,采用光刻加刻蚀工艺对所述非晶硅层102进行图形化形成非晶硅图形层102;可以看出,非晶硅图形层102具有台阶结构。非晶硅图形层102是所述非晶硅层102图形化之后的结构,都采用标记102表示。
步骤三、如图1d所述,形成tin层103,tin层103覆盖在所述非晶硅图形层102的表面以及所述非晶硅图形层102外的所述半导体衬底101的表面。在虚线圈104所示位置处所述tin层103需要覆盖在所述台阶结构上。
步骤四、采用光刻加刻蚀工艺对所述tin层103进行图形化形成tin图形层103。tin图形层103是tin层103图形化之后的结构,都采用标记103表示。电极结构由所述非晶硅图形层102和位于所述非晶硅图形结构102表面上的所述tin图形层103叠加而成。
tin层103的刻蚀通常采用到湿法刻蚀,由于所述台阶结构的存在,在所述tin层103的湿法刻蚀中容易产生刻蚀残留以及光刻胶剥离等问题。
mems的主体结构形成于所述半导体衬底101中,所述mems的主体结构通过所述电极结构和外部电路实现电连接。所述mems的主体结构通常是在所述电极结构形成之后对所述半导体衬底进行刻蚀形成。所述半导体衬底通常采用硅衬底。
本发明所要解决的技术问题是提供一种mems电极结构,能防止电极结构的图形化的刻蚀过程中产生刻蚀残留以及光刻胶剥离,提高产品的质量。为此,本发明还提供一种mems电极结构的制造方法。
为解决上述技术问题,本发明提供的mems电极结构由tin图形层和非晶硅图形层叠加而成。
所述tin图形层形成于平坦的半导体衬底表面。
所述非晶硅图形层叠加在所述tin图形层的表面并部分延伸到所述tin图形层外的所述半导体衬底表面。
所述非晶硅图形层具有台阶结构,通过将所述tin图形层位于所述非晶硅图形层的底部来防止所述台阶结构对所述tin图形层的刻蚀的不利影响。
进一步的改进是,mems的主体结构形成于所述半导体衬底中,所述mems的主体结构通过所述电极结构和外部电路实现电连接。
进一步的改进是,所述半导体衬底为硅衬底。
为解决上述技术问题,本发明提供的mems电极结构的制造方法包括如下步骤:
步骤一、在表面平坦的半导体衬底表面形成tin层。
步骤二、采用光刻加刻蚀工艺对所述tin层进行图形化形成tin图形层。
步骤三、形成非晶硅层。
步骤四、采用光刻加刻蚀工艺对所述非晶硅层进行图形化形成非晶硅图形层;电极结构由所述tin图形层和所述非晶硅图形层叠加而成。
所述非晶硅图形层叠加在所述tin图形层的表面并部分延伸到所述tin图形层外的所述半导体衬底表面。
所述非晶硅图形层具有台阶结构,通过将所述tin图形层位于所述非晶硅图形层的底部来防止所述台阶结构对所述tin图形层的刻蚀的不利影响。
进一步的改进是,步骤二中采用湿法刻蚀工艺对所述tin层进行图形化的刻蚀。
进一步的改进是,步骤四中采用干法刻蚀工艺对所述非晶硅层进行图形化的刻蚀。
进一步的改进是,步骤四完成之后还包括在所述半导体衬底中形成mems的主体结构的步骤,所述mems的主体结构通过所述电极结构和外部电路实现电连接。
进一步的改进是,所述半导体衬底为硅衬底。
本发明对mems电极结构做了特别的设计,和现有技术相比,本发明主要是将电极结构中的tin图形层和非晶硅图形层的叠加关系做了改变,将tin图形层放置在非晶硅图形层的底部,且tin图形层是直接设置在表面平坦的半导体衬底表面,这样就能避免现有技术中tin层会覆盖非晶硅图形层的台阶结构所产生的缺陷,即能避免台阶结构对tin图形层的刻蚀产生不利影响,这些不利影响包括形成刻蚀残留以及光刻胶剥离,所以本发明能防止电极结构的图形化的刻蚀过程中产生刻蚀残留以及光刻胶剥离,提高产品的质量。
附图说明
下面结合附图和具体实施方式对本发明作进一步详细的说明:
图1a-图1e是现有mems电极结构的制造方法各步骤中的器件结构图;
图2是本发明实施例mems电极结构的器件结构图;
图3a-图3d是本发明实施例mems电极结构的制造方法各步骤中的器件结构图。
具体实施方式
如图2所示,是本发明实施例mems电极结构的器件结构图,本发明实施例mems电极结构由tin图形层2和非晶硅图形层3叠加而成。
所述tin图形层2形成于平坦的半导体衬底1表面。
所述非晶硅图形层3叠加在所述tin图形层2的表面并部分延伸到所述tin图形层2外的所述半导体衬底1表面。
所述非晶硅图形层3具有台阶结构,通过将所述tin图形层2位于所述非晶硅图形层3的底部来防止所述台阶结构对所述tin图形层2的刻蚀的不利影响。
本发明实施例中,mems的主体结构形成于所述半导体衬底1中,所述mems的主体结构通过所述电极结构和外部电路实现电连接。
所述半导体衬底1为硅衬底。
本发明实施例对mems电极结构做了特别的设计,和现有技术相比,本发明实施例主要是将电极结构中的tin图形层2和非晶硅图形层3的叠加关系做了改变,将tin图形层2放置在非晶硅图形层3的底部,且tin图形层2是直接设置在表面平坦的半导体衬底1表面,这样就能避免现有技术中tin层2会覆盖非晶硅图形层3的台阶结构所产生的缺陷,即能避免台阶结构对tin图形层2的刻蚀产生不利影响,这些不利影响包括形成刻蚀残留以及光刻胶剥离,所以本发明实施例能防止电极结构的图形化的刻蚀过程中产生刻蚀残留以及光刻胶剥离,提高产品的质量。
如图3a至图3d所示,是本发明实施例mems电极结构的制造方法各步骤中的器件结构图,本发明实施例mems电极结构的制造方法包括如下步骤:
步骤一、如图3a所示,提供表面平坦的半导体衬底1。如图3b所示,在所述半导体衬底1表面形成tin层2。
步骤二、如图3c所示,采用光刻加刻蚀工艺对所述tin层2进行图形化形成tin图形层2。tin图形层2是tin层2图形化之后的结构,都采用标记2表示。
本发明实施例方法中,采用湿法刻蚀工艺对所述tin层2进行图形化的刻蚀。所述tin图形层2形成之后需要去除光刻胶。
步骤三、如图3c所示,形成非晶硅层3。
步骤四、采用光刻加刻蚀工艺对所述非晶硅层3进行图形化形成非晶硅图形层3;电极结构由所述tin图形层2和所述非晶硅图形层3叠加而成。非晶硅图形层3是所述非晶硅层3图形化之后的结构,都采用标记3表示。
所述非晶硅图形层3叠加在所述tin图形层2的表面并部分延伸到所述tin图形层2外的所述半导体衬底1表面。
所述非晶硅图形层3具有台阶结构,通过将所述tin图形层2位于所述非晶硅图形层3的底部来防止所述台阶结构对所述tin图形层2的刻蚀的不利影响。
本发明实施例方法中,采用干法刻蚀工艺对所述非晶硅层3进行图形化的刻蚀。
步骤四完成之后还包括在所述半导体衬底1中形成mems的主体结构的步骤,所述mems的主体结构通过所述电极结构和外部电路实现电连接。
本发明实施例方法中,所述半导体衬底1为硅衬底。
以上通过具体实施例对本发明进行了详细的说明,但这些并非构成对本发明的限制。在不脱离本发明原理的情况下,本领域的技术人员还可做出许多变形和改进,这些也应视为本发明的保护范围。
本文发布于:2024-09-24 15:24:42,感谢您对本站的认可!
本文链接:https://www.17tex.com/tex/4/23967.html
版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。
留言与评论(共有 0 条评论) |