Slave-FIFO-使用手册

红飓风III开发板USB2FPGA
实验指导
Red Logic
目录
第一章FX2特性介绍 (3)
1.1介绍 (3)
北京德科岛金1.2结构 (3)
1.3特征 (4)
第二章Slave FIFO传输 (5)
2.1概述 (5)
2.2硬件连接 (5)
2.3 Slave FIFO的几种传输方式 (6)
2.3.1 同步Slave FIFO写 (6)
2.3.2 同步Slave FIFO读 (9)
2.3.3异步Slave FIFO写 (11)
2.3.4异步Slave FIFO读 (12)
第三章寄存器设置 (15)
3.15 3.2 PINFLAGSAB/CD. (16)
3.3 FIFORESET (17)
3.4 FIFOPINPOLAR (18)
3.5 EPxCFG (18)
3.6 EPxFIFOCFG (19)
3.7 EPxAUTOINLENH/L (20)
3.8 EPxFIFOPFH/L (21)
22 3.9 INPKTEND……………………………………………………………...
3.10 OUTPKTEND (22)
3.11 EPxFIFOIE和EPxFIFOIRQ (22)
3.12PORTACFG (23)
3.13 EPxFIFOBCH EPxFIFOBCL (23)
3.14 EP24\68FIFOFLAG (24)
3.15其它通用寄存器 (25)
第四章同步slave fifo测试操作指南 (26)
4.1安装软件包 (26)
4.2同步写FIFO测试 (26)
4.3同步读FIFO测试 (30)
第五章红飓风II开发板USB2FPGA软件设计 (33)
5.1 68013固件程序设计 (33)
5.2 FPGA源代码设计 (35)
第六章USB2FPGA硬件原理图 (37)
第七章改板后注意的问题 (37)
附录1 版本历史 (39)
一.FX2特性介绍
1.1介绍
Cypress Semiconductor公司的EZ-USB FX2是世界上第一款集成USB2.0的微处理器,它集成了USB2.0收发器、SIE(串行接口引擎)、增强的8051微控制器和可编程的
pe附着力促进剂外围接口。FX2这种独创性结构可使数据传输率达到56Mbytes/s,即USB2.0允许的最大带宽。在FX2中,智能SIE可以硬件处理许多USB1.1和USB2.0协议,从而减少了开发时
医用脚轮间和确保了USB的兼容性。GPIF(General Programmable Interface)和主/从端点FIFO (8位或16位数据总线)为ATA、UTOPIA、EPP、PCMCIA和DSP等提供了简单和无缝
曲度腰枕仪连接接口。
1.2结构
CY7C68013结构图如图1所示。它有三种封装形式:56SSOP,100TQFP和128TQFP。
冷气机组
1.3特征:
★内嵌480MBit/s的收发器,锁相环PLL,串行接口引擎SIE——集成了整个USB 2.0协议的物理层。
★为适应USB 2.0的480MBit/s的速率,FIFO端点可配置成2,3,4个缓冲区。
★内嵌可工作在48MHz的增强型8051,它具有以下特征:
- 具有256Byte的寄存器空间,两个串口,三个定时器,两个数据指针。
- 四个机器周期(工作在48MHz下时为83.3ns)即组成一个指令周期。
- 特殊功能寄存器(包括I/O口控制寄存器)可高速访问。
- 应用USB向量中断,具有极短的ISR响应时间。
- 只用作USB事务管理,控制,不参与数据传输,较好地解决了USB高速模式的带宽问题。自动供墨系统
★“软配置”——USB固件可由USB总线下载,片上不需集成ROM。

本文发布于:2024-09-22 04:14:18,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/4/197338.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:寄存器   具有   数据   硬件   控制   问题   引擎   串行接口
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议