DDR电源芯片文档

DDR再谈--DDR的几个要点 
2011-10-26 09:08:22|  分类: Memorizer |  标签: |字号大中小 订阅
DDR的电源可以分为三类:
a>主电源VDD和VDDQ
主电源的要求是VDDQ=VDD,VDDQ是给IO buffer供电的电源,VDD是给但是一般的使用中都是把VDDQ和VDD合成一个电源使用。有的芯片还有VDDL,是给DLL供电的,也和VDD使用同一电源即可。
电源设计时,需要考虑电压,电流是否满足要求,电源的上电顺序和电源的上电时间,单调性等。
电源电压的要求一般在±5%以内。
电流需要根据使用的不同芯片,及芯片个数等进行计算。由于DDR的电流一般都比较大,所以PCB设计时,如果有一个完整的电源平面铺到管脚上,是最理想的状态,并且在电源入口加大电容储能,每个管脚上加一个100nF~10nF的小电容滤波。
b>参考电源Vref
参考电源Vref要求跟随VDDQ,并且Vref=VDDQ/2,所以可以使用电源芯片提供,也可以采用电阻分压的方式得到。由于Vref一般电流较小,在几个mA~几十mA的数量级,所以用电阻分压的方式,即节约成本,又能在布局上比较灵活,放置的离Vref管脚比较近,紧密的跟随VDDQ电压,所以建议使用此种方式。需要注意分压用的电阻在100~10K均可,需要使用1%精度的电阻。
Vref参考电压的每个管脚上需要加10nF的点容滤波,并且每个分压电阻上也并联一个电容较好。
c>用于匹配的电压VTT(Tracking Termination Voltage)
VTT为匹配电阻上拉到的电源,VTT=VDDQ/2。DDR的设计中,根据拓扑结构的不同,有
的设计使用不到VTT,如控制器带的DDR器件比较少的情况下。如果使用VTT,则VTT的电流要求是比较大的,所以需要走线使用铜皮铺过去。并且VTT要求电源即可以吸电流,又可以灌电流才可以。一般情况下可以使用专门为DDR设计的产生VTT的电源芯片来满足要求。
而且,每个拉到VTT的电阻旁一般放一个10Nf~100nF的电容,整个VTT电路上需要有uF级大电容进行储能。
一般情况下,DDR的数据线都是一驱一的拓扑结构,且DDR2和DDR3内部都有ODT做匹配,所以不需要拉到VTT做匹配即可得到较好的信号质量。而地址和控制信号线如果是多负载的情况下,会有一驱多,并且内部没有ODT,其拓扑结构为走T点的结构,所以常常需要使用VTT进行信号质量的匹配控制。
2. 时钟
DDR的时钟为差分走线,一般使用终端并联100欧姆的匹配方式,差分走线差分对控制阻抗为100ohm,单端线50ohm。需要注意的是,差分线也可以使用串联匹配,bopp-yt使用串联匹配的好处是可以控制差分信号的上升沿缓度,对EMI可能会有一定的作用。
3. 数据和DQS
DQS信号相当于数据信号的参考时钟,它在走线时需要保持和CLK信号保持等长。DQS在DDR2以下为单端信号,DDR2可作为差分信号,也可做单端,做单端时需要将DQS-接地,而DDR3为差分信号,需要走线100ohm差分线。由于内部有ODT,所以DQS不需要终端并联100ohm电阻。每8bit数据信号对应一组DQS信号。
DQS信号在走线时需要与同组的DQS信号保持等长,控制单端50ohm的阻抗。在写数据时,DQ和DQS的中间对齐,在读数据时,DQ和DQS的边沿对齐。DQ信号多为一驱一,并且DDR2和DDR3有内部的ODT匹配,所以一般在进行串联匹配就可以了。
4. 地址和控制
地址和控制信号速度没有DQ的速度快,以时钟的上升沿为依据采样,所以需要与时钟走线保持等长。但如果使用多片DDR时,地址和控制信号为一驱多的关系,需要注意匹配方式是否适合。
5. PCB布局注意事项
PCB布局时,需要把DDR颗粒尽量靠近DDR控制器放置。每个电源管脚需要放置一个滤波电容,整个电源上需要有10uF以上大电容放在电源入口的位置上。电源最好使用独立的层铺到管脚上去。串联匹配的电阻最好放在源端,如果是双向信号,那么要统一放在同一端。如果是一驱多的DDR匹配结构,VTT上拉电阻需要放在最远端,注意芯片的排布需要平衡。下图是几种DDR的拓扑结构,首先,一驱二的情况下分为树状结构,菊花链和Fly-by结构,Fly-by是一种STUB很小的菊花链结构精油与肌肤百度影音DDR2和DDR3走菊花链结构都是比较适合的。走树状结构可以把两片芯片贴在PCB的正反两面,对贴减小分叉的长度。一驱多的DDR拓扑结构比较复杂,需要仔细进行仿真。
6. PCB布线注意事项
PCB布线时,单端走线走50ohm,差分走线走100ohm阻抗。
注意控制差分线等长±10mil以内,同组走线根据速度的要求也有不同,一般为±50mil。
控制和地址线及DQS线和时钟等长,DQ数据线和同组的DQS线等长。
注意时钟及DQS和其他的信号要分开3W以上距离。
组间信号也要拉开至少3W宽的距离。
同一组信号最好在同一层布线。
尽量减少过孔的数目。
7. EMI问题
DDR由于其速度快,访问频繁,所以在许多设计中需要考虑其对外的干扰性,在设计时需要注意一下几点
原理有性能指标要求的,易受干扰的电路模块和信号,如模拟信号,射频信号,时钟信号等,防止DDR对其干扰,影响指标。
DDR的电源和不要与其他易受干扰的电源模块使用同一电源,如必须使用同一电源,要注意使用电感、磁珠或电容进行滤波隔离处理。
在时钟及DQS信号线上,预留一些可以增加的串联电阻和并联电容的位置,在EMI超出标准时,在信号完整性允许的范围内增大串联电阻或对地电容,使其信号上升延变缓,减少
对外的辐射。
进行屏蔽处理,使用金属外壳的屏蔽结构,屏蔽对外辐射。
注意保持地的完整性。
8. 测试方法
注意示波器的探头和示波器本身的带宽能够满足测试要求。
测试点的选择要注意选到尽量靠近信号的接受端。
由于DDR信令比较复杂,因此为了能快速测试、调试和解决信号上的问题,我们希望能简单地分离读/写比特。此时,最常用的是通过眼图分析来帮助检查DDR信号是否满足电压、定时和抖动方面的要求。
触发模式的设置有几种,首先可以利用前导宽度触发器分离读/写信号。根据JEDEC规范,读前导的宽度为0.9到1.1个时钟周期,而写前导的宽度规定为大于0.35个时钟周期,没有上限。第二种触发方式是利用更大的信号幅度触发方法分离读/写信号。通常,读/写信号的
信号幅度是不同的,因此我们可以通过在更大的信号幅度上触发示波器来实现两者的分离。
测试中要注意信号的幅度,时钟的频率,差分时钟的交叉点,上升沿是否单调,过冲等。
时序中最重要,最需要注意的就是建立时间保持时间
要为便携式设备的DDR内存选择一款合适的电源,就必须权衡性能和其他技术参数,如输入电压或输出电流之间的代价。对于DDR2内存而言,VTT来自于电源芯片,飞思卡尔的MC34716正式合适之选。
  MC34716是一款集成了N通道功率MOSFET,具有高度集成、节省空间、低成本等特点的双通道同步降压开关稳压器。它是一款高性能负载点(PoL)电源,其第二路输出具有跟踪外部参考电压的功能。它为双数据速率(DDR)存储器提供了全面的电源解决方案。通道1只提供5.0A 供电电流的驱动性能,而通道2可以提供/吸收高达3.0A的电流。两个通道都有精密的输出调节功能,可达到很高的效率。 利用其高电流驱动性能,通道1可以用来向存储器芯片组提供VDDQ。 通道2跟踪参考电压的能力特别适用于为现代数据总线提供端电压(
127刀网VTT)。MC34716也为存储器芯片组提供了缓冲输出参考电压(VREFOUT)。MC34716使得设计者能够灵活地实现众多控制、监视和保护功能,从而轻松实现复杂设计。
MC34716的特性包括:
·集成式 N通道功率 MOSFET 输出电压范围:3.0V~6.0V;
·精确的输出电压,其范围为0.7V~3.6V;
·第2路输出跟踪1/2的外部参考电压;
·1%的精确缓冲参考输出电压;
·可编程开关频率范围:200kHz ~1.0MHz;
·通道1的可编程软启动时序;
·两个通道的过流限制和短路保护功能;
·过热关断;
·输出过压和欠压检测;
·低有效Power Good输出信号;
·低有效待机和关断输入控制
Maxim > 产品 > 汽车电子 > MAX1510, MAX17510
Maxim > 蚕豆剥皮机产品 > 电源和电池管理 > MAX1510, MAX17510
MAX1510, MAX17510
低电压、DDR线性稳压器
低成本、低电压DDR线性稳压器,可源出、吸入3A峰值电流(典型值),内置n沟道MOSFET
 概述 
 技术文档 
 定购信息 
 相关产品 
 用户说明 (0) 
 所有内容 
家庭智能控制
 
无线数据传输
状况
状况:生产中。
概述
MAX1510/MAX17510 DDR线性稳压器使用内部n沟道MOSFET,可以供出或吸入最高3A (典型值)的峰值电流。该线性稳压器利用低电压电源输入(VIN = 1.1V至3.6V)可以提供精确的0.5V至1.5V输出。MAX1510/MAX17510使用独立的3.3V偏置电源为控制电路供电,并驱动内部n沟道MOSFET。
MAX1510/MAX17510具有电流和温度限制功能,以防线性稳压器损坏。另外,MAX1510/MAX17510能够产生电源就绪(PGOOD)信号,指示输出是否在稳压范围。启动时,PGOOD在输出稳定2ms (典型值)之前保持低电平。内部软启动限制了输入浪涌电流。
MAX1510/MAX17510为需要跟踪输入基准的有源DDR终端总线供电。MAX1510还可用于需要动态调节输出电压的低功耗芯片组和图形处理器内核中。MAX1510/MAX17510采用10引脚、3mm x 3mm薄型DFN封装。
DDR内存供电电路
DDR内存需要两种供电电压:2.5V的主供电压和1.25的基准供电电压(又称参考电压).2.5V供电电压用来为内存芯片提供工作电压,1.25V供电电压用来为内存总线的数据线和地址线提供上拉工作电压.DDR内存供电电路主要有下面几种形式.
1\单场效应管60N03+基准电压源LM431(可以用XX431代换)+比较器LM358构成的2.5V供电电路.
2\单场效应管Q110+基准电压源Q31(SC431\SOT23)构成的2.5V供电电路
3\专用芯片(ISL6520\RT9214)构成的2.5V内存供电电路
4\双场效应管Q71(15N03)和Q70(15N03)+比较器U42A(LM358)和U42B(LM358)构成的1.25V供电电路
5\双三极管Q4(HA8050DD)\Q5(HA8550DD)+比较器构成的1.25V供电电路
6\多端稳压器(RT9173或RT9173B)构成的1.25V供电电中路
7\专用芯片LP2995构成的1.25V供电电路
8\专用芯片ISL6537构成的混合型内存供电电路
DDR2内存需要两种供电电压:1.8V的主供电电压和0.9V的基准电电压(又称参考电压),1.8V供电电压来为内存芯片提供工作电压,0.9V供电电压用来为内存总线的数据线和地址线提供上拉工作电压.
常用DDR2内存供电芯片有NCP5201\ISL6537等型号
论是采用分立元件系统还是高度集成的系统级芯片(SoC),许多嵌入式消费电子系统都利用了现有系统(如PC或其它成熟的通用系统)的架构。这些嵌入式系统(或子系统)通常不存在对奢侈的灵活性扩展的需求,甚至也不需要PC类系统设计所要求的全部资源。
在将某个系统参考设计修改成适用于特定的嵌入式系统或消费电子应用时,去除参考设计中不需要的模块或功能可以大量节省成本。但通过有创造性地对被推荐供电元件进行优化来减少过多的能力可以节省大量成本,而且不会降低任何性能或功能指标。

本文发布于:2024-09-24 20:30:07,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/4/124985.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:信号   需要   电源   电压   供电
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议