电平的概念

电平的概念:
什么是电压、电流、电功率?无线电爱好者都十分清楚。而谈及电平能说清楚的人却不多。尽管人们经常遇到,书刊中亦多次谈起电路中的高电平、低电平、电平增益、电平衰减,就连电工必备的万用表上都有专测电平的方法和刻线,而且“dB”“dBμ”“dBm”的字样也常常可见。尽管如此,因电平本身概念抽象,更无恰当的比喻,故人们总是理解不清、记忆不深。
人们在初学的时候,往往把抽象的电学概念用水的具体现象进行比喻。如水流比电流、水压似电压、水阻喻电阻。解释电平不妨如法炮制。我们说的水平,词典中解释与水平面平行、或在某方面达到一定高度,引申指事物在同等条件下的比较结论。如人们常说到张某工作很有水平、李某办事水平很差。这样的话都知其含义所在。即指张某李某相比而言。故借水平来比喻电平能使人便于理解。
什么是电平电平就是指电路中两点或几点在相同阻抗下电量的相对比值。这里的电量自然指电功率电压电流并将倍数化为对数,用分贝表示,记作“dB”。分别记作:10lg(P2/P1)20lg(U2/U1)20lg(I2/I1)上式中PUI分别是电功率、电压、电流。
使用“dB”有两个好处:其一读写、计算方便。如多级放大器的总放大倍数为各级放大倍数相
乘,用分贝则可改用相加。其二能如实地反映人对声音的感觉。实践证明,声音的分贝数增加或减少一倍,人耳听觉响度也提高或降低一倍。即人耳听觉与声音功率分贝数成正比。例如蚊子叫声与大炮响声相差100万倍,但人的感觉仅有60倍的差异,而100万倍恰是60dB
一、TTL电平:
TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑“1”0V等价于逻辑“0”,这被称做TTLTransistor-TransistorLogic晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。
TTL电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也较低,另外TTL电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器以及接收器电路;再者,计算机处理器控制的设备内部的数据传输是在高速下进行的,TTL接口的操作恰能满足这个要求。而TTL型通信大多数情况下,是采用并行数据传输方式,而并行数据传输对于超过10英尺的距离就不适合了。这是由于可靠性和成本两面的原因。因为在并行接口中存在着偏相和不对称的问题,这些问题对可靠性均有影响。
TTL输出高电平>2.4V,输出低电平<0.4V。在室温下,一般输出高电平是3.5V,输出低电平是0.2V。最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是0.4V
二、CMOS电平:
COMS集成电路是互补对称金属氧化物半导体(Complementary symmetry metal oxide semiconductor)集成电路的英文缩写,电路的许多基本逻辑单元都是用增强型PMOS晶体管和增强型CMOS管按照互补对称形式连接的,静态功耗很小。COMS电路的供电电压电压波动允许±10,当输出电压高于VDD-0.5VVDD范围比较广在+5--+15V均能正常工作,时为逻辑1,输出电压低于VSS+0.5V(VSS为数字地)为逻辑0,扇出数为10--20COMS门电路.
输出L<0.1*VccH>0.9*Vcc
输入L<0.3*VccH>0.7*Vcc.
什么是TTL电平

      TTL电路的电平就叫TTL 电平,CMOS电路的电平就叫CMOS电平
      TTL集成电路的全名是晶体管-晶体管逻辑集成电路(Transistor-Transistor Logic),主要有54/74系列标准TTL、高速型TTLH-TTL)、低功耗型TTLL-TTL)、肖特基型TTLS-TTL)、低功耗肖特基型TTLLS-TTL)五个系列。标准TTL输入高电平最小2V,输出高电平最小2.4V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.4V,典型值0.2VS-TTL输入高电平最小2V,输出高电平最小2.5V2.7V,典型值3.4V,输入低电平最大0.8V,输出低电平最大0.5VLS-TTL输入高电平最小2V,输出高电平最小2.5V2.7V,典型值3.4V,输入低电平最大0.7V0.8V,输出低电平最大0.4V无氰镀银0.5V,典型值0.25VTTL电路的电源VDD供电只允许在+5V±10%范围内,扇出数为10个以下TTL门电路;
      COMS集成电路是互补对称金属氧化物半导体(Compiementary symmetry metal oxide semicoductor)集成电路的英文缩写,电路的许多基本逻辑单元都是用增强型PMOS晶体管和增强型NMOS管按照互补对称形式连接的,静态功耗很小。COMS电路的供电电压VDD范围比较广在+5--+15V均能正常工作,电压波动允许±10,当输出电压高于VDD-0.5V时为逻辑1,输出电压低于VSS+0.5V(VSS为数字地)为逻辑0,扇出数为10--20COMS门电路.
      TTL电平信号被利用的最多是因为通常数据表示采用二进制规定,+5V等价于逻辑"1"0V等价于逻辑"0",这被称做TTL(晶体管-晶体管逻辑电平)信号系统,这是计算机处理器控制的设备内部各部分之间通信的标准技术。TTL电平信号对于计算机处理器控制的设备内部的数据传输是很理想的,首先计算机处理器控制的设备内部的数据传输对于电源的要求不高以及热损耗也较低,另外TTL电平信号直接与集成电路连接而不需要价格昂贵的线路驱动器以及接收器电路;再者,计算机处理器控制的设备内部的数据传输是在高速下进行的,而TTL接口的操作恰能满足这个要求。TTL型通信大多数情况下,是采用并行数据传输方式,而并行数据传输对于超过10英尺的距离就不适合了。这是由于可靠性和成本两面的原因。因为在并行接口中存在着偏相和不对称的问题,这些问题对可靠性均有影响;另外对于并行数据传输,电缆以及连接器的费用比起串行通信方式来也要高一些。

         CMOS延时开关电路电平和TTL电平: CMOS电平电压范围在315V,比如4000系列当5V供电时,输出在4.6以上为高电平,输出在0.05V以下为低电平。输入在3.5V以上为高电平,输入在1.5V以下为低电平。而对于TTL芯片,供电范围在05V,常见都是5V,如74系列5V供电,输出在2.7V以上为高电平,输出在0.5V以下为低电平,输入在2V以上为高电平,在
0.8V以下为低电平。因此,CMOS电路与TTL电路就有一个电平转换的问题。

() TTL高电平3.6~5V,低电平0V~2.4V
      CMOS电平Vcc可达到12V
      CMOS电路输出高电平约为0.9Vcc,而输出低电平约为0.1Vcc
      CMOS电路不使用的输入端不能悬空,会造成逻辑混乱。
      TTL电路不使用的输入端悬空为高电平
      另外,CMOS集成电路电源电压可以在较大范围内变化,因而对电源的要求不像TTL集成电路那样严格。 TTL电平他们就可以兼容


()  TTL电平是5VCMOS电平一般是12V
         因为TTL电路电源电压是5VCMOS电路电源电压一般是12V
         5V的电平不能触发CMOS电路,12V的电平会损坏TTL电路,因此不能互相兼容匹配。
()  TTL电平标准
        输出 L <0.8V H>2.4V
        输入 L <1.2V H>2.0V
      TTL器件输出低电平要小于0.8V,高电平要大于2.4V。输入,低于1.2V就认为是0,高于2.0就认为是1
      CMOS电平:
      输出 L <0.1*Vcc H>0.9*Vcc
      输入 L <0.3*Vcc H>0.7*Vcc.

      一般单片机、DSPFPGA他们之间管教能否直接相连.

      一般情况下,同电压的是可以的,不过最好是要好好查查技术手册上的VIL,VIH,VOL,VOH的值,看是否能够匹配(VOL要小于VILVOH要大于VIH,是指一个连接当中的)。有些在一般应用中没有问题,但是参数上就是有点不够匹配,在某些情况下可能就不够稳定,或者不同批次的器件就不能运行。


      例如:74LS的器件的输出,接入74HC的器件。在一般情况下都能好好运行,但是,在参数上却是不匹配的,有些情况下就不能运行。 

      74LS54系列是TTL电路,74HCCMOS电路。如果它们的序号相同,则逻辑功能一样,但电气性能和动态性能略有不同。如,TTL的逻辑高电平为>   2.7V,CMOS>   3.6V。如果CMOS电路的前一级为TTL则隐藏着不可靠隐患,反之则没问题。



1TTL电平:

   输出高电平>2.4V,输出低电平<0.4V。在室温下,一般输出高电平是3.5V,输出低电平是0.2V。最小输入高电平和低电平:输入高电平>=2.0V,输入低电平<=0.8V,噪声容限是0.4V


2CMOS电平:

   1逻辑电平电压接近于电源电压,0逻辑电平接近于0V。而且具有很宽的噪声容限。

3,电平转换电路:

   因为TTLCOMS的高低电平的值不一样(ttl 5v<==>cmos 3.3v),所以互相连接时需要电平的转换:就是用两个电阻对电平分压,没有什么高深的东西。哈哈

4OC门,即集电极开路门电路,OD门,即漏极开路门电路,必须外界上拉电阻和电源才能将开关电平作为高低电平用。否则它一般只作为开关大电压和大电流负载,所以又叫做驱动门电路。

5TTLCOMS电路比较:


1TTL电路是电流控制器件,而coms电路是电压控制器件。

2TTL电路的速度快,传输延迟时间短(5-10ns),但是功耗大。COMS电路的速度慢,传输延迟时间长(25-50ns),但功耗低。COMS电路本身的功耗与输入信号的脉冲频率有关,频率越高,芯片集越热,这是正常现象。

3COMS电路的锁定效应:

   COMS电路由于输入太大的电流,内部的电流急剧增大,除非切断电源,电流一直在增大。这种效应就是锁定效应。当产生锁定效应时,COMS的内部电流能达到40mA以上,很容易烧毁芯片。

防御措施:

1)在输入端和输出端加钳位电路,使输入和输出不超过不超过规定电压。

2)芯片的电源输入端加去耦电路,防止VDD端出现瞬间的高压。

3)在VDD和外电源之间加线流电阻,即使有大的电流也不让它进去。           

4)当系统由几个电源分别供电时,开关要按下列顺序:开启时,先开启COMS电路得电源,再开启输入信号和负载的电源;关闭时,先关闭输入信号和负载的电源,再关闭COMS电路的电源。



6COMS电路的使用注意事项

   1COMS电路时电压控制器件,它的输入总抗很大,对干扰信号的捕捉能力很强。所以,
不用的管脚不要悬空,要接上拉电阻或者下拉电阻,给它一个恒定的电平。

   2)输入端接低内组的信号源时,要在输入端和信号源之间要串联限流电阻,使输入的电流限制在1mA之内。

   3)当接长信号传输线时,在COMS电路端接匹配电阻。

   4)当输入端接大电容时,应该在输入端和电容间接保护电阻。电阻值为R=V0/1mA.V0是外界电容上的电压。

   5COMS的输入电流超过1mA,就有可能烧坏COMS

   

7TTL门电路中输入端负载特性(输入端带电阻特殊情况的处理):


   1)悬空时相当于输入端接高电平。因为这时可以看作是输入端接一个无穷大的电阻。

   2)在门电路输入端串联10K电阻后再输入低电平,输入端出呈现的是高电平而不是低电平。因为由TTL门电路的输入端负载特性可知,只有在输入端接的串联电阻小于910欧时,它输入来的低电平信号才能被门电路识别出来,串联电阻再大的话输入端就一直呈现高电平。这个一定要注意。COMS门电路就不用考虑这些了。

8TTL电路有集电极开路OC门,MOS管也有和集电极对应的漏极开路的OD门,它的输出就叫做开漏输出。OC门在截止时有漏电流输出,那就是漏电流,为什么有漏电流呢?止的时候,它那是因为当三机管截止的时候,基极电流约等于0,但是并不是真正的为0,经过三极管的集电极的电流也就不是真正的0,而是约0。而这个就是漏电流。开漏输出:OC门的输出就是开漏输出;OD门的输出也是开漏输出。它可以吸收很大的电流,但是不能向外输出的电流。

所以,为了能输入和输出电流,它使用的时候要跟电源和上拉电阻一齐用。OD门一般作为输出缓冲/驱动器、电平转换器以及满足吸收大负载电流的需要。

9,什么叫做图腾柱,它与开漏电路有什么区别?

   TTL集成电路中,输出有接上拉三极管的输出叫做图腾柱输出,没有的叫做OC门。因为TTL就是一个三级关,图腾柱也就是两个三级管推挽相连。所以推挽就是图腾。
常用电平标准
现在常用的电平标准有TTLCMOSLVTTLLVCMOSECLPECL双金属螺杆LVPECLRS232RS485等,还有一些速度
比较高的LVDSGTLPGTLCMLHSTLSSTL等。下面简单介绍一下各自的供电电源、电平标准以及使用
注意事项。
TTLTransistor-Transistor Logic 三极管结构。
Vcc5VVOH>=2.4VVOL<=0.5VVIH>=2VVIL<=0.8V
因为2.4V5V之间还有很大空闲,对改善噪声容限并没什么好处,又会白白增大系统功耗,还会影响速度。
所以后来就把一部分掉了。也就是后面的LVTTL
LVTTL又分3.3V2.5V以及更低电压的LVTTL(Low Voltage TTL)
3.3V LVTTL
Vcc3.3VVOH>=2.4VVOL<=0.4VVIH>=2VVIL<=0.8V
2.5V LVTTL
Vcc2.5VVOH>=2.0VVOL<=0.2VVIH>=1.7VVIL<=0.7V
更低的LVTTL不常用就先不讲了。多用在处理器等高速芯片,使用时查看芯片手册就OK了。
TTL使用注意:TTL电平一般过冲都会比较严重,可能在始端串22欧或33欧电阻;v槽机 TTL电平输入脚悬空时是
内部认为是高电平。要下拉的话应用1k以下电阻下拉。TTL输出不能驱动CMOS输入。
CMOSComplementary Metal Oxide Semiconductor PMOS+NMOS
Vcc5VVOH>=4.45VVOL<=0.5VVIH>=3.5VVIL<=1.5V
相对TTL有了更大的噪声容限,输入阻抗远大于TTL输入阻抗。对应3.3V LVTTL,出现了LVCMOS,可以与3.3V
LVTTL直接相互驱动。
3.3V LVCMOS
Vcc3.3VVOH>=3.2VVOL<=0.1VVIH>=2.0VVIL<=0.7V
2.5V LVCMOS
Vcc2.5VVOH>=2VVOL<=0.1VVIH>=1.7VVIL<=0.7V
CMOS使用注意:CMOS结构内部寄生有可控硅结构,当输入或输入管脚高于VCC一定值(比如一些芯片是0.7V)
时,电流足够大的话,可能引起闩锁效应,导致芯片的烧毁。
ECLEmitter Coupled Logic 发射极耦合逻辑电路(差分结构)
Vcc=0VVee-5.2VVOH=-0.88VVOL=-1.72V预埋槽道;VIH=-1.24VVIL=-1.36V
速度快,驱动能力强,噪声小,很容易达到几百M的应用。但是功耗大,需要负电源。为简化电源,出现了
PECL(ECL结构,改用正电压供电)LVPECL
PECLPseudo/Positive ECL
Vcc=5VVOH=4.12VVOL=3.28VVIH=3.78VVIL=3.64V
LVPELCLow Voltage PECL
Vcc=3.3VVOH=2.42VVOL=1.58VVIH=2.06VVIL=1.94V
ECLPECLLVPECL使用注意:不同电平不能直接驱动。中间可用交流耦合、电阻网络或专用芯片进行转换。
以上三种均为射随输出结构,必须有电阻拉到一个直流偏置电压。(如多用于时钟的LVPECL:直流匹配时用
130欧上拉,同时用82欧下拉;交流匹配时
82欧上拉,同时用130欧下拉。但两种方式工作后直流电平都在1.95V左右。)
前面的电平标准摆幅都比较大,为降低电磁辐射,同时提高开关速度又推出LVDS电平标准。
LVDSLow Voltage Differential Signaling
差分对输入输出,内部有一个恒流源3.5-4mA,在差分线上改变方向来表示01。通过外
部的100欧匹配电
(并在差分线上靠近接收端)转换为±350mV的差分电平。
LVDS使用注意:可以达到600M以上,PCB要求较高,差分线要求严格等长,差最好不超过10mil(0.25mm)
100欧电阻离接收端距离不能超过500mil,最好控制在300mil以内。 下面的电平用的可能不是很多,篇幅关系,只简单做一下介绍。如果感兴趣的话可以联系我。
CML:是内部做好匹配的一种电路,不需再进行匹配。三极管结构,也是差分线,速度能达到3G以上。只能
点对点传输。
GTL:类似CMOS的一种结构,输入为比较器结构,比较器一端接参考电平,另一端接输入信号。1.2V电源供
电。再生素
Vcc=1.2VVOH>=1.1VVOL<=0.4VVIH>=0.85VVIL<=0.75V
PGTL/GTL+
Vcc=1.5VVOH>=1.4VVOL<=0.46VVIH>=1.2VVIL<=0.8V
HSTL是主要用于QDR存储器的一种电平标准:一般有V¬CCIO=1.8VV¬¬CCIO=1.5V。和上面的
GTL相似,输入为输入为比较器结构,比较器一端接参考电平(VCCIO/2),另一端接输入信号。对参考电平
要求比较高(1%精度)
SSTL主要用于DDR存储器。和HSTL基本相同。V¬¬CCIO=2.5V,输入为输入为比较器结构,比较器一
端接参考电平1.25V,另一端接输入信号。对参考电平要求比较高(1%精度)
HSTLSSTL大多用在300M以下。
RS232RS485基本和大家比较熟了,只简单提一下:
RS232采用±12-15V供电,我们电脑后面的串口即为RS232标准。+12V表示0-12V表示1。可以用MAX3232
等专用芯片转换,也可以用两个三极管加一些外围电路进行反相和电压匹配。
RS485是一种差分结构,相对RS232有更高的抗干扰能力。传输距离可以达到上千米。 

本文发布于:2024-09-23 16:15:26,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/4/115534.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:输入   电平   输出   电路   电压   电阻
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议