实验十七 半加器和全加器

实验十七  半加器和全加器
一、实验目的
验证半加器和全加器的逻辑功能,了解集成单元四位二进制全加器的逻辑功能。
二、实验仪器及材料
DIEC—3型数字逻辑实验系统、万用表、74LS0074LS8374LS864LS74各一片。
三、芯片内部电路及引脚功能
74LS83 是一个内部超前近卫的高速四位二进制串行进位全加器,他接受两个四位二进制数(  A1 =AB1 =B),和一个进位输入(Cn,并对每一位产生二进制和()输出,还有最高有效位(第四位)产生的进位输出(C),该组件有越过所有四个位产生的内部超前进位的特点,提高了运算速度。另外不需要对逻辑电平反相,就可以实现循环进位。
四、实验内容及步骤
1、测试由异或门74LS86和与非门组成的半加器的逻辑功能。
1)将74LS8674LS00插入实验箱,按图.3.17.2连接电路。AB接电平开关,YC接电平显示。
2)改变输入状态,填写3.17.1.
                     
                                                   
3.17.1
输入端
输出端
A
B
Y
C
Y=
C=
2、测试全加器的逻辑功能
1)将74LS5474LS86\74LS00书立插入实验箱,按图3.17.3接线,注意与非门的不同端需要接替,AB接电平开关,YC接电平显示。
2)改变输入端状态,填写表3.17.2.
                                                      3.17.2
水泥厂脱硝
输入端
输出端
A
B
Co
Y
C
0
0
0
0
1
0
1
0
0
1
1
0
0
0
1
0
1
1
1
0
1
电机智能监控器
1
1
1
Y=
C=
                                                  3.17.2
3、测试四位二进制全加器的逻辑功能
1)将四位二进制全加器74LS83插入实验箱,按图3.17.4连接迪娜路,输入端A1/A3 A2/A4B1/B3B2/B4分别接四个输入电平。Co进位端接“1”或“0”(接5V或地),输出,进位输出C4都接输出电平显示。
2)改变输入逻辑状态,填写表 3.17.3.
                                3.17.3
蛇形线
输入
输出
Co=0
Co=1
A1/A3
A2/A4
B1/B3
B2/B4
C4
C4
0
0
0
0
1
0
0
0
0
1
0
0
1
1
0
0
0
ddtsf0
1
0
1
0
1
0
0
1
1
0
1
1
1
0
0
0
0
1
1
0
0
1
0
1
0
1
1
1
0
1
0
0
1
1
1
0
1
1
0
1
1
1
1
1
1
1
4、加法器在二进制数码转换中的应用
1)按图3.17.5连接电路,在DCBA端输入BCD码,则dcba端输出为余三码。
2)将测得的数据填入表3.17.4
3.17.5
                              3.17.4
新型增塑剂
十进制数
输入
输出
BCD
余三码
D
C
B
A
d
c
b
a
0
0
0
0
0
1
0
0
0
1
2
0
0
1
0
3
0
0
1
1
4
0
1
0
0
5
0
1
0
1
6
0
1
1
0
7
0
1
1
1
8
1
0
0
0
9
1
0
0
1

五、实验报告要求
1、 整理实验报告数据,图表,对实验结果进行分析和讨论。
2、 小结加法器的使用方法。
六、思考题
使用74LS83完成余三码到8421码的转换,设计电路并验证

本文发布于:2024-09-22 21:20:46,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/4/101285.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:逻辑   实验   全加器
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议