显示面板及其显示驱动方法、显示装置与流程



1.本技术涉及显示技术领域,具体涉及一种显示面板及其显示驱动方法、显示装置。


背景技术:



2.有机发光二极管(organic light emitting diode,oled)显示面板具有自发光、反应快、亮度高、轻薄等诸多优点,已经逐渐成为显示领域的主流。oled显示面板中需要设置栅极驱动电路,栅极驱动电路产生的栅极信号能够控制像素电路进入发光阶段,驱动发光元件发光。
3.然而相关技术中显示面板的栅极驱动电路的设计,并不能满足多样化的需求。


技术实现要素:



4.本技术实施例提供一种显示面板及其显示驱动方法、显示装置,能够满足多样化需求。
5.第一方面,本技术实施例提供一种显示面板,包括多行像素电路;栅极驱动电路,用于在第一驱动方式和第二驱动方式之间切换,第一驱动方式包括栅极驱动电路同时向n行像素电路提供栅极信号,第二驱动方式包括栅极驱动电路同时向m*n行像素电路提供栅极信号,其中,n为正整数,m为大于等于2的整数。
6.基于相同的发明构思,第二方面,本技术实施例提供一种显示面板的显示驱动方法,用于驱动如第一方面实施例的显示面板,显示驱动方法包括:
7.获取当前使用场景;
8.在第一驱动方式和第二驱动方式中选取与当前使用场景对应的驱动方式;
9.控制栅极驱动电路以选取的驱动方式工作。
10.基于相同的发明构思,第三方面,本技术实施例提供一种显示装置,包括如第一方面实施例的显示面板。
11.根据本技术实施例提供的显示面板及其驱动方法,显示装置,由于显示面板中的栅极驱动电路可在第一驱动方式和第二驱动方式之间切换,这样针对不同的应用场景就可以选择不同的驱动方式。例如在对显示画质要求比较高的情况下,可将栅极驱动电路切换至第一驱动方式,来提升显示画质,满足δl/l的性能指标;在要求低功耗的情况下,可将栅极驱动电路切换至第二驱动方式,来降低功耗。可见,本技术实施例提供的显示面板,可提高兼容性、适配性,且降低和分摊成本,从而兼顾成本、性能、功耗等多方面、多样化的需求。
附图说明
12.通过阅读以下参照附图对非限制性实施例所作的详细描述,本技术的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
13.图1示出本技术一种实施例提供的显示面板的俯视示意图;
14.图2示出本技术一种实施例提供的显示面板中像素电路的结构示意图;
15.图3示出本技术一种实施例提供的显示面板中栅极驱动电路的结构示意图;
16.图4示出本技术另一种实施例提供的显示面板中栅极驱动电路的结构示意图;
17.图5示出本技术一种实施例提供的显示面板中栅极驱动电路的工作过程的示意图;
18.图6示出本技术一种实施例提供的显示面板中栅极驱动电路的时序示意图;
19.图7示出本技术另一种实施例提供的显示面板中栅极驱动电路的工作过程的示意图;
20.图8示出本技术另一种实施例提供的显示面板中栅极驱动电路的时序示意图;
21.图9示出本技术又一种实施例提供的显示面板中栅极驱动电路的结构示意图;
22.图10示出本技术一种实施例提供的显示面板中移位寄存器单元的结构示意图;
23.图11示出本技术另一种实施例提供的显示面板的俯视示意图;
24.图12、图13示出本技术又一些实施例提供的显示面板中栅极驱动电路的结构示意图;
25.图14示出本技术一种实施例提供的显示面板的显示驱动方法的流程示意图;
26.图15示出本技术一种实施例提供的显示装置的结构示意图。
具体实施方式
27.下面将详细描述本技术的各个方面的特征和示例性实施例,为了使本技术的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本技术进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本技术,并不被配置为限定本技术。对于本领域技术人员来说,本技术可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本技术的示例来提供对本技术更好的理解。
28.需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括
……”
限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
29.应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
30.应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,a和/或b,可以表示:单独存在a,同时存在a和b,单独存在b这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
31.在本技术实施例中,术语“连接”可以是指两个组件直接连接,也可以是指两个组
件之间经由一个或多个其它组件连接。
32.在不脱离本技术的精神或范围的情况下,在本技术中能进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本技术意在覆盖落入所对应权利要求(要求保护的技术方案)及其等同物范围内的本技术的修改和变化。需要说明的是,本技术实施例所提供的实施方式,在不矛盾的情况下可以相互组合。
33.在阐述本技术实施例所提供的技术方案之前,为了便于对本技术实施例理解,本技术首先对相关技术中存在的问题进行具体说明:
34.发明人研究发现,相关技术中显示面板的栅极驱动电路的驱动方式是单一的。例如栅极驱动电路采用一驱二的设计,也就是说栅极驱动电路可同时向两行像素电路提供栅极信号;又例如栅极驱动电路采用一驱一的设计,也就是说栅极驱动电路可向一行像素电路提供栅极信号。对于栅极驱动电路采用一驱二的设计方式,存在显示画质无法满足要求,例如无法满足δl/l(亮度跳变,δl/l可等于亮度条的相邻挡位的亮度差与上一挡位的亮度的比值)的性能指标;对于栅极驱动电路采用一驱一的设计方式,存在功耗偏高的问题。并且设计方式一旦确定,对应的显示面板的版图则会定版,栅极驱动电路的设计无法再改变,因此只能选择则其一的栅极驱动电路设计方式,导致显示面板的兼容性差、适配性差、无法降低和分摊成本。
35.鉴于发明人的上述研究发现,本技术实施例提供一种显示面板及其显示驱动方法、显示装置,以下将结合附图对显示面板及其显示驱动方法、显示装置的各实施例进行说明。
36.下面首先对本技术实施例所提供的显示面板进行介绍。
37.如图1所示,本技术实施例提供的显示面板100可包括像素电路10及栅极驱动电路20。显示面板100可包括显示区aa和非显示区na。像素电路10可在显示区aa呈多行排布。每行可包括多个像素电路10。例如,多个像素电路10可在行方向x和列方向y上阵列分布。栅极驱动电路20可位于非显示区na。
38.示例性的,显示面板100的显示区aa内还可设置有与像素电路10连接的发光控制线30,栅极驱动电路20可通过发光控制线30与像素电路10连接。栅极驱动电路20产生的栅极信号可通过发光控制线30传输至像素电路10。栅极驱动电路20产生的栅极信号为导通电平时,像素电路10可进入发光阶段,发光元件可发光。
39.发光控制线30的至少一端可连接栅极驱动电路20。例如,发光控制线30的两端均可连接有栅极驱动电路20,从而实现双边驱动。
40.为了更好的理解本技术,下面举一个像素电路的具体示例。如图2所示,像素电路可包括晶体管t01至晶体管t07,以及存储电容cst、发光元件d。图2中,vdd表示第一电源线,vss表示第二电源线,vdata表示数据线,s1、s2、s3表示扫描线。发光控制线30传输的栅极信号可控制晶体管t05、t06的导通或关断,在发光控制线30传输的栅极信号为导通电平时,晶体管t05、t06导通,驱动晶体管t01产生驱动电流并传输至发光元件d,发光元件d发光。
41.需要说明的时,本技术对像素电路的具体结构不做限定,像素电路也可以为其它结构。
42.本技术实施例提供的显示面板中的栅极驱动电路20可支持多种驱动方式。例如可支持第一驱动方式和第二驱动方式,并可用于在第一驱动方式和第二驱动方式之间切换。
第一驱动方式可包括:栅极驱动电路20可同时向n行像素电路10提供栅极信号。第二驱动方式可包括:栅极驱动电路20可同时向m*n行像素电路10提供栅极信号。其中,n为正整数,m为大于等于2的整数。
43.根据本技术实施例提供的显示面板,由于显示面板中的栅极驱动电路可在第一驱动方式和第二驱动方式之间切换,这样针对不同的应用场景就可以选择不同的驱动方式。例如在对显示画质要求比较高的情况下,可将栅极驱动电路切换至第一驱动方式,来提升显示画质,满足δl/l的性能指标;在要求低功耗的情况下,可将栅极驱动电路切换至第二驱动方式,来降低功耗。可见,本技术实施例提供的显示面板,可提高兼容性、适配性,且降低和分摊成本,从而兼顾成本、性能、功耗等多方面、多样化的需求。
44.作为一个示例,如图3或图4所示,m可为2,栅极驱动电路20可包括多级第一移位寄存器单元21和多级第二移位寄存器单元22。
45.第一移位寄存器单元21可包括第一起始信号输入端in1和第一输出端out1,第二移位寄存器单元22可包括第二起始信号输入端in2和第二输出端out2。
46.第i级第一移位寄存器单元21的第一输出端out1通过第一开关t1与第i+1级第一移位寄存器单元21的第一起始信号输入端in1电连接,第i级第一移位寄存器单元的第一输出端out1通过连接走线直接与第2*i*n-2*n+1行至第2*i*n-n行像素电路10电连接,第i级第一移位寄存器单元21的第一输出端通过第二开关t2与第2*i*n-n+1行至第2*i*n行像素电路电连接。
47.第i级第一移位寄存器单元21的第一输出端out1通过第三开关t3与第i级第二移位寄存器单元22的第二起始信号输入端in2电连接。
48.第i级第二移位寄存器单元22的第二输出端out2通过第四开关t4与第i+1级第一移位寄存器单元21的第一起始信号输入端in1电连接。
49.第i级第二移位寄存器单元22的第二输出端out2通过第五开关t5与第2*i*n-n+1行至第2*i*n行像素电路10电连接。
50.其中,i为正整数。
51.图3中以n=1,m=2示意,图4中以n=2,m=2示意,这并不用于限定本技术。
52.例如,以图3为例,在n=1,m=2的情况下,第i级第一移位寄存器单元的第一输出端out1通过连接走线直接与第2*i-1行像素电路10电连接,第i级第一移位寄存器单元21的第一输出端通过第二开关t2与第2*i像素电路电连接,第i级第二移位寄存器单元22的第二输出端out2通过第五开关t5与第2*i行像素电路10电连接。
53.又例如,以图4为例,在n=2,m=2的情况下,第i级第一移位寄存器单元的第一输出端out1通过连接走线直接与第4*i-3行至第4*i-2行像素电路10电连接,第i级第一移位寄存器单元21的第一输出端通过第二开关t2与第4*i-1行至第4*i行像素电路电连接。第i级第二移位寄存器单元22的第二输出端out2通过第五开关t5与第4*i-1行至第4*i行像素电路10电连接。
54.另外,为了附图的清楚性,图3仅示意出四行像素电路,图4仅示意出八行像素电路。例如,像素电路可包括r子像素的像素电路、g子像素的像素电路和b子像素的像素电路。图3及图4中各颜子像素的排布方式仅是示例性的,并不用于限定本技术。另外,图3中em1至em4表示第一行至第四行像素电路接收的栅极信号,图4中em1至em8表示第一行至第八行
像素电路接收的栅极信号。
55.第一开关t1、第二开关t2、第三开关t3、第四开关t4和第五开关t5可包括晶体管。示例性的,第一开关t1、第二开关t2、第三开关t3、第四开关t4和第五开关t5可包括p型晶体管。对于p型晶体管,其导通电平为低电平,关断电平为高电平。
56.示例性的,如图3或图4所示,第一级第一移位寄存器单元21的第一起始信号输入端in1与第一起始信号端stv1电连接。第一移位寄存器单元21和第二移位寄存器单元22可连接相同的时钟信号端。例如,第一移位寄存器单元21和第二移位寄存器单元22可均连接时钟信号端ck、xck。通过将第一移位寄存器单元21和第二移位寄存器单元22设置为连接相同的时钟信号端,可减少时钟信号端的数量,降低成本。
57.图3和图4所示的时钟信号端仅仅是一些示例,并不用于限定本技术。
58.作为一个示例,以n=1,m=2为例,如图5所示,在第一驱动方式下,可以控制第一开关t1和第二开关t2关断,并控制第三开关t3、第四开关t4和第五开关t5导通。各第一移位寄存器单元21的第一输出端out1产生的栅极信号可传输至各奇数行的像素电路,各第二移位寄存器单元22的第一输出端out1产生的栅极信号可传输至各偶数行的像素电路。
59.如图6所示,在一帧内,第一行至第四行像素电路接收的栅极信号em1至em4可不同,例如第一行至第四行像素电路接收的栅极信号em1至em4可为逐级递传的信号,第一行至第四行像素电路则逐次进入发光阶段。
60.作为另一个示例,仍以n=1,m=2为例,如图7所示,在第二驱动方式下,可以控制第一开关t1和第二开关t2导通,并控制第三开关t3、第四开关t4和第五开关t5关断。各第一移位寄存器单元21的第一输出端out1产生的栅极信号可传输至两行像素电路。由于第三开关t3关断,各第二移位寄存器单元22的第二起始信号输入端in2无法接收到起始信号。由于第五开关t5关断,各第二移位寄存器单元22的第二输出端out2即使有信号输出,也不会传输至像素电路。
61.如图8所示,在一帧内,第一行和第二行像素电路接收的栅极信号em1、em2可相同,第三行和第四行像素电路接收的栅极信号em3、em4可相同,第五行和第六行像素电路接收的栅极信号em5、em6可相同,第七行和第八行像素电路接收的栅极信号em7、em8可相同。例如第一行、第三行、第五行、第七行像素电路接收的栅极信号em1、em3、em5、em7可为逐级递传的信号。
62.示例性的,在一帧时长内,栅极驱动电路在第一驱动方式下产生的栅极信号的有效电平的时长,可小于栅极驱动电路在第二驱动方式下产生的栅极信号的有效电平的时长。有效电平可理解为能够使像素电路进入发光阶段的电平。例如,图2所示的晶体管t05、t06的栅极接收的低电平则为栅极驱动电路产生的有效电平。
63.在一些可选的实施例中,如图9所示,第一开关t1的控制端和第二开关t2的控制端均通过第六开关t6与第一电平信号端vgl电连接,第一开关t1的控制端和第二开关t2的控制端均通过第七开关t7与第二电平信号端vgh电连接。第六开关t6和第七开关t7可为晶体管,例如第六开关t6和第七开关t7可为p型晶体管。
64.第三开关t3的控制端、第四开关t4的控制端和第五开关t5的控制端均通过第八开关t8与第一电平信号端vgl电连接,第三开关t3的控制端、第四开关t4的控制端和第五开关t5的控制端均通过第九开关t9与第二电平信号端vgh电连接。第八开关t8和第九开关t9可
为晶体管,例如第八开关t8和第九开关t9可为p型晶体管。
65.示例性的,第一开关t1至第九开关t9可均为p型晶体管。如此可利用相同的工艺制备第一开关t1至第九开关t9。
66.第一开关t1至第九开关t9为晶体管的情况下,第一开关t1至第九开关t9的栅极分别作为第一开关t1至第九开关t9的控制端。
67.下面以第一开关t1至第九开关t9为p型晶体管,第一电平信号端vgl可提供低电平,第二电平信号端vgh可提供高电平为例,介绍不同驱动方式下各开关的状态。
68.在第一驱动方式下,可控制第六开关t6关断,控制第七开关t7导通,第二电平信号端vgh的高电平传输至第一开关t1的栅极和第二开关t2的栅极,第一开关t1和第二开关t2关断。可控制第八开关t8导通,第九开关t9关断,第一电平信号端vgl的低电平传输至第三开关t3的栅极、第四开关t4的栅极和第五开关t5的栅极,第三开关t3、第四开关t4和第五开关t5导通。
69.在第二驱动方式下,可控制第六开关t6导通,控制第七开关t7关断,第一电平信号端vgl的低电平传输至第一开关t1的栅极和第二开关t2的栅极,第一开关t1和第二开关t2导通。可控制第八开关t8关断,第九开关t9导通,第二电平信号端vgh的高电平传输至第三开关t3的栅极、第四开关t4的栅极和第五开关t5的栅极,第三开关t3、第四开关t4和第五开关t5关断。
70.示例性的,第七开关t7的控制端和第八开关t8的控制端可连接控制信号端en1,第六开关t6的控制端和第九开关t9的控制端可连接控制信号端en2。
71.示例性的,显示面板还可以包括绑定区40,绑定区40可位于非显示区na。第一电平信号端vgl、第二电平信号端vgh、控制信号端en1、控制信号端en2可设置在绑定区40。驱动芯片可与绑定区40内的信号端绑定,例如,驱动芯片可通过柔性电路板与绑定区40内的信号端绑定。
72.在一些可选的实施例中,第一移位寄存器单元21和第二移位寄存器单元22的电路结构可以相同。如此,可简化设计,且在两者结构相同的情况下可采用相同的制备工艺。
73.示例性的,如图10所示,第一移位寄存器单元21和第二移位寄存器单元22可以包括晶体管m1~m11、电容c1~c4。晶体管m1~m11、电容c1~c4的连接方式参见图10,这里不再详细赘述。图10中n1~n5表示连接节点。在图10所示结构为第一移位寄存器单元21的电路结构的情况下,图10中in表示第一起始信号输入端in1,out表示第一输出端out1。在图10所示结构为第二移位寄存器单元22的电路结构的情况下,图10中in表示第二起始信号输入端in2,out表示第二输出端out2。
74.图10仅是一种示例,并不用于限定本技术。第一移位寄存器单元21和第二移位寄存器单元22也可以为其它形式的电路结构。
75.作为另一个示例,如图11所示,栅极驱动电路20可包括第一栅极驱动电路201和第二栅极驱动电路202,第一栅极驱动电路201可用于同时向n行像素电路10提供栅极信号,第二栅极驱动电路202用于同时向m*n行像素电路提供栅极信号。
76.示例性的,第一栅极驱动电路201和第二栅极驱动电路202可以为相互独立的栅极驱动电路。例如,在第一驱动方式下,可以控制第一栅极驱动电路201处于工作状态,并控制第二栅极驱动电路202停止工作。在第二驱动方式下,可以控制第一栅极驱动电路201停止
工作,并控制第二栅极驱动电路202处于工作状态。
77.示例性的,栅极电路处于工作状态时,栅极电路产生的栅极信号可以传输至像素电路。栅极电路停止工作时,栅极电路可停止产生信号,或者栅极电路即使能够产生信号,产生的信号也无法传输至像素电路。
78.根据本技术实施例,通过设置两个互相独立的第一栅极驱动电路201和第二栅极驱动电路202,可避免不同栅极电路相互干扰。
79.示例性的,第一栅极驱动电路201和第二栅极驱动电路202的数量可以均为一个或者均两个,本技术对此不作限定。
80.在一些可选的实施例中,如图12所示,第一栅极驱动电路201可包括多个级联的第三移位寄存器单元23,第二栅极驱动电路202可包括多个级联的第四移位寄存器单元24,第三移位寄存器单元23的第三输出端out3通过第十开关t10与n行像素电路电连接,第四移位寄存器单元24的第四输出端out4通过第十一开关t11与m*n行像素电路电连接。
81.在第一驱动方式下,可以控制第十开关t10导通,并控制第十一开关t11关断。在第二驱动方式下,可以控制第十开关t10关断,并控制第十一开关t11导通。
82.如上文介绍的,像素电路可包括r子像素的像素电路、g子像素的像素电路和b子像素的像素电路。
83.例如,n=1,m=2,第三移位寄存器单元23的数量可以和像素电路的行数相同,第四移位寄存器单元24数量可为像素电路行数的一半。例如,n=2,m=2,第三移位寄存器单元23的数量可为像素电路行数的一半,第四移位寄存器单元24数量可为像素电路行数的四分之一。像素电路行数的一半或四分之一不为整数的情况下,向上取整可为移位寄存器单元的数量。
84.示例性的,第三移位寄存器单元23和第四移位寄存器单元24的电路结构可以相同。例如,第三移位寄存器单元23和第四移位寄存器单元24的电路结构可以为如图10所示的结构。
85.在一些可选的实施例中,如图12所示,第一级第三移位寄存器单元23的第三起始信号输入端in3可通过第十二开关t12与第二起始信号端stv2电连接,第三移位寄存器单元23的时钟信号输入端ck1通过第十三开关t13与第一时钟信号端51电连接。
86.第一级第四移位寄存器单元24的第四起始信号输入端in4通过第十四开关t14与第三起始信号端stv3电连接,第四移位寄存器单元24的时钟信号输入端ck2通过第十五开关t15与第二时钟信号端52电连接。
87.在第一驱动方式下,可以控制第十开关t10、第十二开关t12、第十三开关t13导通,并控制第十一开关t11、第十四开关t14、第十五开关t15关断。这样各第三移位寄存器单元23处于工作状态,产生的栅极信号可传输至各行像素电路。各第四移位寄存器单元24停止工作,且其输出端即使有信号,由于第十一开关t11是关断的,第四移位寄存器单元24输出端的信号也不会传输至各行像素电路。
88.在第二驱动方式下,可以控制第十开关t10、第十二开关t12、第十三开关t13关断,并控制第十一开关t11、第十四开关t14、第十五开关t15导通。这样各第四移位寄存器单元24处于工作状态,产生的栅极信号可传输至各行像素电路。各第三移位寄存器单元23停止工作,且其输出端即使有信号,由于第十开关t10是关断的,第三移位寄存器单元23输出端
的信号也不会传输至各行像素电路。
89.示例性的,第十开关t10、第十一开关t11、第十二开关t12、第十三开关t13、第十四开关t14、第十五开关t15可以均为晶体管,例如均为p型晶体管。
90.示例性的,如图13所示,第十开关t10的控制端、第十二开关t12的控制端、第十三开关t13的控制端可以通过第十六开关t16与第一电平信号端vgl电连接,第十开关t10的控制端、第十二开关t12的控制端、第十三开关t13的控制端可以通过第十七开关t17与第二电平信号端vgh电连接。第十一开关t11的控制端、第十四开关t14的控制端、第十五开关t15的控制端可以通过第十八开关t18与第一电平信号端vgl电连接,第十一开关t11的控制端、第十四开关t14的控制端、第十五开关t15的控制端可以通过第十九开关t19与第二电平信号端vgh电连接。
91.第十六开关t16、第十七开关t17、第十八开关t18和第十九开关t19可以均为晶体管,例如均为p型晶体管。
92.在各开关均为晶体管的情况下,晶体管的栅极作为各开关的控制端。
93.下面仍以第一开关t1至第九开关t9为p型晶体管,第一电平信号端vgl可提供低电平,第二电平信号端vgh可提供高电平为例,介绍不同驱动方式下各开关的状态。
94.在第一驱动方式下,可以控制第十六开关t16、第十九开关t19导通,并控制第十七开关t17、第十八开关t18关断。第一电平信号端vgl的低电平传输至第十开关t10的控制端、第十二开关t12的控制端、第十三开关t13的控制端,第十开关t10、第十二开关t12、第十三开关t13导通。第二电平信号端vgh的高电平传输至第十一开关t11的控制端、第十四开关t14的控制端、第十五开关t15的控制端,第十一开关t11、第十四开关t14、第十五开关t15关断。
95.在第二驱动方式下,可以控制第十六开关t16、第十九开关t19关断,并控制第十七开关t17、第十八开关t18导通。第二电平信号端vgh的高电平传输至第十开关t10的控制端、第十二开关t12的控制端、第十三开关t13的控制端,第十开关t10、第十二开关t12、第十三开关t13关断。第一电平信号端vgl的低电平传输至第十一开关t11的控制端、第十四开关t14的控制端、第十五开关t15的控制端,第十一开关t11、第十四开关t14、第十五开关t15导通。
96.示例性的,第十六开关t16和第十九开关t19的控制端可以连接控制信号端en3,第十七开关t18和第十八开关t18的控制端可以连接控制信号端en4。
97.在一些可选的实施例中,第二起始信号端stv2可复用为第三起始信号端stv3,和/或,第一时钟信号端51可复用为第二时钟信号端52。通过信号端复用,可减少信号端的数量,降低成本。
98.需要说明的是,图12仅示出第三移位寄存器单元23的一个时钟信号输入端ck1,并不代表第三移位寄存器单元23仅包括一个时钟信号输入端。第三移位寄存器单元23可包括多个时钟信号输入端,第一时钟信号端51的数量也可以为多个,多个第一时钟信号端51的时钟信号可以不同。同理,第四移位寄存器单元24可包括多个时钟信号输入端,第二时钟信号端52的数量也可以为多个,多个第二时钟信号端52的时钟信号也可以不同。例如,第三移位寄存器单元23和第四移位寄存器单元24的电路结构为如图10所示结构的情况下,第三移位寄存器单元23和第四移位寄存器单元24可以均包括两个时钟信号输入端。
99.基于相同的发明构思,本技术实施例还提供一种显示面板的显示驱动方法,可以驱动上述任意一项实施例的显示面板。如图14所示,本技术实施例提供的显示面板的显示驱动方法可以包括步骤s110~s130。
100.s110,获取当前使用场景;
101.s120,在第一驱动方式和第二驱动方式中选取与当前使用场景对应的驱动方式;
102.s130,控制栅极驱动电路以选取的驱动方式工作。
103.根据本技术实施例提供的显示面板的显示驱动方法,由于显示面板中的栅极驱动电路可在第一驱动方式和第二驱动方式之间切换,这样针对不同的应用场景就可以选择不同的驱动方式。例如在对显示画质要求比较高的情况下,可将栅极驱动电路切换至第一驱动方式,来提升显示画质,满足δl/l的性能指标;在要求低功耗的情况下,可将栅极驱动电路切换至第二驱动方式,来降低功耗。可见,本技术实施例提供的显示面板,可提高兼容性、适配性,且降低和分摊成本,从而兼顾成本、性能、功耗等多方面、多样化的需求。
104.示例性的,可以预先将第一驱动方式和第二驱动方式与各场景的对应关系存储至显示面板对应的存储器中。
105.发明人研究发现,调整显示面板的亮度条时,眼睛敏感的使用者可以觉察出来画面闪烁的差异;而对于显示静态画面,人眼不容易发现明显的差异,但可能会有直觉上的画质是否完美舒适的感觉。另外,如果借助专业光学测量仪器设备,可以很容易测量出来性能参数的差异,即测试出来当亮度控制值单步变化时,在第一驱动方式下,亮度变化曲线跳变量更小,也就是画面亮度平滑过渡几乎不会闪烁。而在第二驱动方式下,同样步进变化时的亮度变异性更大(亮度跳变δl/l),甚至会出现人眼可以觉察的亮度跳变。因此,第一驱动方式可以提升显示画质,第二驱动方式可以降低功耗。
106.在一些可选的实施例中,第一驱动方式对应的使用场景包括下列中的至少一种:调节亮度条的场景、最佳画质的场景、电池电量高于预设阈值的场景、显示视频的场景。第二驱动方式对应的使用场景包括下列中的至少一种:省电模式的场景、电池电量低于预设阈值的场景、显示静态画面的场景、aod熄屏显示模式的场景。
107.在显示过程中,显示面板的亮度条可以被调整。例如可以是用户手动调整亮度条,或者是显示面板的驱动系统根据外界环境光强度自动调整亮度条。可以在调整亮度条的下一帧开始切换成对应的驱动方式。
108.电池电量高于预设阈值的场景可以包括电池电量高于30%设置更高的场景。
109.第一驱动方式对应的使用场景还可以包括退出aod熄屏显示模式的场景。
110.显示静态画面的场景可以包括显示静态图片或网页的场景。
111.在一些可选的实施例中,显示面板可包括如上述实施例的多级第一移位寄存器单元和多级第二移位寄存器单元。若与当前使用场景对应的驱动方式为第一驱动方式,s130具体可以包括:控制第一开关、第二开关关断,控制第三开关、第四开关、第五开关导通。若与当前使用场景对应的驱动方式为第二驱动方式,s130具体可以包括:控制第一开关、第二开关导通,控制第三开关、第四开关、第五开关关断。
112.在一些可选的实施例中,显示面板可包括如上述实施例的第一栅极驱动电路和第二栅极驱动电路。若与当前使用场景对应的驱动方式为第一驱动方式,s130具体可以包括:控制第一栅极驱动电路向像素电路提供栅极信号,控制第二栅极驱动电路停止工作或控制
第二栅极驱动电路停止向像素电路提供栅极信号。若与当前使用场景对应的驱动方式为第二驱动方式,s130具体可以包括:控制第一栅极驱动电路停止工作或控制第一栅极驱动电路停止向像素电路提供栅极信号,控制第二栅极驱动电路向像素电路提供栅极信号。
113.基于相同的发明构思,本技术还提供了一种显示装置,包括本技术提供的显示面板。请参考图15,图15是本技术实施例提供的一种显示装置的结构示意图。图15提供的显示装置1000包括本技术上述任一实施例提供的显示面板100。图15实施例仅以手机为例,对显示装置1000进行说明,可以理解的是,本技术实施例提供的显示装置,可以是可穿戴产品、电脑、电视、车载显示装置等其他具有显示功能的显示装置,本技术对此不作具体限制。本技术实施例提供的显示装置,具有本技术实施例提供的显示面板的有益效果,具体可以参考上述各实施例对于显示面板的具体说明,本实施例在此不再赘述。
114.依照本技术如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该申请仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本技术的原理和实际应用,从而使所属技术领域技术人员能很好地利用本技术以及在本技术基础上的修改使用。本技术仅受权利要求书及其全部范围和等效物的限制。

技术特征:


1.一种显示面板,其特征在于,包括:多行像素电路;栅极驱动电路,用于在第一驱动方式和第二驱动方式之间切换,所述第一驱动方式包括所述栅极驱动电路同时向n行所述像素电路提供栅极信号,所述第二驱动方式包括所述栅极驱动电路同时向m*n行所述像素电路提供栅极信号,其中,n为正整数,m为大于等于2的整数。2.根据权利要求1所述的显示面板,其特征在于,m=2,所述栅极驱动电路包括多级第一移位寄存器单元和多级第二移位寄存器单元;所述第一移位寄存器单元包括第一起始信号输入端和第一输出端,所述第二移位寄存器单元包括第二起始信号输入端和第二输出端;第i级所述第一移位寄存器单元的第一输出端通过第一开关与第i+1级所述第一移位寄存器单元的第一起始信号输入端电连接,第i级所述第一移位寄存器单元的第一输出端通过连接走线直接与第2*i*n-2*n+1行至第2*i*n-n行所述像素电路电连接,第i级所述第一移位寄存器单元的第一输出端通过第二开关与第2*i*n-n+1行至第2*i*n行所述像素电路电连接;第i级所述第一移位寄存器单元的第一输出端通过第三开关与第i级所述第二移位寄存器单元的第二起始信号输入端电连接;第i级所述第二移位寄存器单元的第二输出端通过第四开关与第i+1级所述第一移位寄存器单元的第一起始信号输入端电连接;第i级所述第二移位寄存器单元的第二输出端通过第五开关与第2*i*n-n+1行至第2*i*n行所述像素电路电连接;其中,i为正整数。3.根据权利要求2所述的显示面板,其特征在于,所述第一开关的控制端和所述第二开关的控制端均通过第六开关与第一电平信号端电连接,所述第一开关的控制端和所述第二开关的控制端均通过第七开关与第二电平信号端电连接;所述第三开关的控制端、所述第四开关的控制端和所述第五开关的控制端均通过第八开关与所述第一电平信号端电连接,所述第三开关的控制端、所述第四开关的控制端和所述第五开关的控制端均通过第九开关与所述第二电平信号端电连接。4.根据权利要求3所述的显示面板,其特征在于,所述第一开关至所述第九开关包括p型晶体管。5.根据权利要求1所述的显示面板,其特征在于,第一级所述第一移位寄存器单元的第一起始信号输入端与第一起始信号端电连接;所述第一移位寄存器单元和所述第二移位寄存器单元连接相同的时钟信号端。6.根据权利要求2至5任一项所述的显示面板,其特征在于,n=1。7.根据权利要求2至5任一项所述的显示面板,其特征在于,所述第一移位寄存器单元和所述第二移位寄存器单元的电路结构相同。8.根据权利要求1所述的显示面板,其特征在于,所述栅极驱动电路包括第一栅极驱动电路和第二栅极驱动电路,所述第一栅极驱动电路用于同时向n行所述像素电路提供栅极信号,所述第二栅极驱动电路用于同时向m*n行所述像素电路提供栅极信号。
9.根据权利要求8所述的显示面板,其特征在于,所述第一栅极驱动电路包括多个级联的第三移位寄存器单元,所述第二栅极驱动电路包括多个级联的第四移位寄存器单元,所述第三移位寄存器单元的第三输出端通过第十开关与n行所述像素电路电连接,所述第四移位寄存器单元的第四输出端通过第十一开关与m*n行所述像素电路电连接。10.根据权利要求8或9所述的显示面板,其特征在于,所述第一栅极驱动电路包括多个级联的第三移位寄存器单元,所述第二栅极驱动电路包括多个级联的第四移位寄存器单元;第一级所述第三移位寄存器单元的第三起始信号输入端通过第十二开关与第二起始信号端电连接,所述第三移位寄存器单元的时钟信号输入端通过第十三开关与第一时钟信号端电连接;第一级所述第四移位寄存器单元的第四起始信号输入端通过第十四开关与第三起始信号端电连接,所述第三移位寄存器单元的时钟信号输入端通过第十五开关与第二时钟信号端电连接。11.根据权利要求10所述的显示面板,其特征在于,所述第二起始信号端复用为所述第三起始信号端,和/或,所述第一时钟信号端复用为所述第二时钟信号端。12.一种显示面板的显示驱动方法,其特征在于,所述显示面板包括如权利要求1所述的显示面板,所述方法包括:获取当前使用场景;在所述第一驱动方式和所述第二驱动方式中选取与所述当前使用场景对应的驱动方式;控制所述栅极驱动电路以选取的驱动方式工作。13.根据权利要求12所述的方法,其特征在于,所述第一驱动方式对应的使用场景包括下列中的至少一种:调节亮度条的场景、最佳画质的场景、电池电量高于预设阈值的场景、显示视频的场景;所述第二驱动方式对应的使用场景包括下列中的至少一种:省电模式的场景、电池电量低于所述预设阈值的场景、显示静态画面的场景、aod熄屏显示模式的场景。14.根据权利要求11所述的方法,其特征在于,所述显示面板包括如权利要求2所述的显示面板,若与所述当前使用场景对应的驱动方式为所述第一驱动方式,所述控制所述栅极驱动电路以选取的驱动方式工作,包括:控制所述第一开关、所述第二开关关断,控制所述第三开关、所述第四开关、所述第五开关导通;若与所述当前使用场景对应的驱动方式为所述第二驱动方式,所述控制所述栅极驱动电路以选取的驱动方式工作,包括:控制所述第一开关、所述第二开关导通,控制所述第三开关、所述第四开关、所述第五开关关断。15.根据权利要求11所述的方法,其特征在于,所述显示面板包括如权利要求8所述的显示面板,若与所述当前使用场景对应的驱动方式为所述第一驱动方式,所述控制所述栅极驱动
电路以选取的驱动方式工作,包括:控制所述第一栅极驱动电路向所述像素电路提供栅极信号,控制所述第二栅极驱动电路停止工作或控制所述第二栅极驱动电路停止向所述像素电路提供栅极信号;若与所述当前使用场景对应的驱动方式为所述第二驱动方式,所述控制所述栅极驱动电路以选取的驱动方式工作,包括:控制所述第一栅极驱动电路停止工作或控制所述第一栅极驱动电路停止向所述像素电路提供栅极信号,控制所述第二栅极驱动电路向所述像素电路提供栅极信号。16.一种显示装置,其特征在于,包括权利要求1至11任一项所述的显示面板。

技术总结


本申请公开了一种显示面板及其显示驱动方法、显示装置。显示面板包括多行像素电路;栅极驱动电路,用于在第一驱动方式和第二驱动方式之间切换,第一驱动方式包括栅极驱动电路同时向n行像素电路提供栅极信号,第二驱动方式包括栅极驱动电路同时向m*n行像素电路提供栅极信号,其中,n为正整数,m为大于等于2的整数。根据本申请实施例,能够满足多样化需求。能够满足多样化需求。能够满足多样化需求。


技术研发人员:

吕诗朦 周井雄 禹旺 吴佐阳

受保护的技术使用者:

厦门天马显示科技有限公司

技术研发日:

2022.06.30

技术公布日:

2022/10/17

本文发布于:2024-09-21 16:23:18,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/3/7729.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:栅极   电路   所述   信号
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议