一种像素电路以及显示面板的制作方法



1.本技术涉及显示面板技术领域,特别是涉及一种像素电路以及显示面板。


背景技术:



2.oled(organic light emitting diode,有机发光二极管)作为电流驱动型器件,由于不同的rgb(红绿蓝),其oled发光材料不同,导致rgb的发光效率也不同,所以在显示过程中,rgb像素之间所需的驱动电流范围也有很大的差异。
3.在现有的像素电路中,电源线(vdd)作为oled器件提供驱动电流,通常电源线设计不会考虑rgb器件之间的差异。为了降低电源线占据的版图空间,通常会采用n个像素共用一根电源线的方案。在n个像素共用一根电源线的方案中,rgb之间电流均匀分配,导致需要电流较高的像素不能分配到更多的电流;而在同样的电流下,红子像素和绿子像素的发光亮度较高,而蓝光子像素的发光亮度较低。这样通常会导致画面显示不均。


技术实现要素:



4.本技术主要解决的技术问题是提供一种像素电路及显示面板,解决画面显示不均的问题,并合理分配流经各子像素的电流。
5.为解决上述技术问题,本技术采用的一个技术方案是:提供一种像素电路,至少包括第一子像素、第二子像素、第三子像素,其中,所述第一子像素的发光效率低于所述第二子像素以及所述第三子像素的发光效率,所述第一子像素和所述第二子像素以及所述第三子像素与同一电源线连接,其中,所述第一子像素与电源线通过第一走线连接,所述第二子像素与所述电源线通过第二走线连接,所述第三子像素与所述电源线通过第三走线连接,所述第一走线的长度小于所述第二走线的长度,且小于所述第三走线的长度。
6.其中,所述第二子像素的发光效率小于所述第三子像素的发光效率,所述第二走线的长度小于所述第三走线的长度。
7.其中,所述第一子像素的阳极与所述电源线的距离小于所述第二子像素的阳极与所述电源线的距离以及小于所述第三子像素的阳极与所述电源线的距离。
8.其中,流经所述第一子像素的驱动电流大于流经所述第二子像素的驱动电流,流经所述第二子像素的驱动电流大于流经第三子像素的驱动电流。
9.其中,所述第一走线长度与所述第一子像素的发光效率呈正线性相关。
10.其中,所述第一子像素为蓝子像素,第二子像素为红子像素和绿子像素中的一种,第三子像素为红子像素和绿子像素中的另一种。
11.其中,所述像素电路还包括第四子像素,所述第四子像素为白子像素,所述第四子像素的透光率大于所述第一子像素、第二子像素以及第三子像素的透光率,所述第四子像素与所述电源线通过第四走线连接,第四走线的长度大于所述第三走线的长度。
12.为解决上述技术问题,本技术采用的又一个技术方案是:提供一种显示面板,包括多个呈阵列排布的像素电路以及用于向所述像素电路提供驱动电流的电源线,其中,所述
像素电路为上述任意实施例所述的像素电路。
13.其中,相邻两行或相邻两列的所述像素电路共用一条所述电源线;相邻两行或相邻两列的所述像素电路中各子像素的排布相同。
14.本技术的有益效果是:第一子像素与电源线通过第一走线连接,第二子像素与电源线通过第二走线连接,第三子像素与电源线通过第三走线连接,通过使第一走线的长度小于第二走线的长度小于第三走线的长度,使流经第一子像素的电流大于流经第二子像素的电流以及第三子像素的电流,从而依次提高第一子像素的发光效率,实现对第一子像素(蓝子像素)进行亮度补偿。进一步地,根据第一子像素、第二子像素以及第三子像素的发光效率分配不同长度的走线,从而使不同颜子像素之间电流分配比例符合各子像素本身的需求,从而提升画面显示的均一性。
附图说明
15.为了更清楚地说明本技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图,其中:
16.图1为本技术像素电路第一实施例的结构示意图;
17.图2为本技术像素电路第二实施例的结构示意图;
18.图3为本技术像素电路一实施例的具体结构示意图;
19.图4为本技术像素电路第三实施例的结构示意图;
20.图5为本技术显示面板第四实施例的结构示意图;
21.图6为本技术显示面板第一实施例的结构示意图;
22.图7为本技术显示面板第一具体实施例的结构示意图。
23.11第一子像素;12第二子像素;13第三子像素;14第四子像素;101第一走线;102第二走线;103第三走线;104第四走线;vdd电源线;40像素电路。
具体实施方式
24.为使本技术解决的技术问题、采用的技术方案和达到的技术效果更加清楚,下面将结合附图对本技术实施例的技术方案作进一步的详细描述。
25.在本技术实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本技术。在本技术实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上文清楚地表示其他含义,“多种”一般包含至少两种,但是不排除包含至少一种的情况。
26.应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示可以存在三种关系,例如,a和/或b,可以表示:单独存在a,同时存在a和b,单独存在b这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
27.应当理解,本文中使用的术语“包括”、“包含”或者其他任何变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的
要素。在没有更多限制的情况下,由语句“包括
……”
限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
28.在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本技术的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,均属于本技术保护的范围。
29.本技术提供第一种像素电路,具体请参阅图1,图1为本技术像素电路第一实施例的结构示意图。如图1所示,像素电路至少包括第一子像素11,第二子像素12、第三子像素13。
30.在本实施例中,第一子像素11的发光效率低于第二子像素12的发光效率,且小于第三子像素13的发光效率。
31.其中,像素电路由高电位的电源线vdd提供电源电压及电流,以驱动oled发光。在本实施例中,第一子像素11、第二子像素12以及第三子像素13与同一电源线vdd连接。
32.其中,第一子像素11与电源线vdd通过第一走线101连接,第二子像素12与电源线vdd通过第二走线102连接,第三子像素13与电源线vdd通过第三走线103连接。具体地,第一子像素11、第二子像素12以及第三子像素13的阳极分别通过第一走线101、第二走线102以及第三走线103与电源线vdd连接,以提供驱动电流驱动第一子像素11、第二子像素12以及第三子像素13发光。第一子像素11、第二子像素12以及第三子像素13的阴极分别与低电位电源线vss连接,以使各子像素形成电源通路。
33.在本实施例中,第一走线101的长度小于第二走线102以及第三走线103的长度。其中,第一走线101、第二走线102以及第三走线103具有一定的电阻值,走线越长,电阻越大。在本实施例中,通过降低第一走线101的长度,从而减小第一子像素11与电源线vdd之间的电阻值,使流经第一子像素11的驱动电流大于流经第二子像素12以及第三子像素13的驱动电流,从而提高第一子像素11的发光亮度。
34.在一具体实施例中,第二子像素12的发光效率小于第三子像素13的发光效率。通过使第二走线102的长度小于第三走线103的长度,使流经第二子像素12的驱动电路大于流经第三子像素13的驱动电流,从而提高第二子像素12的发光亮度,使第一子像素11、第二子像素12以及第三子像素13的发光亮度均衡。
35.在本具体实施例中,流经第一子像素11的驱动电流大于流经第二子像素12的驱动电流,流经第二子像素12的驱动电路大于流经第三子像素13的驱动电流。相较于第二子像素12来说,通过提高第一子像素11的驱动电流来提高第一子像素11的发光亮度。相较于第三子像素13来说,通过提高第二子像素12的驱动电流来提高第二子像素12的发光亮度。
36.在本实施例中,第一子像素11为蓝子像素,第二子像素12为红子像素和绿子像素中的一个,第三子像素13为红子像素和绿子像素中的另一个。由于oled材料效率、人眼敏感度、开口大小等因素的影响,通常来说,蓝子像素的发光效率低于红子像素和绿子像素,而人眼对绿更为敏感的缘故,因此,第二子像素12通常为红子像素,第三子像素13为绿子像素,在其它实施例中,第二子像素12也可以为绿子像素,第三子
像素13也可以为红子像素。
37.在本实施例中,通过上述调整不同颜子像素与电源线的走线长度,减小蓝子像素与电源线之间的走线长度,对蓝子像素进行rc补偿,提高蓝子像素的发光亮度,并使不同颜子像素之间电流分配比例符合各子像素本身的需求,从而通过调整走线长度来合理分配各子像素的驱动电流。
38.在第一实施例中,第一走线101,第二走线102以及第三走线103为三条不重合的走线。
39.在第二实施例中,第一走线101,第二走线102以及第三走线103部分重合,具体请参阅图2,图2为本技术像素电路第二实施例的结构示意图。如图2所示,第一走线101的部分走线与第二走线102和第三走线103的部分走线重合,第二走线102的部分走线与第三走线103的部分走线重合。具体地,第二走线102是第一走线101的延长走线,第三走线103是第二走线102的延长走线,也就是说,第二走线102是从第一走线101中延伸出来的走线,第三走线103是从第二走线102中延伸出来的走线。通过这种将第一走线101、第二走线102以及第三走线103部分重合的方式,来减小走线的布局空间。
40.在第二实施例中,各走线长度以及各子像素的布局请参阅第一实施例所述,在此一一赘述。
41.在一具体实施例中,第一子像素11,第二子像素12以及第三子像素13的排布位置不变,第一子像素11的阳极与电源线vdd的距离小于第二子像素12以及第三子像素13的阳极与电源线vdd的距离。进一步地,第二子像素12的阳极与电源线vdd的距离小于第三子像素13的阳极与电源线vdd的距离。具体请参阅图3,图3为本技术像素电路一实施例的具体结构示意图。其中,白区域表示各子像素的阳极。如图3所示,第一子像素11的阳极与电源线vdd的距离小于第二子像素12的阳极与电源线vdd的距离,第二子像素12的阳极与电源线vdd的距离小于第三子像素13的阳极与电源线vdd的距离。在其它实施例中,也可调整第一子像素11,第二子像素12以及第三子像素13的排布位置。
42.本技术还提供第三种像素电路,具体请参阅图4,图4为本技术像素电路第三实施例的结构示意图。如图4所示,第二走线102与第三走线103在不与第一走线101重合的位置弯折设置,以增加第二走线102和第三走线103的长度,减小第二子像素12和第三子像素13的驱动电流,从而均衡第一子像素11、第二子像素12以及第三子像素13之间的驱动电流。其中,第一走线101、第二走线102以及第三走线103的长度可根据各子像素的发光效率进行设计。具体地,第二走线102在第一子像素11对应位置弯折进入第二子像素12。第三走线103在第一子像素11或第二子像素12对应位置弯折进入第三子像素13。其中,第一走线101、第二走线102以及第三走线103的长度与其对应的子像素的发光效率呈正相关。也就是说发光效率越小,走线长度越短。
43.在上述实施例中,第一走线101的长度与第一子像素11的发光效率呈正线性相关。同理,第二走线102的长度与第二子像素12的发光效率也呈正线性相关,第三走线103的长度与第三子像素13的发光效率呈正线性相关。
44.具体地,当第一子像素11:第二子像素12:第三子像素13的发光效率=1:x:y时,各子像素达到最大亮度需要的电流:i1:i2:i3=xy/y/x。根据公式i=u/r=u/(ρl/s),可以推算出各走线长度的关系:l1/l2/l3=1/x/y。由此可知,第一走线101、第二走线102以及第三
走线103的长度l与第一子像素11、第二子像素12以及第三子像素13的发光效率呈正线性相关,与驱动电流i呈反相关。因此,可根据发光效率或驱动电流设计走线长度。
45.本技术还提供第四种像素电路,具体请参阅图5,图5为本技术像素电路第四实施例的结构示意图。如图5所示,像素电路还包括第四子像素14。
46.其中,第四子像素14通过第四走线104与电源线vdd连接。
47.其中,第一子像素、第二子像素、第三子像素以及第一走线、第二走线、第三走线如第一实施例或第二实施例或第三实施例中的第一子像素11、第二子像素12、第三子像素13以及第一走线101、第二走线102、第三走线103所述,在此不作赘述。
48.在第四实施例中,第四子像素14为白子像素,第一子像素11、第二子像素12以及第三子像素13分别为rgb中的任意一种。白子像素的透光率大于rgb子像素的透光率。第四子像素14的透光率大于第一子像素11、第二子像素12以及第三子像素13的透光率,且,第四子像素14与电源线vdd通过第四走线104连接。在本实施例中,第四走线104的长度大于第三走线103的长度,也就是说,第四走线104的长度还大于第二走线102以及第一走线101的长度。
49.在第四实施例中,第四走线104的部分走线还可与第三走线103的部分走线重合设置。具体地,第四走线104为第三走线103的延长线。
50.其中,第四子像素14的阳极与电源线vdd的距离大于第一子像素11、第二子像素12以及第三子像素13的阳极与电源线vdd的距离。
51.本技术还提供一种显示面板,具体请参阅图6,图6为本技术显示面板第一实施例的结构示意图。如图6所示,显示面板包括多个呈阵列排布的像素电路60以及用于向像素电路60提供驱动电流的电源线vdd。
52.具体地,像素电路60为上述任一实施例中所述的像素电路,如图中虚线所示,在此不作赘述。
53.在本实施例中,相邻两行或相邻两列的像素电路60共用一条电源线vdd。具体地,当像素电路60的各子像素按列排布时,则相邻两列的像素电路60共用一条电源线vdd,当像素电路60的各子像素按照行排布时,则相邻两行的像素电路60共用一条电源线vdd。在本实施例中,通过将相邻两行或相邻两列的像素电路60共用一条电源线vdd,能降低电源线vdd占据的版图空间。在其它实施例中,也可以每个像素电路60连接一条电源线vdd,在此不作限定。
54.在本实施例中,相邻两列的像素电路60共用一条电源线vdd。如图6所示,以像素电路60包括第一子像素11、第二子像素12、第三子像素13以及第四子像素14为例进行说明。其中,第一子像素11、第二子像素12以及第三子像素13为rgb三种子像素,在其它实施例中,也可以不包括第四子像素14,在此不作限定。
55.在一具体实施例中,相邻两列的像素电路60中的子像素排布方式相同。具体地,显示面板中每个像素电路60中的各子像素的排布均相同。区别仅在于,各子像素的阳极与电源线vdd的位置不同。具体请进一步参阅图7,图7为本技术显示面板第一具体实施例的结构示意图。如图7所示,相邻两列的像素电路60中,第一子像素11、第二子像素12以及第三子像素13的相对位置相同。其中,第一子像素11的阳极与电源线vdd的距离小于第二子像素12的阳极与电源线vdd的距离,且小于第三子像素13的阳极与电源线vdd的距离。
56.在本具体实施例中,不改变第一子像素、第二子像素以及第三子像素的排布位置,只更改第一子像素、第二子像素以及第三子像素的阳极与电源线vdd的连接距离,从而改变连接走线的长度,以实现同一像素中的子像素的显示亮度均衡。
57.本技术的有益效果是:第一子像素与电源线通过第一走线连接,第二子像素与电源线通过第二走线连接,第三子像素与电源线通过第三走线连接,通过使第一走线的长度小于第二走线的长度小于第三走线的长度,使流经第一子像素的电流大于流经第二子像素的电流以及第三子像素的电流,从而依次提高第一子像素以及第二子像素的发光效率,主要是对第一子像素进行亮度补偿,从而提升画面显示的均一性。具体对蓝子像素进行rc补偿,从而使不同颜子像素之间电流分配比例符合各子像素本身的需求。另外,在显示面板中,通过使同子像素的阳极相对电源线vdd主线对称分布,使同子像素间的电流分配更加均一。
58.以上所述仅为本技术的实施方式,并非因此限制本技术的专利范围,凡是利用本技术说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本技术的专利保护范围内。

技术特征:


1.一种像素电路,至少包括第一子像素、第二子像素、第三子像素,其特征在于,所述第一子像素的发光效率低于所述第二子像素以及所述第三子像素的发光效率,所述第一子像素和所述第二子像素以及所述第三子像素与同一电源线连接,其中,所述第一子像素与电源线通过第一走线连接,所述第二子像素与所述电源线通过第二走线连接,所述第三子像素与所述电源线通过第三走线连接,所述第一走线的长度小于所述第二走线以及所述第三走线的长度。2.根据权利要求1所述的像素电路,其特征在于,所述第二子像素的发光效率小于所述第三子像素的发光效率,所述第二走线的长度小于所述第三走线的长度。3.根据权利要求1所述的像素电路,其特征在于,所述第一子像素的阳极与所述电源线的距离小于所述第二子像素以及所述第三子像素的阳极与所述电源线的距离。4.根据权利要求1所述的像素电路,其特征在于,所述第一走线、所述第二走线以及所述第三走线部分重合设置。5.根据权利要求1所述的像素电路,其特征在于,流经所述第一子像素的驱动电流大于流经所述第二子像素的驱动电流,流经所述第二子像素的驱动电流大于流经第三子像素的驱动电流。6.根据权利要求1所述的像素电路,其特征在于,所述第一走线长度与所述第一子像素的发光效率呈正线性相关。7.根据权利要求1所述的像素电路,其特征在于,所述第一子像素为蓝子像素,第二子像素为红子像素和绿子像素中的一种,第三子像素为红子像素和绿子像素中的另一种。8.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括第四子像素,所述第四子像素为白子像素,所述第四子像素的透光率大于所述第一子像素、第二子像素以及第三子像素的透光率,所述第四子像素与所述电源线通过第四走线连接,第四走线的长度大于所述第三走线的长度。9.一种显示面板,包括多个呈阵列排布的像素电路以及用于向所述像素电路提供驱动电流的电源线,其特征在于,所述像素电路为权利要求1~8任一项所述的像素电路。10.根据权利要求9所述的显示面板,其特征在于,相邻两行或相邻两列的所述像素电路共用一条所述电源线;相邻两行或相邻两列的所述像素电路中各子像素的排布相同。

技术总结


本申请公开了一种像素电路以及显示面板,该像素电路,至少包括第一子像素、第二子像素、第三子像素,其中,所述第一子像素的发光效率低于所述第二子像素以及所述第三子像素的发光效率,所述第一子像素和所述第二子像素以及所述第三子像素与同一电源线连接,其中,所述第一子像素与电源线通过第一走线连接,所述第二子像素与所述电源线通过第二走线连接,所述第三子像素与所述电源线通过第三走线连接,所述第一走线的长度小于所述第二走线以及所述第三走线的长度。通过上述结构,解决画面显示不均的问题,并合理分配流经各子像素的电流。并合理分配流经各子像素的电流。并合理分配流经各子像素的电流。


技术研发人员:

周秀峰 袁鑫 袁海江

受保护的技术使用者:

惠科股份有限公司

技术研发日:

2022.10.28

技术公布日:

2023/3/9

本文发布于:2024-09-25 17:16:36,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/3/68338.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:像素   所述   电源线   二子
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议