Actel FPGA设计应用

目录
第1章简介 (5)
1.1 概述 (5)
FPGA的优势 (5)
1.2 Flash
1.3 Fusion结构特点 (7)
1.3.1 先进的Flash开关技术 (8)
1.3.2 精细颗粒的VersaTile (8)
1.3.3 集成了模拟部分 (8)
1.3.4 多种存储器 (10)
1.3.5 先进的数字I/O (11)
1.4 小结 (12)
第2章 Fusion的内部结构 (13)
2.1 Fusion堆栈式结构 (13)
2.2 逻辑单元VersaTile (14)
2.2.1 VersaTile的结构 (14)
2.2.2 VersaTile的特性 (15)
2.2.3 VersaTile坐标 (18)
2.3 布线结构 (19)
信号采集系统
2.3.1 四种布线资源 (19)
2.3.2 全局网络资源(VersaNet) (22)
2.4 时钟调整电路CCC(Clock Conditioning Circuits) (25)
2.4.1 CCC的结构特点 (26)
2.4.2 带PLL的CCC (30)
2.4.3 CCC/PLL的参数特性 (35)
2.4.4 无竞争冒险的NGMUX(No-Glitch MUX) (35)
2.4.5 应用实例 (37)
磺酸酯2.5 SRAM (45)
2.5.1 SRAM结构 (45)
2.5.2 SRAM的内部信号描述 (47)
2.5.3 SRAM的操作模式 (49)
2.5.4 应用实例 (54)
2.6 FIFO (56)
2.6.1 内部结构 (56)
隐藏滑轨
2.6.2 内部信号描述 (57)
2.6.3 操作时序 (59)
2.6.4 应用实例 (61)
2.7 FlashROM (64)
2.7.1 概述 (64)
2.7.2 FROM的访问 (64)
2.7.3 FROM的时序特征 (66)
2.7.4 应用实例 (66)
Memory (70)
智慧珠拼盘2.8 Flash
Memory宏单元 (71)
2.8.1 Flash
2.8.3 Flash
Memory地址映射 (74)堆栈式
Memory的操作 (75)
2.8.4 Flash
Memory的时间特性 (82)
2.8.5 Flash
2.8.6 应用实例 (83)
2.9 时钟资源 (88)
2.9.1 RC振荡器(RCOSC) (88)
2.9.2 晶体振荡器 (89)
2.9.3 实时计数器(RTC) (92)
2.10 电压调整和监控模块(VRPSM) (96)
2.10.1 VRPSM的组成 (96)
2.10.2 VRPSM宏模块 (98)
2.10.3 基于RTC电源管理系统 (100)
2.10.4 应用实例 (100)
2.11 模拟模块(Analog Block) (108)
2.11.1 模拟模块宏单元 (108)
2.11.2 模拟Quad (112)
2.11.3 模数转换模块(ADC) (120)
2.11.4 模拟块配置MUX——ACM (127)
2.11.5 应用实例 (132)
2.12 加密设置 (140)
2.12.1 概述 (140)
2.12.2 FlashLock加密 (141)
2.12.3 AES加密 (142)
2.12.4 加密技术的应用 (143)
2.12.5 加密设计流程 (145)
2.12.6 应用实例 (145)
2.13 I/O结构 (152)
2.13.1 简介 (152)
2.13.2 I/O 模块结构 (152)
2.13.3 I/O的功能特点 (155)
2.13.4 5V输入输出 (163)
2.13.5 I/O命名规则及分布 (166)
2.14 小结 (169)小环钗
第3章 Fusion的最小硬件系统 (170)
3.1 概述 (170)
3.2 基于Fuison的最小硬件系统 (170)
3.2.1 电源设计 (171)
3.2.2 时钟电路 (172)
3.2.3 模拟电路 (172)
3.2.4 JTAG编程接口 (173)
3.3 小结 (173)
第4章 Fusion的特性 (174)
4.1 模拟参数特性 (174)
4.1.2 ADC参数特性 (176)
4.1.3 模拟I/O输入电阻特性 (177)
4.2 I/O特性 (177)
4.2.1 I/O的DC特性 (177)
4.2.2 I/O总时序模型框图 (180)
4.2.3 输入/输出缓冲器时序模型 (182)
4.2.4 I/O寄存器时序模型 (185)
4.2.5 差分I/O特性 (190)
4.2.6 DDR特性 (193)
4.3 电源DC特性 (196)
4.3.1 工作条件 (196)
4.3.2 电源电压和I/O电压上电特性 (198)
FPGA的使用寿命 (198)
4.3.3 Flash
4.4 功耗特性 (199)
4.4.1 电源的静态功耗 (199)
4.4.2 每个I/O消耗的功耗 (199)
4.4.3 不同元件的静态功耗 (202)
4.4.4 不同元件的动态功耗 (202)
4.4.5 片内外设功耗 (203)
4.4.6 功耗的测量方法 (203)
4.5 小结 (213)
附录1  Actel  FPGA软件开发环境介绍 (214)
参考文献 (221)

本文发布于:2024-09-23 02:24:39,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/3/338112.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:时序   模拟   特性
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议