数字电路实验报告-组合逻辑电路的设计:一位全加器

电学实验报告模板
电学虚拟仿真实验室
实验名称
组合逻辑电路的设计:一位全加器
实验目的
1.学习组合逻辑电路的设计方法
2.掌握组合逻辑电路的调试方法
实验原理
真值表
一位全加器的真值表如下图,其中Ai为被加数,Bi为加数,相邻低位来的进位数为Ci-1,输出本位和为Si。向相邻高位进位数为Ci 
履带式陶瓷加热器
输入
输出
Ci-1
Ai
Bi
Si
Ci
0
0
0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1磁卡读卡器
0
1
0
1
0
1
1
1
c型钢是怎么做成的
0
0
1
1
1
1
1
1
描述
一位全加器的表达式如下:
Si=AiBiCi-1
实验仪器
1.电子技术综合实验箱
2.芯片74LS86、74LS08、74LS32
实验内容及步骤
各芯片的管脚图如下图所示:
隔离式洗衣机
一位全加器逻辑电路图如下所示:
1.按上图连线
2.测试其逻辑功能,并记录数据
实验结果及分析
实验数据:
加法器电路
Ci-1
Ai
Bi
Si
Ci
0
0
键盘刷0
0
0
0
0
1
1
0
0
1
0
1
0
0
1
1
0
1
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
1
实验结论
1.该组合逻辑电路由两个异或门、个与门、一个或门构成该逻辑电路实现了加法功能,其能处理低位进位,并输出本位加法进位其中Ai为被加数,Bi为加数,相邻低位来的进位数为Ci-1,输出本位和为Si。向相邻高位进位数为Ci 

本文发布于:2024-09-21 23:30:24,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/3/337776.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:实验   逻辑电路   组合   低位   功能   电学
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议