电工电子技术课后习题答案之五

第9章节后检验题解析
第182页检验题解答:
1、基本的逻辑运算有“与”运算、“或”运算和“非”运算。异或门的功能是“相同出0,相异出1”;同或门的功能是“相同出1,相异出0”。同或门是异或门的反。
2、常用复合门有与非门、或非门、与或非门、同或门、异或门等。功能略。
3、通常集成电路可分为TTL和CMOS两大类,它们使用时注意的事项不同,参看教材。
4、在结构上,OC门没有图腾结构的TTL与非门中的T3T4组成的射极跟随器,T5的集电极是开路的。图腾结构的TTL与非门的输出是推挽输出,输出电阻都很小,不允许将两个普遍电子定时器TTL门的输出端直接连接在一起。但是OC输出端可以直接并接在一起,从而可实现“线与”的逻辑功能。
5、普通的TTL与非门有两个输出状态,即逻辑0或逻辑1,这两个状态都是低阻输出。三态门除具有这两个状态外,还有高阻输出的第三态,高阻态下三态门的输出端相当于和其它电路断开。三态门广泛应用在计算机系统中,主要用途是构成数据总线。
6、CMOS传输门不但可以实现数据的双向传输,经改进后也可以组成单向传输数据的传输门,利用单向传输门还可以构成传送数据的总线,当传输门的控制信号由一个非门的输入和输出来提供时,又可构成一个模拟开关。
7、TTL门集成与非门多余的输入端可以悬空(但不能带开路长线)、接高电平、并接到一个已被使用的输入端上等。CMOS集成门多余不用的输入端不能悬空,应根据需要接地或接高电平。
8、普通TTL门电路的电源电压应满足5V±0.5V的要求;几个输入端引脚可以并联连接。同一芯片上的CMOS门,在输入相同时,输出端可以并联使用(目的是增大驱动能力),否则,输出端不允许并联使用。
第193页检验题解答:
1、完成下列数制的转换
1)(25610=(1000000002=(10016
(2)(B716=(101101112=(18310
(3)(10110001)2=(B116=(2618
2、用真值表证明
A    B
0    0
1
1
0    1
1
1
1    0
1
1
1    1
0
0
3、将写成为最小项表达式。
 
4、将化为最简与或式。
 
5用卡诺图化简下列逻辑函数
1
2
6、原题改为:输出F和输入ABC之间的逻辑关系的真值表如表9-9,写出的关系式,并画出相应与非门构成逻辑电路图。
    7、图9-26所示电路的逻辑功能是:同或功能。
8、设计一个三变量判奇电路。
(1)写出相应真值表(略)
(2)写同逻辑函数式,并化简:
   
(3)逻辑电路略。黄曲霉毒素测定
9常用的组合逻辑电路器件
第203页检验题解答:
1、把若干个0和1按一定规律编排起来的过程称为编码。当编码器同时有多个输入为有效时,常要求输出不但有意义,而且应按事先编排好的优先顺序输出,只对其中优先权最高的一个输入信号进行编码,具有此功能的编码器称为优先编码器。
2、译码器的输入量是二进制,输出量是人们熟悉的某个特定信息。其它略。
3、常用的集成比较器有74LS854位数值比较器),74LS5218位数值比较器)等。采用两个74LS85芯片级联,可构成八位数值比较器。这种串联连接的扩展方法结构简单,但运算速度低。74LS85也可采用并联扩展两级比较法。并联扩展各组的比较是并行进行的,因此运算速度比级联扩展快。
4、数据选择器能实现的功能有根据需要将其中任意一路挑选出来的电路,也叫做多路开关。集成数据选择器74LS153中,D0~D3是输入的四路信号;A0A1是地址选择控制端。
5、数据选择器的输出端Y可以是四路输入数据中的任意一路,由选择控制信号A迎宾机器人1A0来控制。
第10章节后检验题解析
第216页检验题解答:
1、电位触发方式的钟控RS触发器,在时钟脉冲CP=1期间,若输入端RS发生多次变化,输出将随着输入而相应发生多次翻转,这种现象称为“空翻”。“空翻”情况下一般无法确切地判断触发器的状态,由此造成触发器工作的不可靠。为确保数字系统的可靠工作,要求触发器在一个CP脉冲期间至多翻转一次,即不允许空翻现象的出现。为此,人们研制出了边沿触发方式的主从型JK触发器和维持阻塞型的D触发器等等。这些触发器由于只在时钟脉冲边沿到来时发生翻转,从而有效地抑制了空翻现象。“不定”态指触发器本该保持互非状态的两个输出端子,互非情况被破坏的现象。
2、RS触发器具有“置0、置1、保持”三种功能,还分别存在一种禁止态;JK触发器具有“置0、置1、保持和翻转”四种功能;D触发器具有“置0和置1、”两种功能;T触发器的功能是“保持和翻转”两种功能;Tˊ触发器的只有“翻转”一种功能。
3、JK触发器的状态方程为:,真值表和状态图略。
4、D触发器的状态方程为:,真值表和状态图略。
5、逻辑图输入端子有圆圈的表示低电平触发,输出端子有圆圈的表示“非”;不带三角符号的表示电位触发方式,带三角符号的表示边沿触发方式;带三角符号及圆圈的表示下降沿触发,有三角符号不带圆圈的表示上升沿触发。
第225页检验题解答:电子离合器
1、若时序逻辑电路中各位触发器共用一个时钟脉冲CP触发,为同步时序逻辑电路;若各位触发器的CP脉冲端子不同,就是异步时序逻辑电路。时序逻辑电路除CP端子外还有其它输入信号时,为米莱型时序逻辑电路,若时序逻辑电路除了触发器没有其它单元时,称为莫尔型时序逻辑电路。
2、时序逻辑电路中某计数器开机时出现的无效状态码,不用人工或其它设备的干预,这些无效码能够很快自行进入有效循环体,称为计数器的“自启动”能力。
3、
4、
5、时序逻辑电路的一般分析步骤通常为:①确定时序逻辑电路的类型。②根据已知时序逻辑电路,分别写出相应的驱动方程、次态方程、输出方程,当所分析电路属于异步时序逻
辑电路,还需要写出各位触发器的时钟方程。③根据次态方程、时钟方程或输出方程,填写状态转换真值表或状态转换图。根据分析结果和转换真值表,得出时序逻辑电路的逻辑功能。
第230页检验题解答:
1、用JK触发器构成单向移位寄存器,主要是保持JK两个端子互非状态,其余部分类同D触发器。
2、环形计数器的初态设置必须使输出Q3Q2Q1Q0端初始状态不能全为“1”或“0”,这样电路才能实现计数。环形计数器的进制数N与移位寄存器内的触发器个数相等。
3、相同位数的触发器n,移位寄存器构成的环形计数器有效循环数等于n,构成的扭环形计数器的有效循环数等于2n。
4、数码寄存器只能并行送入数据,需要时也只能并行输出。移位寄存器中的数据可以在移位脉冲作用下依次右移或左移,数据既可以并行输入、并行输出,也可以串行输入、串行输出,还可以并行输入、串行输出,串行输入、并行输出,使用十分灵活,用途也很广。
5、并行输入指从各位触发器的输入端同时送数;串行输入只对第1位触发器送数,然后依次移动传输这个数;并行输出指从各位触发器输出端同时读数;串行输出指由最末位触发器依次输出数据。
第234页检验题解答:
1、555定时器电路有TTL集成定时器和CMOS集成定时电路,其功能完全一样,不同之处是前者的驱动力大于后者。电路主要由分压器、比较器,RS触发器、MOS开关管和输出缓冲器等几个部分组成。其中电阻分压器由三个5KΩ的电阻串联起来构成分压器,555定时器也因此而得名。电压比较器C1和C2是两个结构完全相同的高精度电压比较器。C1的反相输入端接基准电压,同相端TH称为高触发端。比较器C2的同相输入端U接基准电压,反相输入端U为低触发端。基本RS触发器由两个或非门组成,R和S两个输入端子均为高电平有效。放电开关管T是一个N沟道的CMOS管,其状态受端的控制,当为“0”时栅极电压为低电平,T截止;为1时栅极电压为高电平,T导通饱和。当放电管漏极D(管脚7)经一电阻R接电源UDD时,则放电管的输出同集成定时器CC7555的输出逻辑状态相同。两级反相器构成了555定时电路的输出缓冲器,用来提高输出电流以增强定时器的带负载能力。同时输出缓冲器还可隔离负载对定时器的影响。
2、由555定时器构成的施密特触发器可以把缓慢变化的输入波形变换成边沿陡峭的矩形波输出,主要用于波形变换和整形。其电路特点是:能够把变化非常缓慢的输入脉冲波形,整形成适合于数字电路需要的矩形脉冲,而且电路传输过程中具有回差特性。
3、555定时器中的两个电压比较器工作在开环状态下。
第11章节后检验题解析
第244页检验题解答:
1、半导体存储器的主要型有外存内存。按其存储信息的功能又可分为随机存取存储器RAM和只读存储器ROM两大类。
2、随机存储器又称为读写存储器,它在计算机基本读、写周期内可完成读或写数据的操作。随机存储器可以随时进行读、写操作。RAM必须保持供电, 否则其保存的信息将消失。
影视烟火
3、内存的大小反映了实际装机存储器的容量,内存的最大容量是由系统地址总线决定的。
4、按工作方式的不同,RAM的存储单元可分为静态和动态两类,静态RAM的特点是在不断电的情况下,信息可以长时间保存。动态存储器的特点是存储的信息不能长时间保留,需要不断地刷新。
5、RAM位扩展的方法是将几片RAM的地址输入端、读/写控制端都对应地并联在一起,各
位芯片的I/O端串联构成输出,位数即得到扩展,扩展后的总位数等于并联几片RAM位数之和。RAM的字扩展方法是把N个地址线并联连接,R/W控制线并联连接,片选信号分别接地址的高位或用译码器经过译码输出,分别接各位芯片的CS端。
第252页检验题解答:
1、所谓可编程,就是根据用户需要,使用专用的编程器现场写入信息,ROM的编程方式有固定ROM、一次性可编程的PROM、光可擦除可编程的EPROM可擦除可改写的E2PROM等。
2、可编程逻辑器件PLD根据阵列和输出结构的不同可分为PLA、PAL和GAL等。其中可编程逻辑阵列PLA有一个阵列构成的地址译码器是一个非完全译码器PLApeepm中的与阵列和或阵列都可编程。可编程阵列逻辑PAL存储单元体或阵列不可编程,地址译码器与阵列是用户可编程的。PAL运行速度较高,开发系统完善GAL器件是从PAL发过来的,可以借助编程器进行现场编程。GAL的特点是:与阵列可编程,或阵列固定。
3、典型可编程逻辑器件ROM中的地址译码器是一个与阵列,不可编程;存储编码阵列是或列,可

本文发布于:2024-09-21 12:45:55,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/3/337491.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

下一篇:习题解答
标签:输出   触发器   输入   逻辑电路
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议