三位数显示计时器定时器数电课程设计报告

航空航天大学
课程设计
三位数字显示计时器定时器设计
班级
**
主人遥控导尿管控制排尿学生姓名
指导教师
航空航天大学
三基光源
课程设计任务书Array
课程名称电子线路课程设计
课程设计题目三位数字显示计时器定时器设计
课程设计的容及要求:
一、设计说明与技术指标
设计一个三位数字显示计时器、定时器电路,技术指标如下:
①计时、定时能够任意启停,保持计时、定时结果;
②开机自动复位;
③最大显示时间为9分59秒;
④设置时间,定时报警;
二、设计要求
1.在选择器件时,应考虑本钱。
2.根据技术指标,通过分析计算确定电路和元器件参数。
3.画出电路原理图〔元器件标准化,电路图规化〕。
三、实验要求
1.根据技术指标制定实验方案;验证所设计的电路,用软件仿真。
2.进展实验数据处理和分析。
电子定时器四、推荐参考资料
1. 童诗白,华成英主编.模拟电子技术根底.[M]:高等教育,2006年
五、按照要求撰写课程设计报告
成绩评定表:
指导教师签字:
2016年12月31日一、概述
此次课设题目为及时定时系统,计时器和定时器在人们日常生活中有着广泛的应
用,本次课程就是设计利用555定时器以及数字逻辑芯片和数码管实现数字电子计时器和定时器功能,能够满足根本的功能要求,电路要求由可控脉冲发生器、计数电路,显示数码管电路以及报警电路组成。旨在通过这次课程设计实现知识的活学活用,能够将知识运用到实践中去,数字电路分为组合电路和逻辑电路,而本次课设则是基于对逻辑同步或者异步知识的掌握,能够根据题目选用相应的芯片,设计相应的电路,是本次实验最大的目的。
二、方案论证
方案一:使用数字电路的原理设计本方案,方案一利用555定时器以及数字逻辑芯片和数码管实现数字电子计时器和定时器功能,电路要求由可控脉冲发生器、计数电路,显示数码管电路以及报警电路组成。使用555多谐振荡器产生脉冲信号,使用数字芯片进展计数,通过LED进展报警最后使用显示译码器显示计数。所以一共有四局部组成。
图1 总体电路的原理框图
方案二:
方案二采用单片机编程进展设计实现计时器或者定时器的设计。
识有生疏,所以采取方案一实现计时器定时器的设计。
三、电路设计
3.1电路设计总体方案
3.1.1设计根本思路
本次设计功能为计时器与定时器,对于计时器来说,可以认为是一个计数器的应用,通过脉冲源产生方波信号,让信号作用于计数芯片实现计数功能,同时,为了满足三位数显示计时器,需要用到数码管,为了实验电路的简单可操作性,采用自带译码器功能的显示数码管,通过计数器的串行连接以及对于进制的设置实现最大输出9:59。控制电路采用简易开关控制脉冲的接入,可以随时暂停,启动。报警系统采用发光二极管实现,通过上下电平实现对于二极管亮暗的控制。定时器在报警电路,脉冲
源,控制电路中使用一样的元器件,但是计数功能发生改变,通过使用74LS192实现减法计数器的功能,用置数法实现最大值9:59的设置。
3.1.2 设计总流程图
图2总体电路的原理框图
3.2 555多谐振荡器,74LS160,74LS192介绍
3.2.1 555多谐振荡器
555多谐振荡器采用555
脉冲,555
多谐振荡器的3现计数功能。
图3 555多谐振荡器电路框图 3.3.1报警系统模块
计时器运用的报警原理为:本次报警实现的是60s 报警的任务,计时器为从0:00开场计时,当计时器计时到8:59时,根据进位要求,接下来的状态为9:00,即当分位
智能小车
显示为9是,即为00到59的60s 计时,故只要满足分位为9即可满足60s 计时的报警功能,分位为9即1001,当输出为1001是与门输出为高电平,发光二极管阴极接地,阳极为高电平,导通,发光报警。
图4计时器报警电路的框图
定时器同样实现的最后60s 报警的功能,由于定时器为从9:59开场倒计时,故当分位显示为0时候,后两位为59,即可实现从59-00的倒计时功能,当分位为0是,二进制为0000,输出为0,通过反相器呈现高电平,加到二极管的阳极,阴极接地,二极管导通,故发光报警。
智能控制模块图5定时器报警电路的框图
3.3.2脉冲信号产生模块 多谐振荡器为自激振荡电路,可以利用自身的作用产生脉冲信号,常被用作信号源使用。
其中根据公式T=〔R1+2*R2〕*C*ln2以及秒脉冲的周期T=1s 可以算出电阻网络对时
R1=R2=47K ,电容C=10uF 。
图6555多谐振荡器电路的波形图
3.3.3计数器计数模块
计数器计时通过74LS160实现十进制加法计数,后两位为60进制计数器,通过置零法参加与非门实现60进制,然后进位输出给第一位实现9:59的最大计时。计时器运用置零法,计时器为从0:00开场到9:59为止,首先秒需要实现60进制,所以运用置零法,将第二个芯片变为0-5循环,原本的74LS160为十进制加法计数器,从0开场计数,承受到第6个脉冲之后变为0110,产生置零信号参加RD 端,重新返回0即可实现0-5循环。
图7计时器计数电路的原理框图
计数器定时通过74LS192
可逆十进制加减法计数器实现定时,忽略加法计数功能,实现减法

本文发布于:2024-09-22 17:23:53,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/3/337449.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:电路   实现   计时器
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议