一种改进SRAM架构并提高无线传输效率的装置和方法与流程


一种改进sram架构并提高无线传输效率的装置和方法
技术领域
1.本发明涉及一种改进sram架构并提高无线传输效率的装置和方法,属于信息存储的高速数据传输技术领域。


背景技术:



[0002] ddr4内存最重大的优势莫过于提高频率和带宽,并且支持大量数据的存放和读取,在无线通信领域数据的吞吐量日益变大的前提下,提高大数据量的吞吐量和处理方式成为了日益增长的需求,在针对有多种优先级顺序的数据请求,使用fpga并行处理实现,可靠性更高。
[0003]
同时,sram作为缓存单元,其功效是决定系统性能的关键因素之一,故一系列的指标用于衡量其工作性能,同时面积对其功效有着较大的影响,传统6管存储单元作为目前应用最广泛的存储单元但受于读写稳定性和写裕度的制约,在完成日渐庞大的数据存储时,需要更多的晶体管单元,但后续研发的差分8管存储单元,在数据写入的能力上有了更大的提高,非常适配于本发明需要大容量数据发送的无线传输结构。


技术实现要素:



[0004]
本发明目的是提供了一种改进sram架构并提高无线传输效率的装置和方法,提高了数据的输入和读取速度,并保证了收发过程的稳定性。
[0005]
本发明为实现上述目的,通过以下技术方案实现:一种改进sram架构并提高无线传输效率的装置,包括数据缓存模块,数据转换模块,信息加扰模块,无线通信模块,信号接收模块,多路复用解码模块,信息解扰模块,延迟通信模块,ddr4数据存储模块以及上位机;所述数据缓存模块包括以差分8管存储单元为核心的sram数据缓存器,用于接收数据和指令,并连接到数据转换模块和无线通信模块;所述数据转换模块还与信息加扰模块连接,用于将任意数据转化为8bits位宽;所述信息加扰模块还连接到无线通信模块,采用黄金导码的方式对数据进行加扰;所述无线通信模块采取多路复用的方式,将指令和数据放在不同的频段交替传输;所述多路复用解码模块连接到信息解扰模块和延迟通信模块,采取多路复用的解码模式,并用兵乓操作的方式交替发送给不同的通路,将数据和指令分离出来;所述信息解扰模块还连接到延迟通信模块和ddr4数据存储模块,采用黄金导码解扰方式还原数据的本身;所述延迟打拍模块还连接到ddr4数据存储模块,通过接收解码对应的周期,来进行延迟打拍,使得数据和指令可以同时进入数据存储模块;所述ddr4数据存储模块还连接到上位机进行数据交互。
[0006]
优选的,所述差分 8 管存储单元通过在 6 管存储单元的基础上增加一对 p沟道金属氧化物半导体管,增强了写能力和读噪声容限。
[0007]
一种改进sram架构并提高无线传输效率的方法,包括以下步骤:1)改进sram的架构,来提高设备的读写能力,并采用数据转换的方法,将数据转换成指定位宽,2)将数据进行gold黄金导码的方式进行加扰,3)将数据和指令通过多路复用的无线发送模块发送给信号接收模块,4)在信号接收模块设置两个多路复用解码模块,将模拟信号变成数字信号,5)信息解扰模块采用将黄金导码解扰方式还原数据的本身,信息解扰模块占用数个时钟周期,在指令模块对应的通路加入延迟通信模块,并将数据和指令同步输入给ddr4数据存储模块,完成数据的读写后,ddr4与上位机进行读写交互。
[0008]
优选的,所述的gold黄金导码的加扰方式具体如下:将所输入数据利用m-sequence来生成gold code:选择两个m-sequence,即基于线性反馈位移寄存器实现的最大长度序列且这两个序列的移位寄存器的数量相同,然后将这2个序列按位进行异或操作,产生gold code。
[0009]
优选的,所述多路复用方法具体如下:数据和指令分别占用信道1和信道2,信道3为标志位判断,信道3表示数据信道1的起始和终止符,在解多路复用端,通过判断信道3的标志位信号来决定接受多少次信道信号后完成该次数据的传递,从而将数据和指令进行匹配和分离。
[0010]
本发明的优点在于:本发明通过采用差分8管存储单元的方式来提高数据的写入能力,保证了大容量数据的缓存能力,同时加入了数据格式转换模块,来保证后续与ddr4交互时有着更良好的适配性,后续加入gold加扰模式,来保证数据传输过程中的抗干扰性,稳定性和安全性,发送模式采用多路复用的方式提高信号传输的占空比和利用率,接收端通过乒乓操作的方式,按着多路复用方式的解码,按着不同频段,将数据和指令分离,并源源不断地送入对应通路,后通过延迟打拍模块和解扰模块配合,可以让数据和指令同时到达数据存储模块(ddr4),并最终与上位机进行交互。这个过程大大提高了数据的输入和读取速度,并保证了收发过程的稳定性。
附图说明
[0011]
附图用来提供对本发明的进一步理解,并且构成说明书的一部分,与本发明的实施例一起用于解释本发明,并不构成对本发明的限制。
[0012]
图1为差分8管存储单元电路结构示意图。
[0013]
图2为黄金导码加扰方式示意图。
[0014]
图3为多路复用过程示意图。图4为数据发射模块连接示意图。
[0015]
图5为数据接收模块连接示意图。
具体实施方式
[0016]
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完
整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0017]
如图4、图5所示,本发明通过添加缓存模块,数据转换模块,信息加扰模块,无线通信模块,多路选择解码模块,延迟通信模块,后通过ddr4进行数据存储和上位机读写的方法,包括用于高速度,高带宽的网络使用场景,实现多通道传输,读写低延迟和较高可靠性的传输。所述流程包括缓存模块,数据转换模块,信息加扰模块,无线通信模块,多路选择解码模块,信息解扰模块,延迟通信模块,ddr4数据存储模块以及上位机。通过改进sram的架构,采用差分8管的结构来提高设备的读写能力,并采用数据转换的方法,将数据转换成指定位宽(64bits),来适配ddr4的收发和读写功能,并将数据进行gold黄金导码的方式进行加扰,并将数据和指令通过多路复用的无线发送模块发送给接收端,在接收端设置两个多路复用解码模块,将模拟信号变成数字信号,按着数据和指令交替运输的复用规则,以乒乓传输的方式交替传输给对应的数据接收模块,同时数据模块对应的接收端通路在解码后应放置解黄金导码解绕模块,解码模块占用数个时钟周期,因此应在指令模块对应的通路加入延迟打拍模块,并将数据和指令同步输入给数据存储模块ddr4,完成数据的读写后,ddr4与上位机进行读写交互。
[0018]
如图1所示,为差分8管存储单元结构图,差分 8 管存储单元通过在 6 管存储单元的基础上增加一对 p沟道金属氧化物半导体(p-channel metal oxide semiconductor,pmos)管,增强了写能力和读噪声容限。写操作中,无论是写数据 1 还是写数据 0,增加的 pmos 管(pswl/pswr)均断开,因此四管锁存结构的电源端口浮空并弱化了数据锁存强度,故数据写入的能力增强。读操作中,pswl 和 pswr 均导通,存储数据 0 的节点(q/qb)使位线通过 pswl 或 pswr 对其放电,位线电位降低从而削弱了位线抬升该存储节点的能力,改善了读噪声容限。其保持状态的原理与 6 管存储单元一致。
[0019]
如图2所示,为黄金导码的加扰方式,所述的gold加扰模块中,将所输入数据利用m-sequence来生成gold code:选择两个m-sequence,即基于线性反馈位移寄存器(lfsr)实现的最大长度序列(m-sequence)且这两个序列的移位寄存器的数量相同,然后将这2个序列按位进行异或操作,就会产生gold code。
[0020]
如图3所示,为多路复用的原理图,本发明采用频分多路复用的方法,数据和指令分别占用信道1和信道2,信道3为标志位判断,信道3可以表示出数据信道1的起始和终止符,在解多路复用端,可以通过判断信道3的标志位信号来决定接受多少次信道信号后完成该次数据的传递,从而将数据和指令进行匹配和分离。

技术特征:


1.一种改进sram架构并提高无线传输效率的装置,其特征在于,包括数据缓存模块,数据转换模块,信息加扰模块,无线通信模块,信号接收模块,多路复用解码模块,信息解扰模块,延迟通信模块,ddr4数据存储模块以及上位机;所述数据缓存模块包括以差分8管存储单元为核心的sram数据缓存器,用于接收数据和指令,并连接到数据转换模块和无线通信模块;所述数据转换模块还与信息加扰模块连接,用于将任意数据转化为8bits位宽;所述信息加扰模块还连接到无线通信模块,采用黄金导码的方式对数据进行加扰;所述无线通信模块采取多路复用的方式,将指令和数据放在不同的频段交替传输;所述多路复用解码模块连接到信息解扰模块和延迟通信模块,采取多路复用的解码模式,并用兵乓操作的方式交替发送给不同的通路,将数据和指令分离出来;所述信息解扰模块还连接到延迟通信模块和ddr4数据存储模块,采用黄金导码解扰方式还原数据的本身;所述延迟打拍模块还连接到ddr4数据存储模块,通过接收解码对应的周期,来进行延迟打拍,使得数据和指令可以同时进入数据存储模块;所述ddr4数据存储模块还连接到上位机进行数据交互。2.根据权利要求1所述的改进sram架构并提高无线传输效率的装置,其特征在于,所述差分 8 管存储单元通过在 6 管存储单元的基础上增加一对 p沟道金属氧化物半导体管,增强了写能力和读噪声容限。3.一种使用权利要求1-2任一所述的改进sram架构并提高无线传输效率的方法,其特征在于,包括以下步骤:1)改进sram的架构,来提高设备的读写能力,并采用数据转换的方法,将数据转换成指定位宽,2)将数据进行gold黄金导码的方式进行加扰,3)将数据和指令通过多路复用的无线发送模块发送给信号接收模块,4)在信号接收模块设置两个多路复用解码模块,将模拟信号变成数字信号,5)信息解扰模块采用将黄金导码解扰方式还原数据的本身,信息解扰模块占用数个时钟周期,在指令模块对应的通路加入延迟通信模块,并将数据和指令同步输入给ddr4数据存储模块,完成数据的读写后,ddr4与上位机进行读写交互。4.根据权利要求3所述的改进sram架构并提高无线传输效率的方法,其特征在于,所述的gold黄金导码的加扰方式具体如下:将所输入数据利用m-sequence来生成gold code:选择两个m-sequence,即基于线性反馈位移寄存器实现的最大长度序列且这两个序列的移位寄存器的数量相同,然后将这2个序列按位进行异或操作,产生gold code。5.根据权利要求3所述的改进sram架构并提高无线传输效率的方法,其特征在于,所述多路复用方法具体如下:数据和指令分别占用信道1和信道2,信道3为标志位判断,信道3表示数据信道1的起始和终止符,在解多路复用端,通过判断信道3的标志位信号来决定接受多少次信道信号后完成该次数据的传递,从而将数据和指令进行匹配和分离。

技术总结


本发明提供了一种改进SRAM架构并提高无线传输效率的装置和方法,本发明涉及无线传输的高速数据传输及存储领域,具体表现为通过添加缓存模块,数据转换模块,信息加扰模块,无线通信模块,多路选择解码模块,延迟通信模块,后通过DDR4进行数据存储和上位机读写的方法,包括用于高速度,高带宽的网络使用场景,实现多通道传输,读写低延迟和较高可靠性的传输。所述流程包括缓存模块,数据转换模块,信息加扰模块,无线通信模块,多路选择解码模块,信息解扰模块,延迟通信模块,DDR4数据存储模块以及上位机。本发明提高了数据的输入和读取速度,并保证了收发过程的稳定性。并保证了收发过程的稳定性。并保证了收发过程的稳定性。


技术研发人员:

李炳坤 姜凯 李锐

受保护的技术使用者:

山东浪潮科学研究院有限公司

技术研发日:

2022.05.07

技术公布日:

2022/8/22

本文发布于:2024-09-21 21:41:35,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/3/26335.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:模块   数据   所述   信道
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议