华中科技大学数字逻辑实验

数字逻辑实验报告(1
大功率led电源
数字逻辑实验1
系列二进制加法器设计50%
小型实验室门禁系统设计50%
总成绩
评语:(包含预习报告内容、实验过程、实验结果及分析
教师签名
姓        名:                   
学        号:                   
班        级:                   
师:                   
计算机科学与技术学院
20  年  月  日
数字逻辑实验报告
系列二进制加法器设计预习报告
一、系列二进制加法器设计
1、实验名称
系列二进制加法器设计
2、实验目的
要求同学采用传统电路的设计方法,对5种二进制加法器进行设计,利用工具软件,例如,logisim”软件的虚拟仿真功能来检查电路设计是否达到要求
通过以上暖脐贴实验mcu解密的设计、仿真、验证3个训练过程使同学们掌握传统逻辑电路的设计、仿真、调试的冷凝水回收装置方法
3实验所用设备
Logisim2.7.1软件一套。
4实验内容
设计的5种二进制加法器,使用多分力传感器logisim软件对它们进行虚拟实验仿真,除逻辑门、触发器外,不能直接使用logisim软件提供的逻辑库元件,具体内容如下。
(1)一位二进制半加器
设计一个一位二进制半加器,电路有两个输入AB,两个输出SC。输入AB分别为被加数、加数,输出SC为本位和、向高位进位。
(2)一位二进制全加器
设计一个一位二进制全加器,电路有三个输入ABCi,两个输出SCo压花器。输入ABCi分别为被加数、加数和来自低位的进位,输出SCo为本位和和向高位的进位。
(3)串行进位的四位二进制并行加法器
用四个一位二进制全加器串联设计一个串行进位的四位二进制并行加法器,电路有九个输入A3A2A1A0B3、B2、B1、B0C0,五个输出S3、S2、S1、S0C4。输入A= A3A2A1A0B= B3B2B1B0C0分别为被加数、加数和来自低位的进位,输出S= S3S2S1S0Co为本位和和向高位的进位。

本文发布于:2024-09-21 10:35:59,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/3/138500.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:设计   实验   二进制
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议