均衡电路、数据采集方法及存储器与流程



1.本技术实施例涉及集成电路技术领域,尤其涉及一种均衡电路、数据采集方法及存储器。


背景技术:



2.在计算机高速链路中,随着数据信号的传输速度变得越来越快,难免会产生明显的符号间干扰(inter symbol interference,简称isi)。因此需要对高速链路数据信号进行均衡处理,以重新获得可使用的数据信号。
3.在内存接收器电路设计中,主要采用连续时间线性均衡器(continuous time linear equalizer,ctle)架构来进行均衡处理,其功能是根据信道的衰减特性进行信号补偿,以提高数据信号的质量。
4.然而,现有的均衡处理方式已经难以满足高速接收器对接收数据信号的质量的要求。因此,如何进一步提高接收数据信号的质量,目前亟需解决。


技术实现要素:



5.本技术实施例提供一种均衡电路、数据采集方法及存储器,可以有效提高接收数据信号的质量。
6.第一方面,本技术实施例提供了一种均衡电路,包括:第一输入缓冲电路、第二输入缓冲电路以及选择采样电路,第一输入缓冲电路与第二输入缓冲电路分别与选择采样电路连接,且第一输入缓冲电路与第二输入缓冲电路采用的参考电压不同。
7.选择采样电路根据均衡电路前一次输出的数据,选择对第一输入缓冲电路输出的数据信号或第二输入缓冲电路输出的数据信号进行数据采样,并将采集到的数据作为均衡电路当前输出的数据。
8.在一种可行的实施方式中,上述均衡电路还包括双参考电压产生器;所述双参考电压产生器包括第一参考电压输出端与第二参考电压输出端,所述第一参考电压输出端与所述第一输入缓冲电路的参考电压输入端连接,所述第二参考电压输出端与所述第二输入缓冲电路的参考电压输入端连接。
9.在一种可行的实施方式中,所述选择采样电路包括选择电路与采样电路,所述选择电路与所述采样电路连接;所述选择电路用于根据所述采样电路发送的数据,选择将所述第一输入缓冲电路输出的数据信号或所述第二输入缓冲电路输出的数据信号输入至所述采样电路;所述采样电路用于对所述选择电路输入的数据信号进行数据采样。
10.在一种可行的实施方式中,所述选择电路包括第一选择电路与第二选择电路,所述采样电路包括第一采样电路与第二采样电路。
11.所述第一选择电路的两个输入端分别与所述第一输入缓冲电路的输出端和所述第二输入缓冲电路的输出端连接,所述第二选择电路的两个输入端分别与所述第一输入缓冲电路的输出端和所述第二输入缓冲电路的输出端连接。
12.所述第一选择电路的输出端与所述第一采样电路的输入端连接,所述第一选择电路的控制端与所述第二采样电路的输出端连接,所述第二选择电路的输出端与所述第二采样电路的输入端连接,所述第二选择电路的控制端与所述第一采样电路的输出端连接。
13.在一种可行的实施方式中,所述第一采样电路将当前采集到的数据发送至所述第二选择电路的控制端,所述第二选择电路基于所述第一采样电路发送的数据,选择将所述第一输入缓冲电路或所述第二输入缓冲电路中的数据输入至所述第二采样电路;所述第二采样电路将当前采集到的数据发送至所述第一选择电路的控制端,所述第一选择电路基于所述第二采样电路发送的数据,选择将所述第一输入缓冲电路或所述第二输入缓冲电路中的数据输入至所述第一采样电路。
14.在一种可行的实施方式中,当所述第一采样电路发送至所述第二选择电路的控制端的数据为1时,所述第二选择电路选择将所述第一输入缓冲电路的输出数据输入至所述第二采样电路;当所述第一采样电路发送至所述第二选择电路的控制端的数据为0时,所述第二选择电路选择将所述第二输入缓冲电路的输出数据输入至所述第二采样电路。
15.当所述第二采样电路发送至所述第一选择电路的控制端的数据为1时,所述第一选择电路选择将所述第一输入缓冲电路的输出数据输入至所述第一采样电路;当所述第二采样电路发送至所述第一选择电路的控制端的数据为0时,所述第一选择电路选择将所述第二输入缓冲电路的输出数据输入至所述第一采样电路。
16.在一种可行的实施方式中,所述均衡电路还包括采样时钟输入电路,所述采样时钟输入电路的输出端分别与所述第一采样电路和所述第二采样电路的采样时钟输入端连接;所述采样时钟输入电路用于向所述第一采样电路和所述第二采样电路提供采样时钟信号。
17.在一种可行的实施方式中,所述第一采样电路利用所述均衡电路接收到的采样时钟信号的上升沿,对所述第一选择电路输入的数据进行数据采样;所述第二采样电路利用所述均衡电路接收到的采样时钟信号的下降沿,对所述第二选择电路输入的数据进行数据采样。
18.在一种可行的实施方式中,若所述均衡电路当前输出的数据为所述第一采样电路利用均衡电路接收到的采样时钟信号的上升沿所采集到的数据,则所述均衡电路前一次输出的数据为所述第二采样电路利用均衡电路接收到的采样时钟信号为所述上升沿的前一个相邻下降沿所采集到的数据。
19.若所述均衡电路当前输出的数据为所述第二采样电路利用均衡电路接收到的采样时钟信号的下降沿所采集到的数据,则所述均衡电路前一次输出的数据为所述第一采样电路利用均衡电路接收到的采样时钟信号为所述下降沿的前一个相邻上升沿所采集到的数据。
20.在一种可行的实施方式中,所述第一输入缓冲电路中包括第一比较器电路与第一延时电路,所述第一比较器电路与所述第一延时电路串联,所述第一比较器电路的参考电压输入端与所述第一参考电压输出端连接。
21.所述第二输入缓冲电路中包括第二比较器电路与第二延时电路,所述第二比较器电路与所述第二延时电路串联,所述第二比较器电路的参考电压输入端与所述第二参考电压输出端连接。
22.所述第一比较器电路的信号输入端与所述第二比较器电路的信号输入端连接相同的输入数据信号。
23.在一种可行的实施方式中,所述第一比较器电路与所述第二比较器电路采用相同的电路结构。
24.在一种可行的实施方式中,所述第一延时电路与所述第二延时电路采用相同的电路结构。
25.在一种可行的实施方式中,所述第一选择电路与所述第二选择电路采用相同的电路结构。
26.在一种可行的实施方式中,所述第一采样电路与所述第二采样电路采用相同的电路结构。
27.在一种可行的实施方式中,所述第一输入缓冲电路采用的参考电压大于所述第二输入缓冲电路采用的参考电压。
28.第二方面,本技术实施例提供了一种数据采集方法,应用于均衡电路,该均衡电路包括两个输入缓冲电路,这两个输入缓冲电路采用的参考电压不同。
29.上述数据采集方法包括:
30.响应于采样时钟信号,根据所述均衡电路前一次输出的数据,选择对所述两个输入缓冲电路中的其中一个输入缓冲电路输出的数据信号进行数据采样,并将采集到的数据作为所述均衡电路当前输出的数据。
31.第三方面,本技术实施例提供了一种存储器,该存储器包括均衡电路,该均衡电路为本技术实施例第一方面所提供的均衡电路。
32.本技术实施例所提供的均衡电路、数据采集方法及存储器中,均衡电路包括两个具有不同参考电压的输入缓冲电路,选择采样电路在采集数据时,需要根据均衡电路前一次输出的数据,从上述两个输入缓冲电路中选择其中一个所输出数据信号进行数据采集,以提前进行数据均衡处理,由此可以更加有效的消除isi,提升接收数据信号的质量。
附图说明
33.为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对本技术实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其它的附图。
34.图1为本技术实施例中提供的一种均衡电路的电路结构示意图;
35.图2为本技术实施例中提供的另一种均衡电路的电路结构示意图;
36.图3为本技术实施例中提供的均衡电路在采集数据过程中的波形图;
37.图4为本技术实施例中所提供的均衡电路的均衡处理效果示意图。
具体实施方式
38.为使本技术实施例的目的、技术方案和优点更加清楚,下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员
在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
39.本技术实施例提供了一种新型的均衡电路,可以应用于各种类型的存储器,具体可以应用于各类存储器产品中的接收器电路,例如,可以应用于ddr4型内存中的接收器电路。
40.另外,在设计高速接收器时,也可采用本技术实施例提供的均衡电路。
41.目前在内存的接收器电路设计中,主要采用ctle架构来进行均衡处理,其功能是根据信道的衰减特性进行信号补偿,以提高信号的质量。但是现有的这种均衡处理方式已经难以满足如ddr4型内存对信号质量的要求。
42.为了提高信号质量,本技术实施例所提供的均衡电路中包括两个具有不同参考电压的输入缓冲电路,选择采样电路在采集数据时,均基于前一次所采集到的数据,从上述两个输入缓冲电路中选择合适的一个输入缓冲电路,并基于所选择的输入缓冲电路输出的数据信号进行数据采样,以提前进行数据均衡处理,从而可以更加有效的消除isi,提升接收数据信号的质量。
43.参照图1,图1为本技术实施例中提供的一种均衡电路的电路结构示意图。上述均衡电路包括:第一输入缓冲电路10、第二输入缓冲电路20以及选择采样电路30。其中:
44.第一输入缓冲电路10与第二输入缓冲电路20分别与选择采样电路30连接,且第一输入缓冲电路10与第二输入缓冲电路20采用的参考电压不同。
45.选择采样电路30根据均衡电路前一次输出的数据,选择对第一输入缓冲电路10输出的数据信号或第二输入缓冲电路20输出的数据信号进行数据采样,并将采集到的数据作为均衡电路当前输出的数据。
46.示例性的,当均衡电路前一次输出的数据的值为1时,选择采样电路30选择对第一输入缓冲电路10输出的数据信号进行数据采样,并将采集到的数据作为均衡电路当前输出的数据;当均衡电路前一次输出的数据的值为0时,选择采样电路30选择对第二输入缓冲电路20输出的数据信号进行数据采样,并将采集到的数据作为均衡电路当前输出的数据。
47.可以理解的是,由于第一输入缓冲电路10与第二输入缓冲电路20所采用的参考电压不同,因此第一输入缓冲电路10与第二输入缓冲电路20对接收数据与参考电压进行比较时的电压裕度也会不同。当选择采样电路30在采集数据时,根据均衡电路前一次输出的数据,来选择从第一输入缓冲电路10所输出的数据信号中进行数据采集还是从第二输入缓冲电路20所输出的数据信号中进行数据采集,由此使上述均衡电路能够根据前一次输出的数据提前进行数据均衡处理,有助于消除isi,提高接收数据信号的质量。
48.进一步的,基于上述实施例中所描述的内容,参照图2,图2为本技术实施例中提供的另一种均衡电路的电路结构示意图。本技术一种可行的实施方式中,上述均衡电路还包括参考电压产生器40,其中:
49.参考电压产生器40包括第一参考电压输出端h与第二参考电压输出端l,第一参考电压输出端h输出的第一参考电压与第二参考电压输出端l输出的第二参考电压不同。
50.可选的,第一参考电压大于第二参考电压。
51.其中,第一参考电压输出端h与第一输入缓冲电路10的参考电压输入端连接,第二参考电压输出端l与第二输入缓冲电路20的参考电压输入端连接。
52.在本技术实施例中,选择采样电路30包括选择电路与采样电路,该选择电路与采
样电路连接。其中,上述选择电路可以用于根据上述采样电路发送的数据,选择将第一输入缓冲电路10输出的数据信号或第二输入缓冲电路20输出的数据信号输入至上述采样电路;上述采样电路用于对该选择电路输入的数据信号进行数据采样。
53.具体的,仍参照图2,上述选择电路包括第一选择电路31与第二选择电路32,上述采样电路包括第一采样电路33与第二采样电路34;其中:
54.第一选择电路31的两个输入端a和b分别与第一输入缓冲电路10的输出端和第二输入缓冲电路20的输出端连接,第二选择电路32的两个输入端a和b分别与第一输入缓冲电路10的输出端和第二输入缓冲电路20的输出端连接。
55.第一选择电路31的输出端与第一采样电路33的输入端连接,第一选择电路31的控制端c与第二采样电路34的输出端连接,第二选择电路32的输出端与第二采样电路34的输入端连接,第二选择电路32的控制端c与第一采样电路33的输出端连接。
56.第一采样电路33用于将当前采集到的数据dq_rise发送至第二选择电路32的控制端c,第二选择电路32基于第一采样电路33发送的数据dq_rise,选择将第一输入缓冲电路10或第二输入缓冲电路20中的数据输入至第二采样电路34。
57.第二采样电路34用于将当前采集到的数据dq_fall发送至第一选择电路31的控制端c,第一选择电路31基于第二采样电路34发送的数据dq_fall,选择将第一输入缓冲电路10或第二输入缓冲电路20中的数据输入至第一采样电路33。
58.可选的,当第一采样电路33发送至第二选择电路32的控制端c的数据dq_rise为1时,第二选择电路32选择将第一输入缓冲电路10的输出数据输入至第二采样电路34;当第一采样电路33发送至第二选择电路32的控制端c的数据dq_rise为0时,第二选择电路32选择将第二输入缓冲电路20的输出数据输入至第二采样电路34。
59.当第二采样电路34发送至第一选择电路31的控制端c的数据dq_fall为1时,第一选择电路31选择将第一输入缓冲电路10的输出数据输入至第一采样电路33;当第二采样电路34发送至第一选择电路31的控制端c的数据dq_fall为0时,第一选择电路31选择将第二输入缓冲电路20的输出数据输入至第一采样电路33。
60.可选的,第一选择电路31与第二选择电路32可以采用相同的电路结构,由此可以提高电路匹配程度,节省电路设计成本。
61.可选的,第一采样电路33与第二采样电路33也可以采用相同的电路结构,以提高电路匹配程度,节省电路设计成本。
62.进一步的,上述均衡电路还包括采样时钟输入电路50,该采样时钟输入电路50的输出端分别与第一采样电路33与第二采样电路34的采样时钟输入端连接,可以向第一采样电路33与第二采样电路34提供采样时钟信号。
63.其中,采样时钟输入电路50可以接收互为反向的采样时钟信号dqs和dqsb。
64.另外,采样时钟输入电路50中还包括比较器电路和延时电路。其中,延时电路可以用于调节比较器电路输出的采样时钟信号的相位。
65.示例性的,第一采样电路33在接收到的采样时钟信号dqs为上升沿时,基于第一选择电路31输出的数据信号进行数据采样,采集得到数据dq_rise,并将数据dq_rise发送至第二选择电路32,作为第二选择电路32的控制信号;第二采样电路34在接收到的采样时钟信号dqs为下降沿时,基于第二选择电路32输出的数据信号进行数据采样,采集得到数据
dq_fall,并将数据dq_fall发送至第一选择电路31,作为第一选择电路31的控制信号。
66.进一步的,仍参照图2,第一输入缓冲电路10中包括第一比较器电路11与第一延时电路12,第一比较器电路11与第一延时电路12串联,第一比较器电路11的参考电压输入端与第一参考电压输出端h连接。
67.第二输入缓冲电路20中包括第二比较器电路21与第二延时电路22,第二比较器电路21与第二延时电路22串联,第二比较器电路21的参考电压输入端与第二参考电压输出端l连接。
68.其中,第一比较器电路11的信号输入端与第二比较器电路21的信号输入端连接相同的输入数据信号dq。
69.其中,第一延时元件12可以用于调节dq信号的相位,使第一采样电路33接收到的dq信号与采样时钟信号能够保持同步,从而使得第一采样电路33能够根据采样时钟信号采集到正确的数据。第二延时元件22同样用于调节dq信号的相位,使第二采样电路34接收到的dq信号与采样时钟信号保持同步,从而使得第二采样电路34能够根据采样时钟信号采集到正确的数据。
70.可选的,第一比较器电路11与第二比较器电路21可以采用相同的电路结构,由此可以提高电路匹配程度,节省电路设计成本。
71.可选的,第一延时电路12与第二延时电路22也可以采用相同的电路结构,以提高电路匹配程度,节省电路设计成本。
72.可以理解的是,若均衡电路当前输出的数据为第一采样电路33在采样时钟信号dqs为上升沿时所采集到的数据,则均衡电路前一次输出的数据为第二采样电路34在采样时钟信号dqs为该上升沿的前一个相邻下降沿时所采集到的数据;若均衡电路当前输出的数据为第二采样电路34在采样时钟信号dqs为下降沿时所采集到的数据,则均衡电路前一次输出的数据为第一采样电路33在采样时钟信号dqs为该下降沿的前一个相邻上升沿时所采集到的数据。
73.为了更好的理解本技术实施例,参照图3,图3为本技术实施例中提供的均衡电路在采集数据过程中的波形图。
74.在图3中,dq_vrefdqadd表示第一输入缓冲电路10基于dq信号与第一参考电压h输出的数据,包括dq0、dq1、dq2
……
dq_vrefdqsub表示第二输入缓冲电路20基于dq信号与第二参考电压l输出数据,同样包括dq0、dq1、dq2
……
75.本技术实施例中,当第一采样电路33接收到的采样时钟信号dqs为上升沿时,采集数据dq0,并将dq0发送至第二选择电路32,若数据dq0的值为1,则第二选择电路32通过其输入端a,将第一输入缓冲电路10中产生的数据输出至第二采样电路34,在第二采样电路34接收到的采样时钟信号dqs为下降沿时,即可采集到第一输入缓冲电路10输出的数据dq1;若数据dq0的值为0,则第二选择电路32通过其输入端b,将第二输入缓冲电路20中产生的数据输出至第二采样电路34,在第二采样电路34接收到的采样时钟信号dqs为下降沿时,即可采集到第二输入缓冲电路20输出的数据dq1。
76.同理,在第二采样电路34采集到数据dq1后,便将dq1发送至第一选择电路31,若上述数据dq1的值为1,则第一选择电路31通过其输入端a,将第一输入缓冲电路10中产生的数据输出至第一采样电路33,在第一采样电路33接收到的采样时钟信号dqs为上升沿时,即可
采集到第一输入缓冲电路10输出的数据dq2;若上述数据dq1的值为0,则第一选择电路31通过其输入端b,将第二输入缓冲电路20中产生的数据输出至第一采样电路33,在第一采样电路33接收到的采样时钟信号dqs为上升沿时,即可采集到第二输入缓冲电路20输出的数据dq2。
77.基于上述实施例中所描述的内容,在本技术一种可行的实施方式中,第一参考电压是对基准参考电压进行了增强,第二参考电压则是对基准参考电压进行了减弱。因此,当均衡电路前一次输出的数据为1时,选择参考电压为第一参考电压的第一输入缓冲电路所输出的数据信号进行数据采样;当均衡电路前一次输出的数据为0时,选择参考电压为第二参考电压的第二输入缓冲电路所输出的数据信号进行数据采样,能够有效提升均衡电路的输入电压裕度,从而有效的消除isi,提高写入数据的眼图睁开大小。
78.为了更好的理解本技术实施例,参照图4,图4为本技术实施例中所提供的均衡电路的均衡处理效果示意图。
79.在图4中,可以明显的看出,当均衡电路前一次输出的数据pre_data的值为1时,选择参考电压为第一参考电压vrefdq_add的第一输入缓冲电路所输出的数据信号进行数据采样,均衡电路的输入电压裕度(黑箭头所示)明显大于通过参考电压为基准参考电压vrefdq的输入缓冲电路所输出的数据信号进行数据采样时,上述均衡电路的输入电压裕度(灰箭头所示)。
80.同理,当均衡电路前一次输出的数据pre_data的值为0时,选择参考电压为第二参考电压vrefdq_sub的第二输入缓冲电路所输出的数据信号进行数据采样,均衡电路的输入电压裕度(黑箭头所示)明显大于通过参考电压为基准参考电压vrefdq的输入缓冲电路所输出的数据信号进行数据采样时,上述均衡电路的输入电压裕度(灰箭头所示)。
81.本技术实施例所提供的均衡电路,包括两种采用不同参考电压的输入缓冲电路,在采集数据时,均基于均衡电路前一次输出的数据,从上述两个输入缓冲电路中选择合适的一个输入缓冲电路,然后对所选择的输入缓冲电路所输出的数据信号进行数据采样,可以有效增加均衡电路的输入电压裕度,进而提升接收数据信号的质量。
82.进一步的,基于上述实施例中所描述的均衡电路,本技术实施例中还提供一种数据采集方法,应用于上述实施例中所描述的均衡电路,该方法包括:
83.响应于采样时钟信号,根据均衡电路前一次输出的数据,选择对两个输入缓冲电路中的其中一个输入缓冲电路输出的数据信号进行数据采样,并将采集到的数据作为均衡电路当前输出的数据。
84.可选的,上述方法可以由均衡电路中的选择采样电路执行。例如,均衡电路在输出一次数据后,将输出的数据发送至选择采样电路,该选择采样电路在接收到的采样时钟信号为上升沿或下降沿时,根据接收到的均衡电路前一次输出的数据,选择对两个输入缓冲电路中的其中一个输入缓冲电路输出的数据信号进行数据采样,并将采集到的数据作为均衡电路当前输出的数据。
85.即本技术实施例所提供的数据采集方法,在采集数据时,需要根据均衡电路前一次输出的数据,从均衡电路的两个输入缓冲电路中选择其中一个所输出数据信号进行数据采集,以提前进行数据均衡处理,由此可以更加有效的消除isi,提升接收数据信号的质量。
86.需要说明的是,上述数据采集方法所采用的处理方式可以参照上述实施例中所描
述的均衡电路的工作原理,在此不再赘述。
87.进一步的,基于上述实施例中所描述的均衡电路,本技术实施例中还提供一种存储器,该存储器包括上述实施例中所描述的均衡电路。具体可以参照上述实施例中所描述的均衡电路的工作原理,在此不再赘述。
88.最后应说明的是:以上各实施例仅用以说明本技术的技术方案,而非对其限制;尽管参照前述各实施例对本技术进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本技术各实施例技术方案的范围。

技术特征:


1.一种均衡电路,其特征在于,所述均衡电路包括:第一输入缓冲电路、第二输入缓冲电路以及选择采样电路,所述第一输入缓冲电路与所述第二输入缓冲电路分别与所述选择采样电路连接,且所述第一输入缓冲电路与所述第二输入缓冲电路采用的参考电压不同;所述选择采样电路根据所述均衡电路前一次输出的数据,选择对所述第一输入缓冲电路输出的数据信号或所述第二输入缓冲电路输出的数据信号进行数据采样,并将采集到的数据作为所述均衡电路当前输出的数据。2.根据权利要求1所述的均衡电路,其特征在于,所述均衡电路还包括双参考电压产生器;所述双参考电压产生器包括第一参考电压输出端与第二参考电压输出端;所述第一参考电压输出端与所述第一输入缓冲电路的参考电压输入端连接,所述第二参考电压输出端与所述第二输入缓冲电路的参考电压输入端连接。3.根据权利要求1所述的均衡电路,其特征在于,所述选择采样电路包括选择电路与采样电路,所述选择电路与所述采样电路连接;所述选择电路用于根据所述采样电路发送的数据,选择将所述第一输入缓冲电路输出的数据信号或所述第二输入缓冲电路输出的数据信号输入至所述采样电路;所述采样电路用于对所述选择电路输入的数据信号进行数据采样。4.根据权利要求3所述的均衡电路,其特征在于,所述选择电路包括第一选择电路与第二选择电路,所述采样电路包括第一采样电路与第二采样电路;所述第一选择电路的两个输入端分别与所述第一输入缓冲电路的输出端和所述第二输入缓冲电路的输出端连接,所述第二选择电路的两个输入端分别与所述第一输入缓冲电路的输出端和所述第二输入缓冲电路的输出端连接;所述第一选择电路的输出端与所述第一采样电路的输入端连接,所述第一选择电路的控制端与所述第二采样电路的输出端连接,所述第二选择电路的输出端与所述第二采样电路的输入端连接,所述第二选择电路的控制端与所述第一采样电路的输出端连接。5.根据权利要求4所述的均衡电路,其特征在于,所述第一采样电路将当前采集到的数据发送至所述第二选择电路的控制端,所述第二选择电路基于所述第一采样电路发送的数据,选择将所述第一输入缓冲电路或所述第二输入缓冲电路中的数据输入至所述第二采样电路;所述第二采样电路将当前采集到的数据发送至所述第一选择电路的控制端,所述第一选择电路基于所述第二采样电路发送的数据,选择将所述第一输入缓冲电路或所述第二输入缓冲电路中的数据输入至所述第一采样电路。6.根据权利要求5所述的均衡电路,其特征在于,当所述第一采样电路发送至所述第二选择电路的控制端的数据为1时,所述第二选择电路选择将所述第一输入缓冲电路的输出数据输入至所述第二采样电路;当所述第一采样电路发送至所述第二选择电路的控制端的数据为0时,所述第二选择电路选择将所述第二输入缓冲电路的输出数据输入至所述第二采样电路;当所述第二采样电路发送至所述第一选择电路的控制端的数据为1时,所述第一选择电路选择将所述第一输入缓冲电路的输出数据输入至所述第一采样电路;当所述第二采样电路发送至所述第一选择电路的控制端的数据为0时,所述第一选择电路选择将所述第二
输入缓冲电路的输出数据输入至所述第一采样电路。7.根据权利要求6所述的均衡电路,其特征在于,所述均衡电路还包括采样时钟输入电路,所述采样时钟输入电路的输出端分别与所述第一采样电路和所述第二采样电路的采样时钟输入端连接;所述采样时钟输入电路用于向所述第一采样电路和所述第二采样电路提供采样时钟信号。8.根据权利要求7所述的均衡电路,其特征在于,所述第一采样电路利用所述均衡电路接收到的采样时钟信号的上升沿,对所述第一选择电路输入的数据进行数据采样;所述第二采样电路利用所述均衡电路接收到的采样时钟信号的下降沿,对所述第二选择电路输入的数据进行数据采样。9.根据权利要求8所述的均衡电路,其特征在于,若所述均衡电路当前输出的数据为所述第一采样电路利用所述均衡电路接收到的采样时钟信号的上升沿所采集到的数据,则所述均衡电路前一次输出的数据为所述第二采样电路利用所述均衡电路接收到的采样时钟信号为所述上升沿的前一个相邻下降沿所采集到的数据;若所述均衡电路当前输出的数据为所述第二采样电路利用所述均衡电路接收到的采样时钟信号的下降沿所采集到的数据,则所述均衡电路前一次输出的数据为所述第一采样电路利用所述均衡电路接收到的采样时钟信号为所述下降沿的前一个相邻上升沿所采集到的数据。10.根据权利要求2所述的均衡电路,其特征在于,所述第一输入缓冲电路中包括第一比较器电路与第一延时电路,所述第一比较器电路与所述第一延时电路串联,所述第一比较器电路的参考电压输入端与所述第一参考电压输出端连接;所述第二输入缓冲电路中包括第二比较器电路与第二延时电路,所述第二比较器电路与所述第二延时电路串联,所述第二比较器电路的参考电压输入端与所述第二参考电压输出端连接;所述第一比较器电路的信号输入端与所述第二比较器电路的信号输入端连接相同的输入数据信号。11.根据权利要求10所述的均衡电路,其特征在于,所述第一比较器电路与所述第二比较器电路采用相同的电路结构。12.根据权利要求10所述的均衡电路,其特征在于,所述第一延时电路与所述第二延时电路采用相同的电路结构。13.根据权利要求4至10任一项所述的均衡电路,其特征在于,所述第一选择电路与所述第二选择电路采用相同的电路结构。14.根据权利要求4至10任一项所述的均衡电路,其特征在于,所述第一采样电路与所述第二采样电路采用相同的电路结构。15.根据权利要求1至10任一项所述的均衡电路,其特征在于,所述第一输入缓冲电路采用的参考电压大于所述第二输入缓冲电路采用的参考电压。16.一种数据采集方法,其特征在于,应用于均衡电路,所述均衡电路包括两个输入缓冲电路,所述两个输入缓冲电路采用的参考电压不同;
所述方法包括:响应于采样时钟信号,根据所述均衡电路前一次输出的数据,选择对所述两个输入缓冲电路中的其中一个输入缓冲电路输出的数据信号进行数据采样,并将采集到的数据作为所述均衡电路当前输出的数据。17.一种存储器,其特征在于,所述存储器包括均衡电路,所述均衡电路为权利要求1至13任一项所述的均衡电路。

技术总结


本申请提供一种均衡电路、数据采集方法及存储器,均衡电路包括第一输入缓冲电路、第二输入缓冲电路以及选择采样电路;其中,第一输入缓冲电路与第二输入缓冲电路分别与选择采样电路连接,且第一输入缓冲电路与第二输入缓冲电路采用的参考电压不同;选择采样电路根据均衡电路前一次输出的数据,选择对第一输入缓冲电路或第二输入缓冲电路输出的数据信号进行数据采样,并将采集到的数据作为均衡电路当前输出的数据。即上述均衡电路包括两个不同的输入缓冲电路,选择采样电路在采集数据时,需要根据均衡电路前一次输出的数据,从上述两个输入缓冲电路中选择其中一个所输出数据信号进行数据采集,由此可以更加有效的提升接收数据信号的质量。据信号的质量。据信号的质量。


技术研发人员:

张志强

受保护的技术使用者:

长鑫存储技术有限公司

技术研发日:

2020.09.24

技术公布日:

2022/3/29

本文发布于:2024-09-23 17:22:55,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/3/12526.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:电路   所述   数据   信号
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议