基于FPGA实现的AD1674高精度快速数据采集系统

第5期徐大诏:基于FPGA实现的ADl674高精度快速数据采集系统
・25・
图4
control模块的状态转换圈
本模块采用VHDL语言进行编程,并在Qu—
瞄u・|f
H抽^
tlO.0
n5
够0ST^TVsH0
睁ldkMO移2CE
MI
移3
lC
X1t步tX12_8
Ml
t争5
M0
移6
clkinc
X0移7
M0谚8MI
∥9囝ADDATM2M嘲裕22
圈rddata
M瞄
artus
11环境下进行仿真,时序仿真结果如图5所
示.
内嵌双口RAM的设计
内嵌双口RAM的实现是基于LPM(Library
ofParameterizedModules)设计的,LPM中包含
了很多典型的电路模块,可以用图形或硬件描述语言的形式方便地进行调用,是优秀的版图设计和软件设计的结晶,根据实际的电路设计需要,选
择其中的模块,并根据需要为其设定适当的参数,就能满足自己的设计需要r51.
圉5
control模块的仿真结果
rd…adress[9:.I】=辅珥
..o】亡3芍茛圻r—r-ei一兰融VCCI
%rdd蒿ate符蒜瓤
LED路灯外壳
【11..O】匕=峙常产’‘
w…raddr[9._oi苫辩・・o】匕)瓦丌
i二r-n…珊
LPMRAM
Rdaddfess[】DPI
rden
q[】
data【】
wraddfoss[】wren
图6
LPM_RAM—DP的使用
Vd伽
I-t,
360.
劳OnHnc
M谚lCntclr胶衣树脂
镀锌铁丝生产设备H函2
固lrtd廿
H【
在QuartusⅡ环境下,在megafunction/stor—age库中有三种RAM模块可以选择,分别为LPM—RAM—10,LPM—RAM—DQ,LPM—RAM—手提式割草机
DP.其中LPM—RAM—DP可以构建双端口
RAM,输入,输出完全分开,即数据输入时使用输入地址总线,输出时使用输出地址线,这样可以充
分发挥CPLD/FPGA处理速度高,以及并行处理
的特点,提高数据的吞吐量.为实现设计要求,
LPM—RAM—DP各参数的设定如图6所示.
4地址计数器(addrcnt)的设计
采用VHDL语言来实现,并在Quartus11环境下进行仿真,其时序仿真波形图如7所示.
圈7addrcnt模块的仿真结果
(下转第33页)
大体积混凝土降温
基于FPGA实现的AD1674高精度快速数据采集系统
作者:徐大诏, XU Da-zhao
作者单位:江苏财经职业技术学院,电子工程系,江苏,淮安,223003
刊名:
兰州工业高等专科学校学报
英文刊名:JOURNAL OF LANZHOU POLYTECHNIC COLLEGE
年,卷(期):2009,16(5)
kuse006参考文献(6条)
1.王金友基于CPLD的多通道数据采集系统设计[期刊论文]-微计算机信息 2007(8-2)
2.罗苑棠CPLD/FPGA常用模块与综合系统设计实例精讲 2007
3.陈兵飞;杨碧石基于EPM7128SLC84实现的AD574A采样控制器[期刊论文]-仪表技术 2005(02)
4.杜鹏12 位并行模/ 数转换芯片AD1674 及其应用[期刊论文]-国外电子元器件 2001(08)
5.钱灿荣;聂东1位A /D转换器AD1674的单片机接口技术[期刊论文]-咸宁学院学报(医学版) 2006(03)
6.程明;毕立恒;杨晓光基于CPLD 的数据采集系统的设计[期刊论文]-自动化技术与应用 2007(08)
本文链接:d./Periodical_lzgygdzkxx200905007.aspx

本文发布于:2024-09-23 03:27:12,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/3/106440.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:设计   期刊论文   模块   系统   数据   进行
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议