计算机系统结构试题及答案

计算机系统结构参考资料
一、判断题(本大题共 0 分,共  50  小题,每小题 0  分)
1. 对于 Cache 中的副本与主存储器中的内容能否保持一致,是 Cache 能否可靠
工作的一个关键问题。
2. 通信开销的线性增加模型中,通信开销与处理机数量之间存在一定的函数关系。
3. 为了能够在流水线中顺利执行指令的所有可能组合,而不发生结构相关,通常需要采用流水化功能单元的方法或资源重复的方法。
4. 基本程序块是指一段除了入口和出口以外不包含其他分支的线性代码段。
5. 通道的主要功能包括接受 CPU 的指令,按指令要求与指定的外围设备进行通信。
6. 多核处理器的思想是将大规模并行处理器的处理器集成到同一个芯片内,由各个处理器并行执行不同的进程。
7. 在编译时对分支准确预测有助于对数据冲突的调度。
8. 提高并行性的途径包括数据重复。
9. 流水线技术属于时间重叠的并行途径,是一种在单机和多机系统中采用的提高并行性的基本技术。
10. 字节编址是指以 1 个字节作为编址单位。
11. MPP 系统节点之间的消息传送相对于集系统具有更长的延迟,系统性能更弱。
12. 出现了指令因为等待前面结果,使得后面指令无法继续执行下去的现象, 即相关。
13. 指令级并行是指在源代码或靠近源代码的层次进行并行分析。
14. MPP 的每个计算单元也是相对独立,拥有自己的资源以及系统。
15. 按照计算机的性能和应用特征,现代的计算机主要可分为桌面计算机、服务器型计算机和嵌入式计算机三种类型。
16. 以互连特性为特征,可以把互连网络分为静态互连网络和动态互连网络两类。
17. 在多数计算机中,编译器在对一个源程序或源程序段进行编译是不能确定程序在主存中的实际位置的。
18. 动态分支预测技术能够根据近期转移是否成功的历史记录来预测下一次转移的方向。
19. 一条指令是由操作码和地址码两部分组成的。
20. 根据使用使用目的和系统设计的不同,总线的连接方式可以分为 4 种。
21. 反映外设可靠性能的参数有:可靠性(reliability)、可用性
(availability)和可信性(dependability)。
22. 冗余磁盘阵列技术诞生于 1987 年,由美国加州大学伯克利分校提出。
23. 输入/输出系统是计算机系统中最具多样性和复杂性的部分。
24. 多处理机系统中,包含多个处理机以及完成处理机间通信、协调所需的多个功能部件,
势必涉及到处理机间、处理机和功能部件间的相互连接问题。
25. 向量处理机的基本思想是把两个向量的对应分量并行运算,产生一个结果向量。
26. 从并行性的角度对计算机系统分类的方法有多种,其中经典的分类方法是
M.J.Flynn 教授于 1966 年美国的提出的。

27. T3E 系统具有 210000 个处理单元(PE)。
28. 简单的 load/store 结构是 MIPS 指令集的特点。
29. OGSA 架构中的第四层是 Web 服务。所有网格资源(逻辑的与物理的)都被建模为服务。
30. 影响主存命中率的主要因素包括程序在执行过程中的页地址流分布情况。
31. 虚拟存储器是由主存和联机的外存共同组成的。
32. 除加速比定义衡量 Cache 存储系统性能外,Cache 存储器的平均访问时间是测评存储系统性能的一种更好的指标。
33. 地址映象是将主存储器中的数据分块按某种规则装入 Cache 存储器中,并建立主存储器地址与 Cache 存储器地址之间的对应关系。
34. 由于 Cache 中保存的是主存储器的一部分副本,则有可能在一段时间内, 主存储器中某单元的内容与 Cache 中对应单元的内容出现不一致。
35. 如果从计算机系统组成的角度来划分层次,一般计算机系统都包含 7 层。
36. 设存储模块共 m 块,采用低位交叉编址,则 m+2 地址在第 m+2 块。
37. 在计算机技术中,对本来是存在的事物或属性,但从某种角度看又好像不存在的概念称为透明性。
38. 需要较大的指令带宽和较大的存储空间,这是超长指令字整体传输的要求。
39. 衡量的标准包括:计算机上能连接什么样的 I/O 设备,能连接多少 I/O备。
40. 调度算法的一般目标是:使用最少的处理机、在最短的时间内完成并行程序的执行任务。
41. 计算机上程序执行的时间越少速度就越快,性能就越好。
42. 存储器的主要性能:速度、容量、价格。
43. 计算机系统为改善 CPU 与处理器之间的速度匹配问题,在 CPU 和主存储器之间加入一个高速、小容量的缓冲存储器 Cache,构成 Cache-主存储器的存储系统。
44. 程序在执行过程中的地址流分布情况,其中地址流的分布情况是由程序本身决定的。
45. R4000 处理器是一种流水线处理器,它所实现的 MIPS-3 指令集是一种和
DLX 类似的 32 位指令集 。
46. 要访问存放主存储器、寄存器、堆栈、I/O 接口中的数据,不必对这些存储不见的空间进行编址。
47. 在串行 I/O 无法满足性能需求的情况,通过多个 I/O 通道并行访问多个磁盘的方法就成了很自然的想法,即并行 I/O 技术。
48. 编译后的目标程序通常是从零地址开始分配地址空间,这种地址称为逻辑地址。
49. 为了避免结构相关而将流水线中的所有功能单元完全流水化,或者设置足够的硬件资源,那么所带来的硬件代价可以接受。
50. 尽管访问指令存储器和数据存储器在流水线中占据多个流水周期,但是这些访问存储器的操作是全流水的,所以 R4000 流水线可以在每个时钟周期启动一条新的指令。
二、单项选择题(本大题共 0 分,共 60  小题,每小题 0  分)
1. 由于字长限制,浮点数表示方式所能表示的浮点数个数是有限的、不连续

的,可表示的规格化浮点数的个数应该是可表示的()的个数的与可表示的尾数的个数的乘积。
A. 阶码
B. 补码
C. 原码
D. 机器码
2. 把相联访问变成按地址访问,从而加大快表容量指的是()。
A. 目录表
B. 快慢表
C. 散列函数
3. 处理机数目较少的多处理机,各个处理机可以共享单个集中式存储器指的是
()。
A. 集中式共享存储器系统
B. 分布式式共享存储器系统
C. 共享存储器系统
D. 以上都不是
4. CPU 在执行写操作时,把数据同时写入 Cache 和主存指的是()。
A. 写直达法
B. 写回法
C. 抵触修改法
5. 如果处理机每条指令的处理对象是一个或一对(如两个标量相加)标量,这种处理机称为()。
A. 超标量处理机
B. 标量处理机
C. 非标量处理机
6. 操作数存在堆栈中,指令隐含约定由堆栈指针 SP 寄存器提供堆栈栈顶单元地址,进行读出或写入的是()。
A. 寄存器寻址
B. 主存寻址
C. 堆栈寻址
7. 地址空间可分为()。
A. 虚拟地址空间
B. 主存储器地址空间
C. 辅存地址空间
D. 以上都是
8. ()把主存储器和 Cache 按同样大小划分成块,再将主存储器和 Cache 按同样大小划分成组,每一组由相同的块数组成,然后将主存储器按 Cache 大小分成区,主存储器每个区的组数与 Cache 的组数相同。
A. 全相联映象
B. 直接映象
C. 组相联映象
D. 以上都不是
9. 记录转移历史信息的方法中,缓存转移目标指令的地址的是( )。
A. 转移预测缓存

本文发布于:2024-09-22 10:31:37,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/2/96164.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议