像素电路以及显示装置的制作方法



1.本发明涉及显示技术领域,特别是涉及一种像素电路以及显示装置。


背景技术:



2.随着越来越多的手机用上了oled(organic light-enitting diode,有机发光二极管)屏幕,由于具备自发光有机电激发光二极管,不需背光源、对比度高、厚度薄、视角广、反应速度快、可用于挠曲性面板、使用温度范围广、构造及制程较简单等优异之特性,oled显示屏在人们的生活中越来越常见,正向着大尺寸化发展。
3.目前主流的oled显示驱动电路为7t1c电路,其包含有7个tft(thin film transistor,薄膜晶体管),tft数量太多,占用面积大,留给发光二极管的空间狭小,在显示区尺寸固定的情况下,不利于分辨率的提升。


技术实现要素:



4.本发明提供一种像素电路以及显示装置,其能够减少tft的数量,减少tft的占用面积,有利于分辨率的提升。
5.为解决上述技术问题,本发明提供的第一个技术方案为:提供一种像素电路,包括多个阵列分布的像素单元,每个所述像素单元分别包括:控制单元,所述控制单元连接发光二极管,用于驱动所述发光二极管发光;初始化单元,连接所述控制单元和所述发光二极管,接收初始化信号,并利用所述初始化信号对所述发光二极管进行初始化;其中,所述初始化单元包括:pn结,所述pn结连接所述发光二极管以及初始化信号线,所述初始化信号线用于提供所述初始化信号。
6.其中,所述像素单元包括:存储电容,其包括第一通路端及第二通路端,其中,所述存储电容的所述第一通路端连接所述控制单元,所述存储电容的所述第二通路端连接所述初始化单元;所述初始化单元利用所述初始化信号对所述存储电容进行初始化。
7.其中,响应于所述pn结导通时,利用所述初始化信号对所述发光二极管和所述存储电容进行初始化。
8.其中,所述初始化信号为固定低电平信号;或所述初始化信号为可控电压信号。
9.其中,所述pn结的阳极连接所述发光二极管,所述pn结的阴极连接所述初始化信号线。
10.其中,所述控制单元包括:电源提供单元,接收发光使能信号,并根据所述发光使能信号而为所述像素单元的发光二极管提供电源信号;写入单元,接收扫描信号,并在所述扫描信号的驱动下写入驱动信号;驱动单元,连接所述写入单元和所述电源提供单元,以根据写入的所述驱动信号而利用所述电源信号生成匹配所述驱动信号的驱动电流,从而利用所述驱动电流驱动所述发光二极管。
11.其中,所述电源提供单元包括:第一晶体管,其包括控制端、第一通路端和第二通路端,其中,所述第一晶体管的所述控制端连接发光使能信号线以接收所述发光使能信号,
所述第一晶体管的所述第一通路端连接电源信号线以接收电源信号,所述第一晶体管的所述第二通路端连接至所述驱动单元;其中,所述第一晶体管的所述第二通路端与所述驱动单元的连接点定义为第一节点;第二晶体管,其包括控制端、第一通路端和第二通路端,其中,所述第二晶体管的所述控制端连接发光使能信号线以接收所述发光使能信号,所述第二晶体管的所述第一通路端连接所述驱动单元,所述第二晶体管的所述第二通路端连接所述发光二极管,其中,所述第二晶体管的所述第二通路端与所述发光二极管的连接点定义为第二节点。
12.其中,所述驱动单元包括:第三晶体管,其包括控制端、第一通路端和第二通路端,其中,所述第三晶体管的所述控制端连接所述电源提供单元,所述第三晶体管的所述第一通路端连接所述第一节点,所述第三晶体管的所述第二通路端连接所述电源提供单元。
13.其中,所述写入单元包括:第四晶体管,其包括控制端、第一通路端和第二通路端,其中,所述第四晶体管的所述控制端连接扫描信号线以接收所述扫描信号,所述第四晶体管的第一通路端连接驱动信号线,以接收所述驱动信号,所述第四晶体管的第二通路端连接所述第一节点;第五晶体管,其包括控制端、第一通路端和第二通路端,其中,所述第五晶体管的所述控制端连接扫描信号线以接收所述扫描信号,所述第五晶体管的第一通路端连接所述驱动单元,所述第五晶体管的第二通路端连接所述电源提供单元。
14.为解决上述技术问题,本发明提供的第一个技术方案为:提供一种显示装置,其包括芯片,像素电路,连接所述芯片,所述像素电路包括如上述任一项所述的像素电路。
15.本发明的有益效果,区别于现有技术,本发明的方法通过pn结实现初始化功能,去掉了初始化单元中的tft,以此减少tft的数量,减少tft的占用面积,有利于分辨率的提升。
附图说明
16.为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图,其中:
17.图1为本发明像素电路的第一实施例的功能模块示意图;
18.图2为本发明像素电路的第二实施例的功能模块示意图;
19.图3为本发明像素电路的第三实施例的功能模块示意图;
20.图4为本发明像素电路的一实施例的具体结构示意图;
21.图5是图4所示的像素电路的时序波形图;
22.图6是初始化阶段t1像素电路工作原理示意图;
23.图7是写入阶段t2像素电路工作原理示意图;
24.图8是发光阶段t3像素电路工作原理示意图;
25.图9本发明显示装置的结构示意图。
26.其中,11:控制单元,12:初始化单元,s:初始化信号,d:发光二极管,c:存储电容,111:电源提供单元,en:发光使能信号,vdate:驱动信号,elvdd:电源信号,112:写入单元,s1:扫描信号,113:驱动单元,n1:第一节点,n2:第二节点,m1:第一晶体管,m2:第二晶体管,m3:第三晶体管,m4:第四晶体管,m5:第五晶体管。
27.具体实施方法
28.本技术中的术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”、“第三”的特征可以明示或者隐含地包括至少一个该特征。本技术的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。本技术实施例中所有方向性指示(诸如上、下、左、右、前、后
……
)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。
29.在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本技术的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。
30.下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本技术的一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
31.请参见图1,为本发明像素电路的一实施例的功能模块示意图,该像素电路可应用于oled(organic light-emitting diode,有机发光二极管)显示面板中,像素电路包括多个阵列分布的像素单元,每个所述像素单元分别包括:控制单元11、初始化单元12和发光二极管d。其中,所述控制单元11连接发光二极管d,用于驱动所述发光二极管d发光。初始化单元12连接所述控制单元11和所述发光二极管d,接收初始化信号s,并利用所述初始化信号s对所述发光二极管d进行初始化。
32.具体的,所述初始化单元12包括:pn结,所述pn结连接所述发光二极管d以及初始化信号线,所述初始化信号线用于提供所述初始化信号s。
33.进一步的,像素单元还包括存储电容c,如图2所示,存储电容c包括第一通路端及第二通路端,其中,存储电容c的第一通路端连接控制单元11,存储电容c的第二通路端连接所述初始化单元12。所述初始化单元12利用所述初始化信号s对所述存储电容c进行初始化。
34.具体的,在初始化阶段,初始化单元12同时对存储电容c以及发光二极管d进行初始化。
35.在一实施例中,响应于所述pn结导通时,利用所述初始化信号s对所述发光二极管d和所述存储电容c进行初始化。具体的,所述初始化信号s为固定低电平信号;或所述初始化信号为可控电压信号。在一实施例中,初始化信号线为扫描线,在初始化状态时,初始化信号线提供的初始化信号s为固定低电平信号;在另一实施例中,初始化信号线为基准电压线,在初始状态时,初始化信号线提供的初始化信号s为可控电压信号vref。
36.如图1及图2所示,pn结的阳极(也即p点)连接发光二极管d,所述pn结的阴极(也即
n点)连接所述初始化信号线。具体的,pn结的阳极(也即p点)连接发光二极管d的阳极和存储电容c,在初始化状态时,提供初始化信号s使得pn结导通,此时给发光二极管d的阳极以及存储电容c提供一个负电压,进而对发光二极管d以及存储电容c进行初始化。对发光二极管d以及存储电容c进行初始化,可以清除残余电位,有利于提高对比度。
37.图1及图2所示的实施例中,将初始化单元12设置为pn结,用pn结实现初始化,减少tft的数量,减少tft的占用面积,有利于分辨率的提升。
38.在一实施例中,如图3所示,控制单元11还包括:电源提供单元111、写入单元112以及驱动单元113。其中,电源提供单元111接收发光使能信号en,并根据所述发光使能信号en而为所述像素单元的发光二极管d提供电源信号elvdd。写入单元112接收扫描信号s1,并在扫描信号s1的驱动下写入驱动信号vdate。驱动单元113连接所述写入单元112和所述电源提供单元111,以根据写入的所述驱动信号vdate而利用所述电源信号elvdd生成匹配所述驱动信号vdate的驱动电流i,从而利用所述驱动电流i驱动所述发光二极管d。
39.具体的,请结合图4,电源提供单元111包括:第一晶体管m1和第二晶体管m2。其中,第一晶体管m1包括控制端、第一通路端和第二通路端,第一晶体管m1的所述控制端连接发光使能信号线以接收所述发光使能信号en,所述第一晶体管m1的所述第一通路端连接电源信号线以接收电源信号elvdd,所述第一晶体管m1的所述第二通路端连接至所述驱动单元113;其中,所述第一晶体管m1的所述第二通路端与所述驱动单元113的连接点定义为第一节点n1。第二晶体管m2包括控制端、第一通路端和第二通路端。所述第二晶体管m2的所述控制端连接发光使能信号线以接收所述发光使能信号en,所述第二晶体管m2的所述第一通路端连接所述驱动单元113,所述第二晶体管m2的所述第二通路端连接所述发光二极管d,其中,所述第二晶体管m2的所述第二通路端与所述发光二极管d的连接点定义为第二节点n2。
40.驱动单元113包括:第三晶体管m3。第三晶体管m3包括控制端、第一通路端和第二通路端。所述第三晶体管m3的所述控制端连接所述电源提供单元111,所述第三晶体管m3的所述第一通路端连接所述第一节点n1,所述第三晶体管m3的所述第二通路端连接所述电源提供单元111。具体的,第三晶体管m3的所述控制端连接第五晶体管m5的第一通路端,第三晶体管m3的第二通路端连接第五晶体管m5的第二通路端。
41.写入单元112包括:第四晶体管m4和第五晶体管m5。第四晶体管m4包括控制端、第一通路端和第二通路端。所述第四晶体管m4的所述控制端连接扫描信号线以接收所述扫描信号s1,所述第四晶体管m4的第一通路端连接驱动信号线,以接收所述驱动信号vdate,所述第四晶体管m4的第二通路端连接所述第一节点n1。第五晶体管m5包括控制端、第一通路端和第二通路端。所述第五晶体管m5的所述控制端连接扫描信号线以接收所述扫描信号s1,所述第五晶体管m5的第一通路端连接所述驱动单元113(具体连接第三晶体管m3的控制端),所述第五晶体管m5的第二通路端连接电源提供单元111(具体连接第二晶体管m2的第一通路端)。
42.请参见图5,为本发明像素电路的时序波形图。具体的,本发明所示的像素电路在工作时,包括初始化阶段t1、写入阶段t2及发光阶段t3。
43.进一步地,在初始化阶段t1时,请结合图6,扫描信号s1为高电平,第四晶体管m4和第五晶体管m5截止;发光使能信号en为高电平,第一晶体管m1及第二晶体管m2截止。初始化信号s为低电平,控制pn结导通,进而给发光二极管d的阳极以及存储电容c提供一个负电
压,进而对发光二极管d以及存储电容c进行初始化,为写入阶段做准备。对发光二极管d以及存储电容c进行初始化,可以清除残余电位,有利于提高对比度。
44.在写入阶段t2时,请结合图7,初始化信号s为高电平,pn结截止,扫描信号s1为低电平,第四晶体管m4和第五晶体管m5导通;发光使能信号en为高电平,第一晶体管m1及第二晶体管m2截止。由于第四晶体管m4和第五晶体管m5导通,驱动信号vdate控制第三晶体管m3导通,此时驱动信号vdate通过第四晶体管m4、第五晶体管m5以及第三晶体管m3给存储电容c充电。需要说明的是,第四晶体管m4和第五晶体管m5由扫描信号s1控制而处于导通状态,存储到存储电容c中的电压会经过第三晶体管m3,受第三晶体管m3的阈值电压的影响,因此实际充入存储电容c的电压不是vdate,而是vdate-|vth|,vth为第三晶体管m3的阈值电压。
45.在发光阶段t3时,请结合图8,初始化信号s为高电平,pn结截止,扫描信号s1为高电平,第四晶体管m4和第五晶体管m5截止;发光使能信号en为低电平,第一晶体管m1及第二晶体管m2导通,电源信号elvdd通过第三晶体管m3、第一晶体管m1及第二晶体管m2提供驱动电流i以驱动所述发光二极管d发光。
46.如图4所示,本技术提供的像素电路利用pn结实现初始化功能,包括5个tft,减少了tft的数量,显示区空间得以释放,在panel显示区尺寸固定的情况下,更有利于分辨率的提升。并且本技术的制程容易实现,可行性高。
47.请参见图9,为本发明显示装置的结构示意图。显示装置401包括芯片403以及上述任一实施例中的像素电路402,芯片403连接像素电路402。显示装置401的其他器件及功能与现有显示装置401的器件及功能相同,在此不再赘述。
48.具体的,显示装置401可以为双面显示装置、柔性显示装置、全面屏显示装置中任一种。柔性显示装置可以应用于弯曲的电子设备;双面显示装置可以应用于为使显示装置两侧的人员都能看到显示内容的装置;全面屏显示装置可以应用于全面屏手机或其他装置,在此不做限定。
49.本发明的显示装置401具体可以应用于手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。对于显示装置的其他必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
50.在本发明各实施例中,像素电路只描述了部分相关电路,其他结构与现有技术中的像素电路的结构相同,在此不再赘述。
51.本技术提供的像素电路利用pn结实现初始化功能,包括5个tft,减少了tft的数量,显示区空间得以释放,在panel显示区尺寸固定的情况下,更有利于分辨率的提升。并且本技术的制程容易实现,可行性高。
52.以上仅为本发明的实施方法,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

技术特征:


1.一种像素电路,其特征在于,包括多个阵列分布的像素单元,每个所述像素单元分别包括:控制单元,所述控制单元连接发光二极管,用于驱动所述发光二极管发光;初始化单元,连接所述控制单元和所述发光二极管,接收初始化信号,并利用所述初始化信号对所述发光二极管进行初始化;其中,所述初始化单元包括:pn结,所述pn结连接所述发光二极管以及初始化信号线,所述初始化信号线用于提供所述初始化信号。2.根据权利要求1所述的像素电路,其特征在于,所述像素单元包括:存储电容,其包括第一通路端及第二通路端,其中,所述存储电容的所述第一通路端连接所述控制单元,所述存储电容的所述第二通路端连接所述初始化单元;所述初始化单元利用所述初始化信号对所述存储电容进行初始化。3.根据权利要求2所述的像素电路,其特征在于,响应于所述pn结导通时,利用所述初始化信号对所述发光二极管和所述存储电容进行初始化。4.根据权利要求3所述的像素电路,其特征在于,所述初始化信号为固定低电平信号;或所述初始化信号为可控电压信号。5.根据权利要求3所述的像素电路,其特征在于,所述pn结的阳极连接所述发光二极管,所述pn结的阴极连接所述初始化信号线。6.根据权利要求1~5任一项所述的像素电路,其特征在于,所述控制单元包括:电源提供单元,接收发光使能信号,并根据所述发光使能信号而为所述像素单元的发光二极管提供电源信号;写入单元,接收扫描信号,并在所述扫描信号的驱动下写入驱动信号;驱动单元,连接所述写入单元和所述电源提供单元,以根据写入的所述驱动信号而利用所述电源信号生成匹配所述驱动信号的驱动电流,从而利用所述驱动电流驱动所述发光二极管。7.根据权利要求6所述的像素电路,其特征在于,所述电源提供单元包括:第一晶体管,其包括控制端、第一通路端和第二通路端,其中,所述第一晶体管的所述控制端连接发光使能信号线以接收所述发光使能信号,所述第一晶体管的所述第一通路端连接电源信号线以接收电源信号,所述第一晶体管的所述第二通路端连接至所述驱动单元;其中,所述第一晶体管的所述第二通路端与所述驱动单元的连接点定义为第一节点;第二晶体管,其包括控制端、第一通路端和第二通路端,其中,所述第二晶体管的所述控制端连接发光使能信号线以接收所述发光使能信号,所述第二晶体管的所述第一通路端连接所述驱动单元,所述第二晶体管的所述第二通路端连接所述发光二极管,其中,所述第二晶体管的所述第二通路端与所述发光二极管的连接点定义为第二节点。8.根据权利要求7所述的像素电路,其特征在于,所述驱动单元包括:第三晶体管,其包括控制端、第一通路端和第二通路端,其中,所述第三晶体管的所述控制端连接所述电源提供单元,所述第三晶体管的所述第一通路端连接所述第一节点,所述第三晶体管的所述第二通路端连接所述电源提供单元。
9.根据权利要求7所述的像素电路,其特征在于,所述写入单元包括:第四晶体管,其包括控制端、第一通路端和第二通路端,其中,所述第四晶体管的所述控制端连接扫描信号线以接收所述扫描信号,所述第四晶体管的第一通路端连接驱动信号线,以接收所述驱动信号,所述第四晶体管的第二通路端连接所述第一节点;第五晶体管,其包括控制端、第一通路端和第二通路端,其中,所述第五晶体管的所述控制端连接扫描信号线以接收所述扫描信号,所述第五晶体管的第一通路端连接所述驱动单元,所述第五晶体管的第二通路端连接所述电源提供单元。10.一种显示装置,其特征在于,其包括:芯片,像素电路,连接所述芯片,所述像素电路包括如权利要求1-9任一项所述的像素电路。

技术总结


本发明提供一种像素电路以及显示装置,像素电路包括多个阵列分布的像素单元,每个所述像素单元分别包括:控制单元,所述控制单元连接发光二极管,用于驱动所述发光二极管发光;初始化单元,连接所述控制单元和所述发光二极管,接收初始化信号,并利用所述初始化信号对所述发光二极管进行初始化;其中,所述初始化单元包括:PN结,所述PN结连接所述发光二极管以及初始化信号线,所述初始化信号线用于提供所述初始化信号。本发明的方法通过PN结实现初始化功能,去掉了初始化单元中的TFT,以此减少TFT的数量,减少TFT的占用面积,有利于分辨率的提升。的提升。的提升。


技术研发人员:

杨文武 李建雷 袁海江

受保护的技术使用者:

惠科股份有限公司

技术研发日:

2022.05.10

技术公布日:

2022/10/18

本文发布于:2024-09-22 12:53:35,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/2/9338.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:所述   晶体管   初始化   单元
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议