FPGA开发板说明

EP3C16Q240C8 FPGA//NIOS开发板用户手册
V1.0    5.3,2011
目录
一、简介 (3)
二、开发板照片及资源描述 (3)
2.1 EP3C16Q240C8芯片资源描述 (3)
2.2 照片及引脚分配 (4)
2.3 功能描述 (6)
2.4 硬件电路详解 (7)
1.EP3C16 FPGA各个bank (7)
2.存储器FLASH电路 (8)
3.存储器SDRAM电路 (9)
4.存储地SRAM电路 (10)
5.配置部分电路 (11)
6.时钟及复位部分电路 (11)
7.电源部分电路 (12)
8.AD采样部分电路 (13)
9.双极性电机驱动电路 (13)
10.以太网部分驱动电路 (14)
11.Can通讯部分驱动电路 (15)
12.串口通讯部分驱动电路 (15)
13.编码计数部分电路 (15)
14.其它部分电路 (16)
三、使用注意事项 (16)
3.1 电源 (16)
3.2 JTAG拔插方法 (16)
3.3 软件说明 (17)
3.4 引脚配置 (17)
四、开发板关键模块测试注意事项 (17)
4.1 JTAG测试 (17)
4.2 EPCS测试 (17)
4.3 存储器SDRAM测试 (17)
4.4 存储器SRAM测试 (18)
4.5 存储器FLASH测试 (18)
一、简介
EP3C16Q240C8-FPGA开发板采用Altera公司推出的CYCLONE3系列芯片EP3C16Q240C8芯片作为核心处理器进行设计,本开发板是目前市场上高端的FPGA/NIOS系列开发板,资源较多,用户可用IO数量也比较多,是3代的最新产品,比较适合做研究用。本开发板可以完成的功能主要包括双极性直流电机的控制、以太网通信、正交编码采集、CAN通信、超大数据存储(其中SDRAM-256Mbit、SRAM-16Mbit、FLASH-64Mbit、EPCS-16Mbit)、串口通信等等。
二、开发板照片及资源描述
2.1 EP3C16Q240C8芯片资源描述
Altera的最新芯片都采用逻辑单元作为衡量内部的资源,不同于以往的,多少万门的概念,请大家注意。换算的比例:
EP2C5等效23万门;EP2C8等效42万门;EP3C16等效90万门;可以访问Altera公司官方网址获得最新消,
/products/devices/dev-index.jsp
表1三款芯片资源对比
2.2 照片及引脚分配
由于开发板主芯片EP3C16所有bank的引脚配置电压都为3.3V,所以VCCIO
都为3.3V,考虑到后面会详细介绍其他IO引脚的接法,这里仅仅列出VCC、GND引脚列表。
GND GND VCC_3.3 VCC_2.5 VCC_1.2
8 125 7 58 10
11 130 15 178 40
16 138 35    3 53
36 141 47 123 61
42 156 66 74
48 165 77 115
54 172 96 129
62 191 104 140
67 193 124 163
75 205 136 190
79 208 154 204
97 215 170 228
105 227 192 60
116 229 206 180
59 179 213    1
2 122 225 121
表2开发板引脚对应表

本文发布于:2024-09-22 15:31:52,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/2/89102.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:电路   开发板   部分   引脚   芯片   资源   照片
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议