针对省电模式将电源分组的制作方法


针对省电模式将电源分组
1.交叉引用
2.本专利申请要求纳姆(nam)等人于2020年6月20日提交的标题为“针对睡眠模式将电源分组(grouping power supplies for a sleep mode)”的第16/890,819号美国专利申请的优先权,所述申请转让给本受让人,且明确地以全文引用的方式并入本文中。


背景技术:



3.下文总体上涉及一或多个存储器系统,且更确切的说,涉及针对省电模式将电源分组。
4.存储器装置广泛用于将信息存储在例如计算机、无线通信装置、相机、数字显示器等各种电子装置中。通过将存储器装置内的存储器单元编程到各种状态来存储信息。例如,二进制存储器单元可编程到两种支持状态中的一种,常常由逻辑1或逻辑0来表示。在一些实例中,单个存储器单元可支持多于两个状态,所述状态中的任一个可被存储。为了存取所存储的信息,装置的组件可读取或感测存储器装置中的至少一个所存储状态。为了存储信息,装置的组件可写入或编程存储器装置中的状态。
5.存在各种类型的存储器装置,包含磁性硬盘、随机存取存储器(ram)、只读存储器(rom)、动态ram(dram)、同步动态ram(sdram)、铁电ram(feram)、磁性ram(mram)、电阻式ram(rram)、快闪存储器、相变存储器(pcm)等。存储器装置可为易失性或非易失性的。例如feram的非易失性存储器即使在无外部电源存在下仍可维持所存储的逻辑状态很长一段时间。例如dram的易失性存储器装置在与外部电源断开连接时可能会丢失它们所存储的状态。feram能够实现类似于易失性存储器的密度,但可具有非易失性特性,这是因为使用铁电电容器作为存储装置。
附图说明
6.图1示出根据本文所公开的实例的支持针对省电模式将电源分组的系统的实例。
7.图2示出根据本文所公开的实例的支持针对省电模式将电源分组的存储器裸片的实例。
8.图3a和3b示出根据本文所公开的实例的支持针对省电模式将电源分组的铁电存储器单元的非线性电特性的实例。
9.图4示出根据本文所公开的实例的支持针对省电模式将电源分组的时序图的实例。
10.图5示出根据本文所公开的实例的支持针对省电模式将电源分组的时序图的实例。
11.图6示出根据本文所公开的实例的支持针对省电模式将电源分组的电压修改配置的实例。
12.图7示出根据本文所公开的实例的支持针对省电模式将电源分组的电路图的实例。
13.图8示出根据本公开的各方面的支持针对省电模式将电源分组的存储器装置的框图。
14.图9和10示出根据本文所公开的实例的流程图,示出了支持针对省电模式将电源分组的一或多种方法。
具体实施方式
15.一些存储器装置(例如,铁电存储器装置)使用多个内部电源产生较高电压以用于存储器单元写入和/或读取程序。在一些情况下,存储器装置可进入待机模式或睡眠模式(例如,深睡模式),例如以便省电或防止过度使用。在进入深睡模式时,存储器装置(例如,存储器装置的控制器)可将内部电源的相应电压电平修改为相应的较低电压电平,并且可在深睡模式期间将内部电源维持在相应的不同电压电平(例如,较低电压电平)。在一些情况下,如果内部电源的相应电压电平在不考虑修改顺序或次序的情况下修改,那么电压修改可能导致一些铁电存储器单元处数据丢失,或者可能导致存储器装置的一或多个组件处的闩锁(例如,由于一或多个组件中在正供应电压和较低供应电压或地之间形成低阻抗路径的结的正向偏置)。
16.为了减轻在深睡进入或退出期间与存储器装置的组件内的闩锁或正向偏置相关联的可能影响,存储器装置可配置有内部电源组,其电压电平可以根据通过裸片上定时器传信的组次序依次修改。例如,当存储器装置进入深睡模式时,第一内部电源组的相应电压电平可在第一时间修改为相应外部电源电压电平,第二内部电源组的相应电压电平可在第二时间修改为相应外部电源电压电平,以此类推。当存储器装置退出深睡模式时,可以按照与深睡进入组次序相反的组次序将内部电压供应器组从相应外部电源电压电平修改为相应操作电压电平。
17.电压修改机制可包含一或多个泄放电路和一或多个箝位电路,其中箝位电路可通过比较相应的内部电源电压电平和与相应外部电源电压相关的阈值来启用(例如,使得在内部电源电压在外部电源电压的阈值内时箝位电路可以启用)。内部电压供应器以此方式根据组排序和修改可支持省电,减少或防止正向偏置或闩锁的损坏作用,减少存储器单元数据丢失(例如,增加单元安全性和可靠性),并且在退出深睡模式时减小峰值电流。
18.本公开的特征首先在参考图1-2所描述的存储器系统和裸片的上下文中描述。本公开的特征在参考图3-7所描述的铁电存储器单元的非线性电特性、时序图、电压修改配置和电路图的上下文中描述。本公开的这些和其它特征进一步由参考图8-10所描述的与针对省电模式将电源分组有关的设备图和流程图示出,并参考所述设备图和流程图描述。
19.图1示出根据本文所公开的实例的支持针对省电模式将电源分组的系统100的实例。系统100可包含主机装置105、存储器装置110和耦合主机装置105与存储器装置110的多个信道115。系统100可包含一或多个存储器装置110,但是所述一或多个存储器装置110的各方面可以在单个存储器装置(例如,存储器装置110)的上下文中加以描述。
20.系统100可包含电子装置的部分,例如计算装置、移动计算装置、无线装置、图形处理装置、车辆或其它系统。例如,系统100可示出计算机、笔记本电脑、平板电脑、智能手机、移动电话、可穿戴装置、因特网连接装置、车辆控制器等等的各方面。存储器装置110可以是系统中可用于存储系统100的一或多个其它组件的数据的组件。
21.系统100的至少部分可为主机装置105的实例。主机装置105可为处理器或使用存储器来执行过程的装置内(例如计算装置、移动计算装置、无线装置、图形处理装置、计算机、笔记本电脑、平板电脑、智能手机、移动电话、可穿戴装置、因特网连接装置、车辆控制器或某一其它固定或便携式电子装置以及其它实例内)的其它电路的实例。在一些实例中,主机装置105可以指实施外部存储器控制器120的功能的硬件、固件、软件或其组合。在一些实例中,外部存储器控制器120可称为主机或主机装置105。
22.存储器装置110可为可用于提供可由系统100使用或参考的物理存储器地址/空间的独立装置或组件。在一些实例中,存储器装置110可配置成配合一或多个不同类型的主机装置起作用。主机装置105与存储器装置110之间的信令可用于支持以下各者中的一或多者:调制信号的调制方案、用于传达信号的各种引脚配置、用于主机装置105和存储器装置110的物理封装的各种外观尺寸、主机装置105与存储器装置110之间的时钟信令及同步、定时惯例,或其它因素。
23.存储器装置110可用于存储用于主机装置105的组件的数据。在一些实例中,存储器装置110可充当主机装置105的从属型装置(例如,通过外部存储器控制器120对由主机装置105提供的命令作出响应且执行所述命令)。此类命令可包含用于写入操作的写入命令、用于读取操作的读取命令、用于刷新操作的刷新命令或其它命令中的一或多个。在一些情况下,来自主机装置105的命令可指示存储器装置110进入睡眠模式。例如,主机装置105可指示存储器装置110进入睡眠模式,其中一些存储器装置功能关闭,并且其中一些其它存储器装置功能仍然可操作。另外或替代地,主机装置105可指示存储器装置110进入深睡模式,其中除最关键的存储器装置功能、电源和电压外,所有其它都关闭。
24.主机装置105可包含外部存储器控制器120、处理器125、基本输入/输出系统(bios)组件130中的一或多个或例如一或多个外围组件或一或多个输入/输出控制器等其它组件。主机装置的组件可使用总线135彼此耦合。
25.处理器125可用于对系统100的至少部分或主机装置105的至少部分提供控制或其它功能性。处理器125可为通用处理器、数字信号处理器(dsp)、专用集成电路(asic)、现场可编程门阵列(fpga)或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件,或这些组件的组合。在此类实例中,处理器125可为中央处理单元(cpu)、图形处理单元(gpu)、通用gpu(gpgpu)或芯片上系统(soc)的实例,以及其它实例。在一些实例中,外部存储器控制器120可由处理器125实施,也可以是所述处理器的一部分。
26.bios组件130可以是包含作为固件操作的bios的软件组件,其可初始化且运行系统100或主机装置105的各种硬件组件。bios组件130还可管理处理器125与系统100或主机装置105的各种组件之间的数据流。bios组件130可包含存储于只读存储器(rom)、快闪存储器或其它非易失性存储器中的一或多个中的程序或软件。
27.存储器装置110可包含装置存储器控制器155及一或多个存储器裸片160(例如,存储器芯片)以支持用于数据存储的所需容量或指定容量。每一存储器裸片160可包含本地存储器控制器165(例如,本地存储器控制器165-a、本地存储器控制器165-b、本地存储器控制器165-n)及存储器阵列170(例如,存储器阵列170-a、存储器阵列170-b、存储器阵列170-n)。存储器阵列170可为存储器单元的集合(例如,一或多个栅格、一或多个存储体、一或多个拼块、一或多个区段),其中每一存储器单元可用于存储至少一个数据位。包含两个或更
多个存储器裸片的存储器装置110可称为多裸片存储器或多裸片封装或多芯片存储器或多芯片封装。在一些情况下,存储器裸片可包含裸片上定时器,其可产生可供存储器裸片的组件使用(例如,当执行一或多个程序时)的定时或时钟脉冲。
28.装置存储器控制器155可包含可用于控制存储器装置110的操作的电路、逻辑或组件。装置存储器控制器155可包含使得存储器装置110能够执行各种操作的硬件、固件或指令,且可用于接收、传输或执行与存储器装置110的组件相关的命令、数据或控制信息。装置存储器控制器155可用于与外部存储器控制器120、所述一或多个存储器裸片160或处理器125中的一或多者通信。在一些实例中,装置存储器控制器155可结合存储器裸片160的本地存储器控制器165控制本文中所描述的存储器装置110的操作。装置存储器控制器155(例如,或其它存储器控制器)可在进入睡眠模式(例如,深睡模式)(例如,基于从主机装置105接收到的命令)时控制存储器装置110的一或多个组件的操作。
29.在一些实例中,存储器装置110可从主机装置105接收数据或命令或这两者。例如,存储器装置110可接收指示存储器装置110存储用于主机装置105的数据的写入命令或指示存储器装置110将存储于存储器裸片160中的数据提供到主机装置105的读取命令。
30.本地存储器控制器165(例如,在存储器裸片160本地)可用于控制存储器裸片160的操作。在一些实例中,本地存储器控制器165可用于与装置存储器控制器155通信(例如,接收或传输数据或命令或这两者)。在一些实例中,存储器装置110可不包含装置存储器控制器155,且本地存储器控制器165或外部存储器控制器120可执行本文中所描述的各种功能。由此,本地存储器控制器165可用于与装置存储器控制器155、其它本地存储器控制器165或直接与外部存储器控制器120或处理器125或其组合通信。可包含于装置存储器控制器155或本地存储器控制器165或这两者中的组件的实例可包含用于接收信号(例如,从外部存储器控制器120)的接收器、用于传输信号(例如,到外部存储器控制器120)的传输器、用于解码或解调所接收信号的解码器、用于编码或调制要传输的信号的编码器,或可用于支持装置存储器控制器155或本地存储器控制器165或这两者的所描述操作的各种其它电路或控制器。
31.外部存储器控制器120可用于使得能够在系统100或主机装置105的组件(例如,处理器125)与存储器装置110之间传达信息、数据或命令中的一或多者。外部存储器控制器120可转换或转译在主机装置105的组件与存储器装置110之间交换的通信。在一些实例中,外部存储器控制器120或系统100的其它组件或主机装置105或本文中所描述的功能可由处理器125实施。例如,外部存储器控制器120可为由处理器125或系统100的其它组件或主机装置105实施的硬件、固件或软件或其某一组合。尽管外部存储器控制器120描绘为在存储器装置110外部,但在一些实例中,外部存储器控制器120或本文中所描述的功能可由存储器装置110的一或多个组件(例如,装置存储器控制器155、本地存储器控制器165)实施,反之亦可。
32.主机装置105的组件可使用一或多个信道115与存储器装置110交换信息。信道115可用于支持外部存储器控制器120和存储器装置110之间的通信。每个信道115可以是在主机装置105和存储器装置之间载送信息的传输介质的实例。每个信道115可包含与系统100的组件相关联的端子之间的一或多个信号路径或传输介质(例如,导体)。信号路径可以是可用于载送信号的导电路径的实例。例如,信道115可包含第一端子,所述第一端子包含在
主机装置105处的一或多个引脚或衬垫和在存储器装置110处的一或多个引脚或衬垫。引脚可以是系统100的装置的导电输入或输出点的实例,并且引脚可用于充当信道的部分。
33.信道115(及相关联的信号路径和端子)可专门用于传达一或多种类型的信息。例如,信道115可包含一或多个命令和地址(ca)信道186、一或多个时钟信号(ck)信道188、一或多个数据(dq)信道190、一或多个其它信道192,或其组合。在一些实例中,信令可以使用单倍数据速率(sdr)信令或双倍数据速率(ddr)信令通过信道115传达。在sdr信令中,信号的一个调制符号(例如,信号电平)可以针对每个时钟循环寄存(例如,在时钟信号的上升或下降边沿上)。在ddr信令中,信号的两个调制符号(例如,信号电平)可以针对每个时钟循环寄存(例如,在时钟信号的上升边沿和下降边沿两者上)。
34.在一些实例中,ca信道186可用于在主机装置105和存储器装置110之间传送命令,包含与命令相关联的控制信息(例如,地址信息)。例如,ca信道186可包含具有所需数据的地址的读取命令。在一些实例中,ca信道186可包含任何数目的信号路径,用于对一或多个地址或命令数据解码(例如,八个或九个信号路径)。
35.在一些实例中,时钟信号信道188可用于在主机装置105和存储器装置110之间传达一或多个时钟信号。每个时钟信号可用于在高状态和低状态之间振荡,并且可支持主机装置105和存储器装置110的动作之间的协调(例如,在时间方面)。在一些实例中,时钟信号可以是单端的。在一些实例中,时钟信号可提供用于存储器装置110的命令和寻址操作或存储器装置110的其它系统范围操作的定时参考。因此,时钟信号可以称为控制时钟信号、命令时钟信号或系统时钟信号。系统时钟信号可由系统时钟产生,所述系统时钟可包含一或多个硬件组件(例如,振荡器、晶体、逻辑门、晶体管)。
36.为了减轻在深睡进入或退出期间与存储器装置110的组件内的闩锁或正向偏置相关联的可能影响,存储器装置110可配置有内部电源组,其电压电平可以根据通过裸片上定时器传信的组次序依次修改。例如,当存储器装置110进入深睡模式时,第一内部电源组的相应电压电平可在第一时间修改为相应外部电源电压电平,第二内部电源组的相应电压电平可在第二时间修改为相应外部电源电压电平,以此类推。当存储器装置110退出深睡模式时,可以按照与深睡进入组次序相反的组次序将内部电压供应器组从相应外部电源电压电平修改为相应操作电压电平。
37.电压修改机制可包含一或多个泄放电路和一或多个箝位电路,其中箝位电路可通过比较相应的内部电源电压电平和与相应外部电源电压相关的阈值来启用(例如,使得在内部电源电压在外部电源电压的阈值内时箝位电路可以启用)。内部电压供应器以此方式根据组排序和修改可支持省电,减少或防止正向偏置或闩锁的损坏作用,减少存储器单元数据丢失(例如,增加单元安全性和可靠性),并且在退出深睡模式时减小峰值电流。
38.图2示出根据本文所公开的实例的支持针对省电模式将电源分组的存储器裸片200的实例。存储器裸片200可以是参考图1所描述的存储器裸片160的实例。在一些实例中,存储器裸片200可以称为存储器芯片、存储器装置或电子存储器设备。存储器裸片200可包含各自可编程为存储不同逻辑状态(例如,编程为一组两个或更多个可能状态中的一个)的一或多个存储器单元205。例如,存储器单元205可用于每次存储一个信息位(例如,逻辑0或逻辑1)。在一些实例中,存储器单元205(例如,多层级存储器单元)可用于每次存储超过一个信息位(例如,逻辑00、逻辑01、逻辑10、逻辑11)。在一些实例中,存储器单元205可布置成
阵列,例如参考图1所描述的存储器阵列170。
39.存储器单元205可在电容器中存储表示可编程状态的状态(例如,极化状态或介电电荷)。在feram架构中,存储器单元205可包含电容器240,所述电容器240包含用于存储表示可编程状态的电荷和/或极化的铁电材料。存储器单元205可包含逻辑存储组件,例如电容器240,及开关组件245。电容器240可以是铁电电容器的实例。电容器240的第一节点可与开关组件245耦合,且电容器240的第二节点可与板线220耦合。开关组件245可以是晶体管或在两个组件之间选择性地建立或取消建立电子通信的任何其它类型的开关装置的实例。
40.存储器裸片200可包含存取线(例如,字线210、数字线215和板线220),这些存取线布置成某一图案,例如网格状图案。存取线可以是与存储器单元205耦合的导电线,并且可用于对存储器单元205执行存取操作。在一些实例中,字线210可以称为行线。在一些实例中,数字线215可以称为列线或位线。对存取线、行线、列线、字线、数字线、位线或板线或其类似物的提及是可互换的,不会影响理解或操作。存储器单元205可定位在字线210、数字线215和/或板线220的相交点处。
41.读取和写入等操作可通过激活或选择例如字线210、数字线215和/或板线220的存取线在存储器单元205上执行。通过偏置字线210、数字线215和板线220(例如,向字线210、数字线215或板线220施加电压),单个存储器单元205可以在它们的相交点处进行存取。激活或选择字线210、数字线215或板线220可包含向相应线施加电压。
42.存取存储器单元205可以通过行解码器225、列解码器230和板驱动器235控制。例如,行解码器225可从本地存储器控制器265接收行地址并基于接收到的行地址激活字线210。列解码器230从本地存储器控制器265接收列地址并基于接收到的列地址激活数字线215。板驱动器235可从本地存储器控制器265接收板地址并基于接收到的板地址激活板线220。
43.选择或撤销选择存储器单元205可通过激活或撤销激活开关组件245而实现。电容器240可使用开关组件245与数字线215电子连通。例如,当开关组件245被撤销激活时电容器240可与数字线215隔离,且当开关组件245被激活时电容器240可与数字线215耦合。
44.感测组件250可确定存储在存储器单元205的电容器240上的状态(例如,极化状态或电荷),并基于检测到的状态确定存储器单元205的逻辑状态。感测组件250可包含一或多个感测放大器,用于放大存储器单元205的信号输出。感测组件250可比较跨数字线215从存储器单元205接收到的信号与参考255(例如,参考电压)。检测到的存储器单元205的逻辑状态可以作为感测组件250的输出提供(例如,提供给输入/输出260),并且可以向包含存储器裸片200的存储器装置110的另一组件指示检测到的逻辑状态。
45.本地存储器控制器265可通过各种组件(例如,行解码器225、列解码器230、板驱动器235和感测组件250)控制存储器单元205的操作。本地存储器控制器265可以是参考图1所描述的本地存储器控制器165的实例。在一些实例中,行解码器225、列解码器230、板驱动器235与感测组件250中的一或多个可以与本地存储器控制器265处于相同位置。本地存储器控制器265可用于从一或多个不同的存储器控制器(例如,与主机装置105相关联的外部存储器控制器120、与存储器裸片200相关联的另一控制器)接收命令或数据中的一或多个,将命令或数据(或这两者)转译成可供存储器裸片200使用的信息,对存储器裸片200执行一或多个操作,并基于执行所述一或多个操作而将数据从存储器裸片200传达到主机装置105。
本地存储器控制器265可产生行信号和列地址信号,以激活目标字线210、目标数字线215和目标板线220。本地存储器控制器265还可产生和控制在存储器裸片200的操作期间使用的各种电压或电流。一般来说,本文所论述的所施加电压或电流的幅度、形状或持续时间可以改变,并且针对在操作存储器裸片200中论述的各种操作可以是不同的。
46.本地存储器控制器265可用于对存储器裸片200的一或多个存储器单元205执行一或多个存取操作。存取操作的实例可包含写入操作、读取操作、刷新操作、预充电操作或激活操作等等。在一些实例中,存取操作可由本地存储器控制器265响应于各种存取命令(例如,来自主机装置105)而执行或以其它方式协调。本地存储器控制器265可用于执行此处未列出的其它存取操作或与存储器裸片200的操作相关的其它操作(与存取存储器单元205不直接相关)。
47.例如,控制器(例如,本地存储器控制器265)可配置成根据裸片上定时器传信的组次序依次修改不同内部电源组的电压电平。例如,当存储器装置进入深睡模式时,控制器可在第一时间发起第一内部电源组的相应电压电平到相应外部电源电压电平的修改,并且可在第二时间发起第二内部电源组的相应电压电平到相应外部电源电压电平的修改,以此类推。类似地,当存储器装置退出深睡模式时,控制器可按照与深睡进入组次序相反的组次序将内部电压供应器组从相应外部电源电压电平修改为相应操作电压电平。
48.图3a和3b根据如本文所公开的各种实例利用磁滞曲线300-a和300-b示出铁电存储器单元的非线性电特性的实例。磁滞曲线300-a和300-b分别示出实例铁电存储器单元写入和读取过程。磁滞曲线300-a和300-b描绘存储在铁电电容器(例如,参考图2所描述的电容器240)上的电荷q随电压差v变化的函数。
49.铁电材料表征为自发电极化,也就是说,它在不存在电场的情况下维持非零电极化。实例铁电材料包含钛酸钡(batio3)、钛酸铅(pbtio3)、锆钛酸铅(pzt)和锶铋钽酸盐(sbt)。本文中所描述的铁电电容器可包含这些或其它铁电材料。铁电电容器内的电极化在铁电材料的表面处产生净电荷,且通过电容器端子吸引相反电荷。因此,电荷存储在铁电材料与电容器端子的介面处。因为可在不存在外部施加的电场的情况下使电极化维持相对较长时间,甚至无限期地维持,所以与例如dram阵列中采用的电容器相比,可显著地减小电荷泄漏。这可减小对执行刷新操作的需要。
50.可从电容器的单个端子的角度理解磁滞曲线300-a和300-b。借助于实例,如果铁电材料具有负极化,那么正电荷在端子处累积。同样地,如果铁电材料具有正极化,那么负电荷在端子处累积。另外,磁滞曲线300-a和300-b中的电压表示跨电容器的电压差,且所述电压为定向的。例如,可通过向所讨论的端子(例如,单元板)施加正电压并且使第二端子(例如,单元底部)维持接地(或近似为零伏特(0v)),来实现正电压。可通过使所讨论的端子维持接地并且向第二端子施加正电压,即,可施加正电压以使所讨论的端子负极化,来施加负电压。类似地,可将两个正电压、两个负电压或正电压和负电压的任何组合施加到适当的电容器端子以产生磁滞曲线300-a和300-b中示出的电压差。
51.如磁滞曲线300-a中所描绘,铁电材料可维持具有零电压差的正或负极化,从而导致两个可能的带电荷状态:电荷状态305和电荷状态310。根据图3a和3b的实例,电荷状态305表示逻辑0,且电荷状态310表示逻辑1。在一些实例中,相应电荷状态的逻辑值可反转以
适应用于操作存储器单元的其它方案。
52.可通过施加电压控制铁电材料的电极化及因此控制电容器端子上的电荷而将逻辑0或1写入到存储器单元。例如,跨电容器施加净正电压315导致电荷累积,直到到达电荷状态305-a为止。在去除电压315之后,电荷状态305-a沿循路径320,直到它到达零电压下的电荷状态305为止。类似地,通过施加净负电压325来写入电荷状态310,这导致电荷状态310-a。在去除负电压325之后,电荷状态310-a沿循路径330,直到它到达零电压下的电荷状态310为止。电荷态305-a和310-a还可被称作剩余极化(pr)值,即,在去除外部偏置(例如,电压)之后剩余的极化(或电荷)。矫顽电压是电荷(或极化)为零时的电压。
53.为了读取或感测铁电电容器的所存储状态,可以跨电容器施加电压。作为响应,所存储电荷q改变,且改变程度取决于初始电荷状态,即,最终存储电荷(q)取决于初始存储的是电荷状态305-b还是310-b。例如,磁滞曲线300-b说明两个可能的所存储电荷状态305-b和310-b。如参考图2所论述,可以跨电容器240施加电压335。在其它实例中,可以向单元板施加固定电压,尽管描绘为正电压,电压335可以为负。响应于电压335,电荷状态305-b可沿循路径340。同样地,如果初始存储的是电荷状态310-b,那么它沿循路径345。电荷状态305-c和电荷状态310-c的最终位置取决于一或多个因素,包含具体的感测方案和电路系统。
54.在一些实例中,最终电荷可取决于连接到存储器单元的数字线的本征电容。例如,如果电容器电连接到数字线且施加电压335,那么数字线的电压可由于其本征电容而上升。感测组件处测量的电压可能不等于电压335,且可能改为取决于数字线的电压。磁滞曲线300-b上的最终电荷状态305-c和310-c的位置可因此取决于数字线的电容,且可通过负载线分析来确定,即,可相对于数字线电容界定电荷状态305-c和310-c。结果,电容器的电压,即电压350或电压355,可能不同,并且可取决于电容器的初始状态。
55.通过将数字线电压与参考电压进行比较,可以确定电容器的初始状态。数字线电压可为电压335与跨电容器的最终电压(电压350或电压355)之间的差,即,电压335和电压350之间的差或电压335和电压355之间的差。可产生参考电压,使得其量值在两个可能数字线电压的两个可能电压之间,以便确定所存储逻辑状态,即,数字线电压是高于还是低于参考电压。在感测组件进行比较之后,可确定感测到的数字线电压是高于还是低于参考电压,并且可确定铁电存储器单元的所存储逻辑值(即,逻辑0或1)。在一些情况下,感测组件可对从电容器读取的电荷进行积分,并且可输出积分电荷电平以确定铁电存储器单元的所存储逻辑值。
56.在一些实例中,铁电存储器单元可以在读取操作之后维持初始逻辑状态。例如,如果存储的是电荷状态305-b,那么电荷状态可以在读取操作期间沿循路径340到电荷状态305-c,并且在去除电压335之后,电荷状态可以通过在相反方向上沿循路径340返回到初始电荷状态305-b。在一些实例中,铁电存储器单元可能会在读取操作之后丢失它的初始逻辑状态。例如,如果存储的是电荷状态310-b,那么电荷状态可以在读取操作期间沿循路径345到电荷状态305-c,并且在去除电压335之后,电荷状态可以通过沿循路径340放宽到电荷状态305-b。
57.在一些实例中,用于读取或写入与存储器单元(例如,铁电电容器)相关联的逻辑状态的电压可高于由与存储器装置(例如,存储器阵列)耦合的一或多个外部电源供应的一或多个电压。例如,电压315、325、335等等中的一或多个可高于可由任何与存储器装置相关
联的外部电源供应的任何电压。因此,存储器装置可与内部电源(例如,模拟电源)相关联或者可包含内部电源,其可配置成提供用于铁电存储器装置的较高电压。
58.内部电源可通过电荷泵送、电压调节(例如,经由调节器)等等来提供电压、电流或其组合。在一些情况下,内部电源可配置成产生相应电压,并且相应电压可在存储器装置的一或多个组件中产生一定量的电流(例如,受控电流)。例如,所述一或多个电源可以为一或多个存储器单元(例如,铁电电容器上的读取或写入操作)、一或多个感测放大器、感测放大器控制逻辑电路、电压电平转换器、其它外围电路或其任何组合供应或产生相应电压。
59.存储器装置可在操作模式或作用中模式中读取或向存储器单元写入逻辑状态,其中所述一或多个内部电压供应器可用于为存储器装置操作供应电压。所述一或多个内部电压供应器可在操作模式期间通电(例如,保持在操作电压),例如以便减少在执行读取功能、写入功能其它存储器装置功能之前将所述一或多个内部电压供应器通电的时间。在一些情况下,存储器装置可进入待机模式或睡眠模式(例如,深睡模式),例如以便省电或防止数据丢失。当进入深睡模式时,存储器装置(例如,或其一或多个控制器)可将内部电源的相应电压电平修改为相应的较低电压电平,并且可在深睡模式期间将内部电源维持在相应的较低电压电平。
60.在一些情况下,如果内部电源的相应电压电平同时或按照某些次序修改,那么电压改变可能会导致一些铁电存储器单元处数据丢失,或者可能导致存储器装置的一或多个组件处的闩锁。闩锁可发生在电路的各部分之间形成低阻抗路径时,例如在井结构(例如,p型阱和n型阱)和衬底的组合之间。如果闩锁发生在存储器装置的一或多个组件中,那么所述一或多个组件可经受寄生电流或电压,这可导致所述一或多个组件丧失功能(例如,临时地),或者可能导致所述一或多个组件永久性地丧失功能。在一些情况下,闩锁可与正向偏置相关联,其中组件可允许连续电流流动,这可能会中断或破坏组件功能。在一些情况下,当内部电压供应器按照使结正向偏置的次序修改为相应的较低电压电平时,存储器装置内的高电压晶体管(例如,p型金属氧化物半导体(pmos)晶体管)可与闩锁相关联。
61.为了减轻在深睡进入或退出期间与存储器装置的组件内的闩锁或正向偏置相关联的可能影响,存储器装置可配置有内部电源组,其电压电平可以根据由裸片上定时器控制的组次序依次修改。例如,当存储器装置进入深睡模式时,第一内部电源组的相应电压电平可在第一时间修改为相应的较低电压电平,第二内部电源组的相应电压电平可在第二时间修改为相应的较低电压电平,以此类推。当存储器装置退出深睡模式时,可以按照与深睡进入组次序相反的组次序将内部电压供应器组从相应的较低电压电平修改为相应操作电压电平。
62.内部电压供应器根据组排序和修改可支持省电,减少或防止正向偏置或闩锁的损坏作用,减少铁电单元数据丢失(例如,增加单元安全性和可靠性),并且在退出深睡模式时减小峰值电流。
63.图4示出根据本文所公开的实例的支持针对省电模式将电源分组的时序图400的实例。如参考图3a和3b所描述,存储器装置的内部电源可在进入或退出深睡模式时分组以用于电压修改操作(例如,将内部电源断电和通电)。时序图400可示出在各个内部电源组进入或退出深睡模式时电压修改操作的不同定时的实例。
64.根据各个方面,存储器装置的内部电源可根据存储器装置的电路中电源的关系划
分成组。可以基于电路关系为各个电源限定约束,并且电源可以根据约束指派给组。例如,存储器装置可包含电源a、b、c、d和e,约束可以根据电路元件确定为b≥a、c≥b、d≥a且e≥b。因此,电源a可以指派给第一组,电源b和d指派给第二组,电源c和e指派给第三组。通常,电源组可包含具有类似电压范围的供应器,然而一些内部电源可以指派给具有不同电压范围的其它电源的组(例如,根据约束)。另外或替代地,还可评估闩锁风险,并且电源可以根据闩锁风险指派给相同或不同组。例如,在电源a和b具有约束b≥a的情况下,如果基于a和b供应的电路元件,闩锁风险为低,那么它们可以指派给同一组,而a或b供应的较高风险电路可能确定将电源a和b置于不同组中。
65.在一个实例中,第一内部电源组中的内部电源可分别对应于内部电源电压405-a、405-b、405-c、405-d和405-e。类似地,在一个实例中,第二内部电源组中的内部电源可分别对应于内部电源电压410-a、410-b、410-c、410-d、410-e和410-f,并且第三内部电源组中的一或多个内部电源可对应于内部电源电压415-a。内部电源(例如,不管内部电源分组如何)可以根据一通电顺序通电,例如,在表示为450的装置启动之时或之后。在450处(例如,在装置启动时),一或多个外部电源,例如分别由外部电源电压420和425表示的外部电源,可达到外部电源操作电压电平。随后或同时,内部电源可开始将它们的相应电压电平(例如,高于外部电源电压电平,如外部电源电压420或425)增加到相应操作电压电平(例如,使用电荷泵电路等等)。
66.尽管本文参考图4所述的实例包含三个内部电源组,但是实例可适用于任何数目的内部电源组。内部电源组的数目可以进行调整或者是可配置的,并且可基于操作条件、电力要求等等。
67.与存储器装置相关联的主机装置可向存储器装置提供所述一或多个外部电源或使它们耦合。在一些情况下,主机装置可向存储器装置传输指示存储器装置进入或退出深睡模式的命令。例如,在455处,主机装置可传输指示存储器装置进入深睡模式的第一命令。第一命令可产生(例如,在存储器装置处)锁存信号430,其向内部电源指示存储器装置正在进入深睡模式。例如,锁存信号430可由存储器装置的裸片上定时器接收,其中裸片上定时器可以接着产生一或多个信号,指示相应内部电源组针对深睡模式断电。裸片上定时器可编程相应内部电源组的深睡模式的进入和/或退出次序。裸片上定时器可以产生或基于存储器装置的内部时钟,并且例如,可与稳定的电压供应器或电源耦合,以便在深睡模式期间维持操作。
68.例如,在455处或之后,裸片上定时器可修改第一信号435的状态,以表示指示第一内部电源组针对深睡模式断电的标志。第一内部电源组中的内部电源可以通过使它们的相应电压修改为相应外部供应电压来断电。例如,在455处或之后开始,内部电源电压405-a、405-b和405-c可被修改为外部电源电压425,并且内部电源电压405-e可被修改为零电压或稳态电压。在一些情况下,内部电源电压405可以经由一或多个泄放电路修改,所述泄放电路在本文中参考图6和7进一步描述。在一些情况下,电源组中的一或多个电压(例如,内部电源电压405-d)可能不进行修改,并且可以保持在稳定电压,例如基于一或多个深睡模式设置。一旦修改的内部电源电压405达到相应外部电源电压,内部电源电压405就可以箝位到外部电源电压(例如,维持在外部电源电压)。箝位操作和电路系统在本文中参考图6和7进一步描述。
69.在460处,裸片上定时器可修改第二信号440的状态,以表示指示第二内部电源组通过将它们的相应电压修改为相应外部供应电压而针对深睡模式断电的标志。例如,在460处或之后开始,内部电源电压410-a到410-e可被修改为外部电源电压420,内部电源电压410-f可被修改为外部电源电压425。类似于第一内部电源组,内部电源电压410可以经由一或多个泄放电路修改,并且可以经由一或多个箝位电路维持在相应外部电源电压。
70.在465处,裸片上定时器可修改第三信号445的状态,以表示指示第三内部电源组通过将它们的相应电压修改为相应外部供应电压而针对深睡模式断电的标志。例如,在465处或之后开始,内部电源电压415-a可被修改为外部电源电压420。内部电源电压中的每一个可到470时或在此之前达到相应外部电源电压,使得断电程序可以在470处或之前完成,并且深睡模式的进入时间可以由455和470之间的时间表示。类似于第一和第二内部电源组,内部电源电压415可以经由一或多个泄放电路修改,并且可以经由一或多个箝位电路维持在相应外部电源电压。
71.在475处,主机装置可传输指示存储器装置退出深睡模式的第二命令。第二命令可改变(例如,在存储器装置处)锁存信号430,使得锁存信号430可向内部电源指示存储器装置正在退出深睡模式。例如,锁存信号430可由存储器装置的裸片上定时器接收,其中裸片上定时器接着可以产生或修改指示相应内部电源组通电以退出深睡模式的一或多个信号。例如,在475处或之后,裸片上定时器可改变第三信号445以表示指示第三内部电源组通电以退出深睡模式的标志。第三内部电源组中的内部电源可通过将它们的相应电压从相应外部供应电压修改为内部电源的相应操作电压来断电。例如,在475处或之后开始,内部电源电压415-a可以从外部电源电压420修改(例如,升高)。
72.在480处,裸片上定时器可改变第二信号440以表示指示第二内部电源组通电以退出深睡模式的标志。第二内部电源组中的内部电源可以通过将它们的相应电压从相应外部供应电压修改为内部电源的相应操作电压来断电。例如,在480处或之后开始,内部电源电压410-a到410-d可以从外部电源电压420修改(例如,升高),并且内部电源电压410-f可以从外部电源电压425修改(例如,升高)。
73.在485处,裸片上定时器可改变第一信号435以表示指示第一内部电源组通电以退出深睡模式的标志。例如,在485处或之后开始,内部电源电压405-a、405-b和405-c可以从外部电源电压425修改(例如,升高),并且内部电源电压405-e可以从零电压或稳态电压修改(例如,降低)。内部电源电压中的每一个可到490时或在此之前达到相应操作电压,使得通电程序可以在490处或之前完成,并且深睡模式的退出时间可以由475和490之间的时间表示。在一些情况下,在490处开始(例如,在每个内部电源达到操作电压电平之后),存储器装置可恢复苏醒模式中的操作(例如,离开深睡模式)。
74.在一些情况下,内部电源组退出深睡模式的顺序可与内部电源组进入深睡模式的顺序相反。在一些情况下,修改连续内部电源组(例如,用于深度睡眠进入或退出)的电压之间的时间可支持修改一个内部电源组的相应电压,然后再开始修改另一内部电源组的相应电压。
75.如图4中所示且如本文所描述,同一组内的一些内部电源可以修改并箝位到不同外部电压电平(例如,不同外部电源)。内部电源所箝位的外部电压电平可基于内部电源的操作电压电平、内部电源电压电平与相应外部电源电压电平的接近程度、将内部电源箝
位到相应外部电源电压电平的安全因数或其组合,以及其它因素。
76.图5示出根据本文所公开的实例的支持针对省电模式将电源分组的时序图500的实例。如参考图3和4所描述,存储器装置的内部电源可在进入或退出深睡模式时分组以用于电压修改操作(例如,将内部电源断电和通电)。时序图500可示出在各个内部电源组进入或退出深睡模式时电压修改操作的不同定时的实例。在一些情况下,不同内部电源组可进入也可不进入深睡模式(例如,可修改为外部电源电压电平),例如基于深睡模式的持续时间。
77.在一个实例中,存储器装置的内部电源可划分成三个组,例如参考图4所描述。尽管本文参考图5所述的实例描述三个内部电源组,但是实例可同样适用于任何数目的内部电源组。内部电源组的数目可以进行调整或者是可配置的,并且可基于操作条件、电力要求等等。
78.如参考图4所描述,在一些情况下,主机装置可向存储器装置传输指示存储器装置进入或退出深睡模式的命令。例如,在525处或之前,主机装置可传输指示存储器装置进入深睡模式的第一命令。第一命令可产生(例如,在存储器装置处)可指示内部电源进入深睡模式的锁存信号505。例如,锁存信号505可由存储器装置的裸片上定时器接收,其中裸片上定时器接着可以产生指示相应内部电源组针对深睡模式断电的一或多个信号。主机装置还可传输指示存储器装置退出深睡模式的第二命令,并且在一些情况下,基于第二命令,锁存信号可结束或者可改变(例如,以便指示裸片上定时器退出深睡模式)。裸片上定时器可编程相应内部电源组进入和/或退出深睡模式的次序。
79.例如,裸片上定时器可产生:第一信号510,其可表示指示(例如,在从第一状态变成第二状态时)第一内部电源组针对深睡模式断电的标志;第二信号515,其可表示指示(例如,在从第一状态变成第二状态时)第二内部电源组针对深睡模式断电的标志;第三信号520,其可表示指示(例如,在从第一状态变成第二状态时)第三内部电源组针对深睡模式断电的标志。在一些情况下,裸片上定时器产生的一或多个信号可基于与深睡模式相关联的锁存信号505的持续时间。例如,如果锁存信号505在裸片上定时器产生第二信号515和/或第三信号520之前改变或结束(例如,以指示从深睡模式退出),那么深睡模式可结束,同时不使第二和/或第三内部电源组断电。通过这种方式,较高电压的电源(例如,与第二和/或第三组相关联)在较短的深度睡眠模式期间可能不断电,这可省电并减少电压干扰。
80.在第一实例中,在525处,裸片上定时器可接收锁存信号505-a,并且可在525处或之后,基于锁存信号505-a,将第一信号510-a修改为指示第一内部电源组进入深睡模式的状态。响应于第一信号510-a,第一内部电源组的相应电压电平可被修改为相应外部电源电压电平。在530处,并且基于锁存信号505-a,裸片上定时器可将第二信号515-a修改为指示第二内部电源组进入深睡模式的状态。响应于第二信号515-a,可将第二内部电源组的相应电压电平修改为相应外部电源电压电平。在535处,基于锁存信号505-a,裸片上定时器可将第三信号520-a修改为指示第三内部电源组进入深睡模式的状态。响应于第三信号520-a,第三内部电源组的相应电压电平可被修改为相应外部电源电压电平。
81.在540处或之前,主机装置可向存储器装置传输指示存储器装置退出深睡模式的第二命令。在540处,锁存信号505-a可改变状态,指示存储器装置退出深睡模式。在540处或
之后,基于锁存信号505-a,裸片上定时器可将第三信号520-a修改为指示第三内部电源组退出深睡模式的状态。响应于第三信号520-a的改变,第三内部电源组的相应电压电平可以从相应外部电源电压电平修改为相应操作电压电平。
82.在545处,基于锁存信号505-a,裸片上定时器可将第二信号515-a修改为指示第二内部电源组退出深睡模式的状态。响应于第二信号515-a的改变,第二内部电源组的相应电压电平可以从相应外部电源电压电平修改为相应操作电压电平。在550处,基于锁存信号505-a,裸片上定时器可将第一信号510-a修改为指示第一内部电源组退出深睡模式的状态。响应于第一信号510-a的改变,第二内部电源组的相应电压电平可以从相应外部电源电压电平修改为相应操作电压电平。
83.在第二实例中,在525处,裸片上定时器可接收锁存信号505-b,并且可在525处或之后,基于锁存信号505-b,将第一信号510-b修改为指示第一内部电源组进入深睡模式的状态。响应于第一信号510-b,第一内部电源组的相应电压电平可被修改为相应外部电源电压电平。在530处,基于锁存信号505-b,裸片上定时器可将第二信号515-b修改为指示第二内部电源组进入深睡模式的状态。响应于第二信号515-b,第二内部电源组的相应电压电平可被修改为相应外部电源电压电平。在555处或之前,主机装置可向存储器装置传输指示存储器装置退出深睡模式的第二命令。例如,主机装置可在第三内部电源组进入深睡模式之前传输第二命令,使得裸片上定时器可以阻止修改第三信号520-b。
84.在555处,锁存信号505-b可改变状态,指示存储器装置退出深睡模式。在555处或之后,基于锁存信号505-b,裸片上定时器可将第二信号515-b修改为指示第二内部电源组退出深睡模式的状态。响应于第二信号515-b的改变,第二内部电源组中的相应电压电平可以从相应外部电源电压电平修改为相应操作电压电平。在560处,基于锁存信号505-b,裸片上定时器可将第一信号510-b修改为指示第一内部电源组退出深睡模式的状态。响应于第一信号510-b的改变,第二内部电源组的相应电压电平可以从相应外部电源电压电平修改为相应操作电压电平。
85.在第三实例中,在525处,裸片上定时器可接收锁存信号505-c,并且可在525处或之后,基于锁存信号505-c,将第一信号510-c修改为指示第一内部电源组进入深睡模式的状态。响应于第一信号510-c,第一内部电源组的相应电压电平可被修改为相应外部电源电压电平。在565处或之前,主机装置可向存储器装置传输指示存储器装置退出深睡模式的第二命令。例如,主机装置可在第二内部电源组或第三内部电源组中的任一个进入深睡模式之前传输第二命令,使得裸片上定时器可以阻止修改第二信号515-c和第三信号520-c。
86.在565处,锁存信号505-c可改变状态,指示存储器装置退出深睡模式。在565处或之后,基于锁存信号505-c,裸片上定时器可将第一信号510-c修改为指示第一内部电源组退出深睡模式的状态。响应于第一信号510-c的改变,第二内部电源组的相应电压电平可以从相应外部电源电压电平修改为相应操作电压电平。
87.图6示出根据本文所公开的实例的支持针对省电模式将电源分组的电压修改配置600的实例。如参考图3-5所描述,存储器装置的内部电源可在进入或退出深睡模式时分组以用于电压修改操作(例如,将内部电源断电和通电)。电压修改配置600可示出用于将内部电源电压645修改(例如,泄放)和维持(例如,箝位)成相应外部电源电压650的电路和相关
联操作定时。内部电源电压645和外部电源电压650可分别对应于存储器装置的内部电源615(例如,电压泵和/或振荡器)和存储器装置的外部电源。
88.电压修改配置600可包含用于将内部电源电压645从操作电压655修改为外部电源电压650的泄放电路605,以及用于将内部电源电压645维持在外部电源电压650的箝位电路610。如本文所描述,在685处,存储器装置的裸片上定时器可将信号660修改为指示内部电源进入深睡模式的状态。信号660可重置与电路相关联的锁存器630以修改内部电源电压645。响应于信号660,内部电源信号665可切换到“断开”状态,例如指示内部电源615的泵断开。类似地,响应于信号660,可以修改泄放信号670,其可激活泄放电路605以便经由泄漏电流和泄放电路605的电流将内部电源电压645修改为外部电源电压650。例如,泄放电路的一或多个开关组件640可以响应于泄放信号670而接合。
89.在一些情况下,泄放电路605可包含一或多个电阻器635或一或多个电流源,其可支持通过从内部电源615和连接到内部电源电压645的其它信号迹线或组件泄放电力来修改内部电源电压645。在一些情况下,泄放电路605的电流和相关联功耗可小于外部电源电压650的电流和相关联功耗,使得泄放电路605对外部电源电压650可能没有影响。例如,泄放电路605的电流注入的电荷可比连接到外部电源电压650的其它组件所消耗的少得多。
90.响应于信号660,可将比较器信号680修改为指示与内部电源615相关联的比较器625激活的状态,以便比较内部电源电压645和外部电源电压650(例如,或外部电源电压650的阈值)。当内部电源电压645达到外部电源电压650的阈值(例如,针对深睡模式电压限定的阈值)内的电压时,例如在690处,比较器625可撤销激活泄放电路605(例如,可撤销激活泄放信号670,这可撤销激活所述一或多个开关组件640),并且可激活箝位电路610(例如,可激活或产生箝位信号675)。在撤销激活泄放电路605并激活箝位电路610之后,比较器625可撤销激活(例如,基于比较器信号680被撤销激活)。
91.箝位电路610可配置成用外部电源电压650箝位内部电源电压645的一或多个实例,以将内部电源电压645箝位或维持在外部电源电压650。例如,箝位电路610可包含一或多个晶体管(例如,pmos或n型金属氧化物半导体(nmos)晶体管),所述晶体管可以通过箝位信号675的状态的改变而启用,以将内部电源电压645与外部电源电压650耦合。
92.在695处或之前,裸片上定时器可将信号660修改为指示内部电源615退出深睡模式的状态。响应于信号660,内部电源信号665可切换到“接通”信号,例如指示内部电源615的泵再次接通。类似地,响应于信号660,箝位信号675可以断开,这可将箝位电路610断电,使得内部电源电压645可以返回到操作电压655,并且内部电源615可以退出深睡模式。
93.图7示出根据本文所公开的实例的支持针对省电模式将电源分组的电路图700的实例。如参考图3-6所描述,存储器装置的内部电源可在进入或退出深睡模式时分组以用于电压修改操作(例如,将内部电源断电和通电)。电路图700可示出电压修改(例如,泄放)和维持(例如,箝位)操作的实例,例如参考图6所描述。
94.在一个实例中,第一内部电源组702-a中的内部电源可分别对应于内部电源节点705-a、705-b和705-c。类似地,在一个实例中,第二内部电源组702-b中的内部电源可分别对应于内部电源节点710-a、710-b和710-c,并且第三内部电源组702-c中的一或多个内部电源可对应于内部电源节点715-a和715-b。在一些情况下,为了图示,本文所述的一或多个电压(例如,节点处的电压)可表示在电路图700中共享同一节点的同一内部电源
组的多个电压。尽管本文参考图7所述的实例包含三个内部电源组,但是实例可适用于任何数目的内部电源组。
95.本文所述的电压可与相应的泄放电路740、箝位电路745或其组合耦合。在一些情况下,相应泄放电路740和/或箝位电路745可与相应比较器750耦合,例如,以比较内部电源的电压与外部电源的电压(例如,外部电源电压725、730和/或735)。例如,泄放电路740和比较器750可像参考图6所描述的那样起作用。
96.第一内部电源组702-a(例如,及对应的内部电源节点705)可基于第一信号755而修改为相应外部电压,所述第一信号例如可激活一或多个晶体管和对应的泄放电路740。例如,内部电源节点705-a上的电压可被修改为外部电源电压725,内部电源节点705-b上的电压可被修改为(例如,经由泄放电路740耦合到)外部电源电压730,并且内部电源节点705-c上的电压可被修改为外部电源电压735。类似地,第二内部电源组702-b(例如,及对应的内部电源节点710处的电压)可基于第二信号760(例如,其可由裸片上定时器产生)而修改为相应外部电压,所述第二信号例如可激活对应泄放电路740和比较器750。内部电源节点710-a、710-b和710-c处的相应电压可例如使用相应泄放电路740和箝位电路745修改为外部电源电压725。例如,信号760的激活(例如,转变到对应于修改第二内部电源组702-b的逻辑状态)可启用泄放电路740-d、740-e和740-f,并启用比较器750-a、750-b和750-c。泄放电路740-d、740-e和740-f可以启用,直到相应比较器750-a、750-b或750-c确定相应内部电源节点710处的电压在外部电源电压725的阈值内为止。当相应内部电源节点710处的电压在外部电源电压725(例如,或在一些情况下,为不同外部电源电压)的阈值内时,相应内部电源节点710可以分别使用箝位器745-a、745-b和745-c箝位(例如,维持)(例如,并且泄放电路740可以停用)。
97.在一些实例中,当内部电源组702中的至少一个内部电源已经箝位到相应外部电源电压时,所述组可产生完成信号770。例如,完成信号770可以在第二内部电源组702-c中的至少一个内部电源已经修改和箝位时产生。替代地,完成信号770可以在第二内部电源组702-c中的至少一个内部电源已经修改和箝位(例如,使用and门)时产生。在这类情况下,第三内部电源组702-c(例如,及对应内部电源电压715)可基于从第三信号765(例如,其可由裸片上定时器产生)和完成信号770(例如,第三信号和完成信号770的and运算)产生的第四信号775而修改为相应外部电压。例如,信号775的激活(例如,转变到对应于修改第三内部电源组702-c的逻辑状态)可启用泄放电路740-g和740-h,并启用比较器750-d和750-e。
98.泄放电路740-g和740-h可以启用,直到相应比较器750-d或750-e确定相应内部电源节点715处的电压在外部电源电压725的阈值内为止。当相应内部电源节点715处的电压在外部电源电压725(例如,或在一些情况下,为不同外部电源电压)的阈值内时,相应内部电源节点715可以分别使用箝位器745-d和745-e箝位(例如,维持)(例如,并且泄放电路740可以停用)。尽管图7示出完成信号770是使用与用于启用箝位电路745相同的比较器750产生的,但是在一些情况下,可以使用具有单独阈值的单独比较器。例如,完成信号770可使用比箝位电路745高的阈值,使得在一些情况下,用于下一组(例如,第三组)的泄放电路可被允许在箝位第二内部电源组702-b中的一或多个内部电源之前启用。
99.尽管第一内部电源702-a组示出为使用泄放电路740且不具有箝位电路745或比
较器750(例如,由于较低的电压导致更确定的泄放时间),但第一内部电源组702-a中的一或多个内部电源可包含箝位电路745或比较器750。另外,完成信号可以从第一内部电源组702-a以及第二内部电源组702-b(例如,使用比较器750)产生。
100.图8示出根据本文所公开的实例的支持针对省电模式将电源分组的存储器装置805的框图800。存储器装置805可以是参考图1-7所描述的存储器装置的各方面的实例。存储器装置805可包含睡眠命令组件810、电压修改组件815、内部电压维持组件820、电压恢复组件825和外部电压维持组件830。这些模块中的每一个可直接或间接地彼此通信(例如,经由一或多个总线)。
101.睡眠命令组件810可在第一时间在存储器装置处接收指示存储器装置进入睡眠模式的命令,其中存储器装置包含与一组相应电压电平相关联的一组内部电源。在一些实例中,睡眠命令组件810可在第三时间、第四时间或第五时间在存储器装置处接收指示存储器装置退出睡眠模式的第二命令。
102.电压修改组件815可基于接收到所述命令,在第二时间针对所述一组内部电源的第一子集修改相应电压电平,其中所述一组内部电源的第一子集中的至少一个与不同于外部电源电压电平的第一电压电平相关联。在一些实例中,电压修改组件815可基于接收到所述命令,在第三时间针对所述一组内部电源的第二子集修改相应电压电平。在一些实例中,电压修改组件815可基于接收到所述命令,在第四时间针对所述一组内部电源的第三子集修改相应电压电平。
103.在一些情况下,所述一组内部电源的第一子集与用于正向电压偏置的第一阈值、用于电源操作的第一电压电平阈值或其组合相关联。在一些情况下,所述一组内部电源的第二子集与用于正向电压偏置的第二阈值、用于电源操作的第二电压电平阈值或其组合相关联。
104.在一些实例中,电压修改组件815可激活相应泄放电路,以将所述一组内部电源的第一子集的相应电压电平从相应的第一操作电压电平修改为相应第一外部电源电压电平的相应阈值电压电平。在一些实例中,电压修改组件815可经由与相应泄放电路耦合的相应比较器比较所述一组内部电源的第一子集的相应电压电平与相应第一外部电源电压电平。在一些实例中,电压修改组件815可基于比较所述一组内部电源的第一子集的相应电压电平与相应第一外部电源电压电平而撤销激活相应泄放电路。在一些情况下,所述一组内部电源的第一子集的每个相应第一电压电平高于每个相应第一外部电源电压电平。
105.内部电压维持组件820可基于接收到所述命令,在第二时间针对所述一组内部电源的第二子集维持相应电压电平,其中所述一组内部电源的第二子集中的至少一个与不同于外部电源电压电平的第二电压电平相关联。在一些实例中,内部电压维持组件820可基于接收到所述命令,在第二时间和第三时间针对所述一组内部电源的第三子集维持相应电压电平,其中所述一组内部电源的第三子集中的至少一个与不同于外部电源电压电平的第三电压电平相关联。
106.在一些实例中,内部电压维持组件820可至少部分地基于所述一组内部电源的第一子集中的相应内部电源的相应电压电平达到相应第一外部电源电压电平的相应阈值电压电平而激活相应箝位电路。
107.电压恢复组件825可基于接收到第二命令,在第四时间针对所述一组内部电源的
第一子集修改相应电压电平,其中所述修改包含将所述一组内部电源的第一子集中的所述至少一个恢复到第一电压电平。在一些实例中,电压恢复组件825可基于接收到第二命令,在第五时间针对所述一组内部电源的第二子集修改相应电压电平,其中所述修改包含将所述一组内部电源的第二子集中的所述至少一个恢复到第二电压电平。
108.在一些实例中,电压恢复组件825可基于接收到第二命令,在第六时间针对所述一组内部电源的第一子集修改相应电压电平,其中所述修改包含将所述一组内部电源的第一子集中的所述至少一个恢复到第一电压电平。在一些实例中,电压恢复组件825可基于接收到第二命令,在第六时间针对所述一组内部电源的第三子集修改相应电压电平,其中所述修改包含将所述一组内部电源的第三子集中的所述至少一个恢复到第三电压电平。
109.在一些实例中,电压恢复组件825可基于接收到第二命令,在第七时间针对所述一组内部电源的第二子集修改相应电压电平,其中所述修改包含将所述一组内部电源的第二子集中的所述至少一个恢复到第二电压电平。在一些实例中,电压恢复组件825可基于接收到第二命令,在第八时间针对所述一组内部电源的第一子集修改相应电压电平,其中所述修改包含将所述一组内部电源的第一子集中的所述至少一个恢复到第一电压电平。
110.外部电压维持组件830可基于接收到第二命令,在第五时间针对所述一组内部电源的第一子集维持相应电压电平。在一些实例中,外部电压维持组件830可基于接收到第二命令,在第六时间针对所述一组内部电源的第二子集和第一子集维持相应电压电平。在一些实例中,外部电压维持组件830可基于接收到第二命令,在第七时间针对所述一组内部电源的第一子集维持相应电压电平。
111.在一些实例中,外部电压维持组件830可基于比较所述一组内部电源的第一子集的相应电压电平与相应第一外部电源电压电平,激活与相应比较器耦合的相应箝位电路,以将所述一组内部电源的第一子集的相应电压电平维持在相应第一外部电源电压电平的相应阈值电压电平。
112.图9示出根据本公开的各方面的流程图,示出了支持针对省电模式将电源分组的一或多种方法900。方法900的操作可由本文所述的存储器装置或其组件实施。例如,方法900的操作可由参考图8所描述的存储器装置执行。在一些实例中,存储器装置可执行一组指令以控制存储器装置的功能元件执行所描述的功能。另外或替代地存储器装置可使用专用硬件执行所描述功能的各方面。
113.在905处,存储器装置可在第一时间,在存储器装置处,接收指示存储器装置进入睡眠模式的命令,其中存储器装置包含与一组相应电压电平相关联的一组内部电源。操作905可根据本文描述的方法执行。在一些实例中,操作905的各方面可由参考图8所描述的睡眠命令组件执行。
114.在910处,存储器装置可基于接收到所述命令,在第二时间,针对所述一组内部电源的第一子集修改相应电压电平,其中所述一组内部电源的第一子集中的至少一个与不同于外部电源电压电平的第一电压电平相关联。操作910可根据本文描述的方法执行。在一些实例中,操作910的各方面可由参考图8所描述的电压修改组件执行。
115.在915处,存储器装置可基于接收到所述命令,在第二时间,针对所述一组内部电源的第二子集维持相应电压电平,其中所述一组内部电源的第二子集中的至少一个与不同于外部电源电压电平的第二电压电平相关联。操作915可根据本文描述的方法执行。在一些
实例中,操作915的各方面可由参考图8所描述的内部电压维持组件执行。
116.在一些实例中,本文所述的设备可执行一或多种方法,例如方法900。所述设备可包含用于以下的特征、构件或指令(例如,存储可由处理器执行的指令的非暂时性计算机可读媒体):在第一时间,在存储器装置处,接收指示存储器装置进入睡眠模式的命令,其中存储器装置包含与一组相应电压电平相关联的一组内部电源;基于接收到所述命令,在第二时间,针对所述一组内部电源的第一子集修改相应电压电平,其中所述一组内部电源的第一子集中的至少一个与不同于外部电源电压电平的第一电压电平相关联;以及基于接收到所述命令,在第二时间,针对所述一组内部电源的第二子集维持相应电压电平,其中所述一组内部电源的第二子集中的至少一个与不同于外部电源电压电平的第二电压电平相关联。
117.本文所述的方法900和设备的一些实例可进一步包含用于以下的操作、特征、构件或指令:在第三时间,在存储器装置处,接收指示存储器装置退出睡眠模式的第二命令;以及基于接收到第二命令,在第四时间,针对所述一组内部电源的第一子集修改相应电压电平,其中所述修改包含将所述一组内部电源的第一子集中的所述至少一个恢复到第一电压电平。
118.本文所述的方法900和设备的一些实例可进一步包含用于以下的操作、特征、构件或指令:基于接收到所述命令,在第三时间,针对所述一组内部电源的第二子集修改相应电压电平。
119.本文所述的方法900和设备的一些实例可进一步包含用于以下的操作、特征、构件或指令:在第四时间,在存储器装置处,接收指示存储器装置退出睡眠模式的第二命令;基于接收到第二命令,在第五时间,针对所述一组内部电源的第二子集修改相应电压电平,其中所述修改包含将所述一组内部电源的第二子集中的所述至少一个恢复到第二电压电平;基于接收到第二命令,在第五时间,针对所述一组内部电源的第一子集维持相应电压电平;以及基于接收到第二命令,在第六时间,针对所述一组内部电源的第一子集修改相应电压电平,其中所述修改包含将所述一组内部电源的第一子集中的所述至少一个恢复到第一电压电平。
120.本文所述的方法900和设备的一些实例可进一步包含用于以下的操作、特征、构件或指令:基于接收到所述命令,在第二时间和第三时间,针对所述一组内部电源的第三子集维持相应电压电平,其中所述一组内部电源的第三子集中的至少一个可与不同于外部电源电压电平的第三电压电平相关联。
121.本文所述的方法900和设备的一些实例可进一步包含用于以下的操作、特征、构件或指令:基于接收到所述命令,在第四时间,针对所述一组内部电源的第三子集修改相应电压电平。
122.本文所述的方法900和设备的一些实例可进一步包含用于以下的操作、特征、构件或指令:在第五时间,在存储器装置处,接收指示存储器装置退出睡眠模式的第二命令;基于接收到第二命令,在第六时间,针对所述一组内部电源的第三子集修改相应电压电平,其中所述修改包含将所述一组内部电源的第三子集中的所述至少一个恢复到第三电压电平;基于接收到第二命令,在第六时间,针对所述一组内部电源的第二子集和第一子集维持相应电压电平;基于接收到第二命令,在第七时间,针对所述一组内部电源的第二子集修改相应电压电平,其中所述修改包含将所述一组内部电源的第二子集中的所述至少一个恢复到
第二电压电平;基于接收到第二命令,在第七时间,针对所述一组内部电源的第一子集维持相应电压电平;以及基于接收到第二命令,在第八时间,针对所述一组内部电源的第一子集修改相应电压电平,其中所述修改包含将所述一组内部电源的第一子集中的所述至少一个恢复到第一电压电平。
123.在本文所述的方法900和设备的一些实例中,所述一组内部电源的第一子集可与用于正向电压偏置的第一阈值、用于电源操作的第一电压电平阈值或其组合相关联,并且所述一组内部电源的第二子集可与用于正向电压偏置的第二阈值、用于电源操作的第二电压电平阈值或其组合相关联。
124.在本文所述的方法900和设备的一些实例中,针对所述一组内部电源的第一子集修改相应电压电平可包含用于以下的操作、特征、构件或指令:激活相应泄放电路以将所述一组内部电源的第一子集的相应电压电平从相应第一操作电压电平修改为相应第一外部电源电压电平的相应阈值电压电平。
125.在本文所述的方法900和设备的一些实例中,针对所述一组内部电源的第一子集修改相应电压电平可进一步包含用于以下的操作、特征、构件或指令:经由与相应泄放电路耦合的相应比较器,比较所述一组内部电源的第一子集的相应电压电平与相应第一外部电源电压电平;基于比较所述一组内部电源的第一子集的相应电压电平与相应第一外部电源电压电平,撤销激活相应泄放电路;以及基于比较所述一组内部电源的第一子集的相应电压电平与相应第一外部电源电压电平,激活与相应比较器耦合的相应箝位电路,以将所述一组内部电源的第一子集的相应电压电平维持在相应第一外部电源电压电平的相应阈值电压电平。
126.本文所述的方法900和设备的一些实例可进一步包含用于以下的操作、特征、构件或指令:激活相应箝位电路可至少部分地基于所述一组内部电源的第一子集中的相应内部电源的相应电压电平达到相应第一外部电源电压电平的相应阈值电压电平。
127.在本文所述的方法900和设备的一些实例中,所述一组内部电源的第一子集中的每个相应第一电压电平可高于每个相应第一外部电源电压电平。
128.图10示出根据本公开的各方面的流程图,示出了支持针对省电模式将电源分组的一或多种方法1000。方法1000的操作可由本文所述的存储器装置或其组件实施。例如,方法1000的操作可由参考图8所描述的存储器装置执行。在一些实例中,存储器装置可执行一组指令以控制存储器装置的功能元件执行所描述的功能。另外或替代地存储器装置可使用专用硬件执行所描述功能的各方面。
129.在1005处,存储器装置可在第一时间,在存储器装置处,接收指示存储器装置进入睡眠模式的命令,其中存储器装置包含与一组相应电压电平相关联的一组内部电源。操作1005可根据本文描述的方法执行。在一些实例中,操作1005的各方面可由参考图8所描述的睡眠命令组件执行。
130.在1010处,存储器装置可基于接收到所述命令,在第二时间,针对所述一组内部电源的第一子集修改相应电压电平,其中所述一组内部电源的第一子集中的至少一个与不同于外部电源电压电平的第一电压电平相关联。操作1010可根据本文描述的方法执行。在一些实例中,操作1010的各方面可由参考图8所描述的电压修改组件执行。
131.在1015处,存储器装置可基于接收到所述命令,在第二时间,针对所述一组内部电
源的第二子集维持相应电压电平,其中所述一组内部电源的第二子集中的至少一个与不同于外部电源电压电平的第二电压电平相关联。操作1015可根据本文描述的方法执行。在一些实例中,操作1015的各方面可由参考图8所描述的内部电压维持组件执行。
132.在1020处,存储器装置可在第三时间,在存储器装置处,接收指示存储器装置退出睡眠模式的第二命令。1020的操作可根据本文描述的方法执行。在一些实例中,操作1020的各方面可由参考图8所描述的睡眠命令组件执行。
133.在1025处,存储器装置可基于接收到第二命令,在第四时间,针对所述一组内部电源的第一子集修改相应电压电平,其中所述修改包含将所述一组内部电源的第一子集中的所述至少一个恢复到第一电压电平。操作1025可根据本文描述的方法执行。在一些实例中,操作1025的各方面可由参考图8所描述的电压恢复组件执行。
134.应注意,本文中所描述的方法是可能的实施方案,且操作和步骤可重新布置或以其它方式修改,且其它实施方案是可能的。此外,可组合来自方法中的两个或大于两个的部分。
135.描述一种设备。所述设备可包含与一组相应电压电平相关联的一组内部电源,所述一组内部电源包含:第一内部电源子集,其包含与不同于外部电源电压电平的第一电压电平相关联的第一内部电源;及第二内部电源子集,其包含与不同于所述外部电源电压电平的第二电压电平相关联的第二内部电源。所述设备还可包含控制器,其配置成:在第一时间,接收指示所述设备进入睡眠模式的命令;基于接收到所述命令,在第二时间,针对所述一组内部电源的所述第一子集修改相应电压电平;以及基于接收到所述命令,在所述第二时间,针对所述一组内部电源的所述第二子集维持相应电压电平。
136.控制器的一些实例可进一步配置成:在第三时间,在所述设备处,接收指示所述设备退出睡眠模式的第二命令;以及基于接收到第二命令,在第四时间,针对所述一组内部电源的第一子集修改相应电压电平,其中所述修改包含将第一内部电源恢复到第一电压电平。
137.控制器的一些实例可进一步配置成:基于接收到所述命令,在第三时间,针对所述一组内部电源的第二子集修改相应电压电平。
138.控制器的一些实例可进一步配置成在第四时间,在所述设备处,接收指示所述设备退出睡眠模式的第二命令;基于接收到第二命令,在第五时间,针对所述一组内部电源的第二子集修改相应电压电平,其中所述修改包含将第二内部电源恢复到第二电压电平。控制器可进一步配置成基于接收到第二命令,在第五时间,针对所述一组内部电源的第一子集维持相应电压电平;以及基于接收到第二命令,在第六时间,针对所述一组内部电源的第一子集修改相应电压电平,其中所述修改包含将第一内部电源恢复到第一电压电平。
139.在一些实例中,所述一组内部电源的第一子集可与用于正向电压偏置的第一阈值、用于电源操作的第一电压电平阈值或其组合相关联,并且所述一组内部电源的第二子集可与用于正向电压偏置的第二阈值、用于电源操作的第二电压电平阈值或其组合相关联。
140.在一些实例中,所述设备可进一步包含一组泄放电路,包含配置成将所述一组内部电源的第一子集的相应电压电平从相应第一操作电压电平修改为相应第一外部电源电压电平的相应第一阈值电压电平的第一泄放电路子集及配置成将所述一组内部电源的第
二子集的相应电压电平从相应第二操作电压电平修改为相应第二外部电源电压电平的相应第二阈值电压电平的第二泄放电路子集。所述设备可进一步包含一组比较器电路,包含:第一比较器电路子集,其与第一泄放电路子集中的相应泄放电路耦合且配置成比较所述一组内部电源的第一子集的相应电压电平与相应第一外部电源电压电平;及第二比较器电路子集,其与第二泄放电路子集中的相应泄放电路耦合,且配置成比较所述一组内部电源的第二子集的相应电压电平与相应第二外部电源电压电平。
141.在一些实例中,所述一组内部电源的第一子集中的每个相应第一操作电压电平可高于每个相应第一外部电源电压电平,并且所述一组内部电源的第二子集中的每个相应第二操作电压电平可高于每个相应第二外部电源电压电平。
142.在一些实例中,所述设备可进一步包含一组箝位电路,包含:第一箝位电路子集,其与第一比较器电路子集中的相应比较器电路耦合且配置成基于第一子集中的相应比较器电路,将所述一组内部电源的第一子集的相应电压电平维持在相应第一外部电源电压电平的相应第一阈值电压电平;及第二箝位电路子集,其与第二比较器电路子集中的相应比较器电路耦合,且配置成基于第二子集中的相应比较器电路,将所述一组内部电源的第二子集的相应电压电平维持在相应第二外部电源电压电平的相应第二阈值电压电平。
143.控制器的一些实例可进一步配置成至少部分地基于所述一组内部电源的第一子集中的相应内部电源的相应电压电平达到相应电压电平阈值,激活第一箝位电路子集中的相应箝位电路。
144.描述一种设备。所述设备可包含:第一内部电源,其与不同于外部电源电压电平的第一电压电平相关联的;第二内部电源,其与不同于第一电压电平且不同于外部电源电压电平的第二电压电平相关联;一组泄放电路,其包含配置成将第一内部电源的第一电压电平修改为第一外部电源电压电平的第一泄放电路及配置成将第二内部电源的第二电压电平修改为第二外部电源电压电平的第二泄放电路;以及一组箝位电路,其包含配置成将第一内部电源维持在第一外部电源电压电平的第一箝位电路及配置成将第二内部电源维持在第二外部电源电压电平的第二箝位电路。
145.所述设备的一些实例可包含:第三内部电源,其与不同于第一电压电平、第二电压电平和外部电源电压电平的第三电压电平相关联;所述一组泄放电路中的第三泄放电路,所述第三泄放电路配置成将第三内部电源的第三电压电平修改为第三外部电源电压电平;及所述一组箝位电路中的第三箝位电路,所述第三箝位电路配置成将第三内部电源维持在第三外部电源电压电平。
146.在一些实例中,第一泄放电路可包含:一或多个开关组件,其配置成选择性地耦合第一内部电源与具有第一外部电源电压电平的第一外部电源;及一或多个电阻器,其可经由所述一或多个开关组件选择性地与第一内部电源或第一外部电源耦合。
147.在一些实例中,所述一组箝位电路中的每个箝位电路可与相应比较器电路耦合,所述相应比较器电路配置成比较相应内部电源的相应电压电平与相应外部电源电压电平。
148.可使用多种不同技术和技艺中的任一个来表示本文中所描述的信息和信号。例如,可通过电压、电流、电磁波、磁场或磁粒子、光场或光粒子或其任何组合来表示在整个上文描述中可能参考的数据、指令、命令、信息、信号、位、符号和码片。一些图式可将信号示出为单个信号;然而,所属领域的一般技术人员将理解,所述信号可表示信号总线,其中总线
可具有多种位宽度。
149.术语“电子连通”、“导电接触”、“连接”和“耦合”可以指组件之间支持信号在组件之间流动的关系。如果组件之间存在可在任何时间支持信号在组件之间流动的任何导电路径,那么组件被视为彼此电子连通(或彼此导电接触,或彼此连接,或彼此耦合)。在任何给定时间,基于包含所连接组件的装置的操作,彼此电子连通(或彼此导电接触,或彼此连接,或彼此耦合)的组件之间的导电路径可以是开路或闭路。所连接组件之间的导电路径可以是组件之间的直接导电路径,或所连接组件之间的导电路径可以是可包含例如开关、晶体管或其它组件等中间组件的间接导电路径。在一些实例中,可例如使用例如开关或晶体管等一或多个中间组件中断所连接组件之间的信号流动一段时间。
150.术语“耦合”是指从组件之间的开路关系移动到组件之间的闭路关系的条件,在开路关系中,信号当前无法通过导电路径在组件之间传送,在闭路关系中,信号可以通过导电路径在组件之间传送。当例如控制器的一组件将其它组件耦合在一起时,那么所述组件引发允许信号通过导电路径在所述其它组件之间流动的改变,所述导电路径先前不允许信号流动。
151.术语“隔离”是指信号当前无法在组件之间流动的组件之间的关系。如果组件之间存在断路,那么它们彼此隔离。例如,由定位在两个组件之间的开关间隔开的组件在开关断开时彼此隔离。当控制器将两个组件彼此隔离时,控制器实现以下改变:阻止信号使用先前准许信号流动的导电路径在组件之间流动。
152.本文中所论述的包含存储器阵列的装置可形成于半导体衬底上,例如硅、锗、硅锗合金、砷化镓、氮化镓等。在一些实例中,衬底是半导体晶片。在其它情况下,衬底可为绝缘体上硅(soi)衬底,例如玻璃上硅(sog)或蓝宝石上硅(sos),或另一衬底上的半导体材料的外延层。可通过使用包含(但不限于)磷、硼或砷的各种化学物质的掺杂来控制衬底或衬底的子区的导电性。可在衬底的初始形成或生长期间,通过离子植入或通过任何其它掺杂方法执行掺杂。
153.本文所论述的开关组件或晶体管可表示场效应晶体管(fet),并且包括包含源极、漏极和栅极的三端装置。端子可通过导电材料(例如金属)连接到其它电子元件。源极和漏极可为导电的,且可包括经重掺杂(例如简并)半导体区。源极与漏极可由轻掺杂的半导体区或沟道间隔开。如果沟道是n型(即,大部分载体为电子),那么fet可被称作n型fet。如果沟道是p型(即,大部分载体为空穴),那么fet可被称作p型fet。沟道可由绝缘栅极氧化物封端。可通过将电压施加到栅极来控制沟道导电性。例如,将正电压或负电压分别施加到n型fet或p型fet可导致沟道变得导电。当大于或等于晶体管的阈值电压的电压被施加到晶体管栅极时,晶体管可“接通”或“激活”。当小于晶体管的阈值电压的电压被施加到晶体管栅极时,晶体管可“断开”或“撤销激活”。
154.本文结合附图阐述的描述内容描述了实例配置,且并不表示可以实施的或在权利要求书的范围内的所有实例。本文中所使用的术语“示例性”是指“充当实例、例子或说明”,且不比其它实例“优选”或“有利”。详细描述包含特定细节,以便提供对所描述技术的理解。然而,这些技术可在没有这些特定细节的情况下实践。在一些例子中,以框图的形式展示众所周知的结构和装置以免混淆所描述实例的概念。
155.在附图中,类似组件或特征可以具有相同参考标记。此外,可通过在参考标记之后
跟着长划线及区分类似组件的第二标记来区分为相同类型的各种组件。如果说明书中仅使用第一参考标记,那么描述适用于具有相同第一参考标记的类似组件中的任一个,而与第二参考标记无关。
156.可使用多种不同技术和技艺中的任一个来表示本文中所描述的信息和信号。例如,可通过电压、电流、电磁波、磁场或磁粒子、光场或光粒子或其任何组合来表示在整个上文描述中可能参考的数据、指令、命令、信息、信号、位、符号和码片。
157.结合本文中的公开内容所描述的各种说明性块和模块可使用经设计以执行本文中所描述的功能的通用处理器、dsp、asic、fpga或其它可编程逻辑装置、离散门或晶体管逻辑、离散硬件组件或其任何组合来实施或执行。通用处理器可为微处理器,但在替代方案中,处理器可为任何处理器、控制器、微控制器或状态机。处理器也可实施为计算装置的组合(例如,dsp与微处理器的组合、多个微处理器、一或多个微处理器结合dsp核心,或任何其它此类配置)。
158.本文中所描述的功能可以硬件、由处理器执行的软件、固件或其任何组合来实施。如果以由处理器执行的软件来实施,那么可以将功能作为一或多个指令或代码存储于计算机可读媒体上或通过计算机可读媒体来传输。其它实例及实施方案在本公开及所附权利要求书的范围内。例如,由于软件的本质,上文所描述的功能可使用由处理器执行的软件、硬件、固件、硬连线或这些中的任一个的组合来实施。实施功能的特征也可物理上位于各个位置处,包含经分布以使得功能的各部分在不同物理位置处实施。并且,如本文中(包含在权利要求书中)所使用,项目的列表(例如,以例如“中的至少一个”或“中的一或多个”的短语结尾的项目的列表)中所使用的“或”指示包含性列表,使得(例如)a、b或c中的至少一个的列表意指a或b或c或ab或ac或bc或abc(即,a和b和c)。并且,如本文中所使用,短语“基于”不应被理解为提及一组封闭条件。例如,在不脱离本公开的范围的情况下,描述为“基于条件a”的示例性步骤可基于条件a和条件b两者。换句话说,如本文中所使用,短语“基于”应同样地解释为短语“至少部分地基于”。
159.计算机可读媒体包含非暂时性计算机存储装置媒体和通信媒体两者,通信媒体包含有助于将计算机程序从一个地方传递到另一地方的任何媒体。非暂时性存储媒体可以是任何可用的媒体,它可以由通用或专用计算机存取。举例来说且不加限制,非暂时性计算机可读媒体可包括ram、rom、电可擦除可编程只读存储器(eeprom)、光盘(cd)rom或其它光盘存储装置、磁盘存储装置或其它磁性存储装置,或任何其它可用于载送或存储呈指令或数据结构形式的所要程序代码构件且可以通过通用或专用计算机或通用或专用处理器存取的非暂时性媒体。并且,任何连接被适当地称为计算机可读媒体。例如,如果软件从网站、服务器或其它远程源使用同轴电缆、光纤电缆、双绞线、数字订户线(dsl)或红外、无线电和微波等无线技术传输,那么同轴电缆、光纤电缆、双绞线、数字订户线(dsl)或红外、无线电和微波等无线技术包含在媒体的定义中。如本文中所使用,磁盘和光盘包含cd、激光光盘、光学光盘、数字多功能光盘(dvd)、软盘和蓝光光盘,其中磁盘通常以磁性方式再现数据,而光盘用激光以光学方式再现数据。上述各项的组合同样包含在计算机可读媒体的范围内。
160.提供本文中的描述使得所属领域的技术人员能够进行或使用本公开。所属领域技术人员将清楚对本公开的各种修改,且本文中所定义的一般原理可应用于其它变化形式而不会脱离本公开的范围。因此,本发明不限于本文中所描述的实例和设计,而是被赋予与本
文中所公开的原理和新颖特征一致的最宽范围。

技术特征:


1.一种方法,其包括:在第一时间,在存储器装置处,接收指示所述存储器装置进入睡眠模式的命令,其中所述存储器装置包括与多个相应电压电平相关联的一组内部电源;至少部分地基于接收到所述命令,在第二时间,针对所述一组内部电源的第一子集修改相应电压电平,其中所述一组内部电源的所述第一子集中的至少一个与不同于外部电源电压电平的第一电压电平相关联;以及至少部分地基于接收到所述命令,在所述第二时间,针对所述一组内部电源的第二子集维持相应电压电平,其中所述一组内部电源的所述第二子集中的至少一个与不同于所述外部电源电压电平的第二电压电平相关联。2.根据权利要求1所述的方法,其进一步包括:在第三时间,在所述存储器装置处,接收指示所述存储器装置退出所述睡眠模式的第二命令;以及至少部分地基于接收到所述第二命令,在第四时间,针对所述一组内部电源的所述第一子集修改所述相应电压电平,其中所述修改包括将所述一组内部电源的所述第一子集中的所述至少一个恢复到所述第一电压电平。3.根据权利要求1所述的方法,其进一步包括:至少部分地基于接收到所述命令,在第三时间,针对所述一组内部电源的所述第二子集修改所述相应电压电平。4.根据权利要求3所述的方法,其进一步包括:在第四时间,在所述存储器装置处,接收指示所述存储器装置退出所述睡眠模式的第二命令;至少部分地基于接收到所述第二命令,在第五时间,针对所述一组内部电源的所述第二子集修改所述相应电压电平,其中所述修改包括将所述一组内部电源的所述第二子集中的所述至少一个恢复到所述第二电压电平;至少部分地基于接收到所述第二命令,在所述第五时间,针对所述一组内部电源的所述第一子集维持所述相应电压电平;以及至少部分地基于接收到所述第二命令,在第六时间,针对所述一组内部电源的所述第一子集修改所述相应电压电平,其中所述修改包括将所述一组内部电源的所述第一子集中的所述至少一个恢复到所述第一电压电平。5.根据权利要求3所述的方法,其进一步包括:至少部分地基于接收到所述命令,在所述第二时间和所述第三时间,针对所述一组内部电源的第三子集维持相应电压电平,其中所述一组内部电源的所述第三子集中的至少一个与不同于所述外部电源电压电平的第三电压电平相关联。6.根据权利要求5所述的方法,其进一步包括:至少部分地基于接收到所述命令,在第四时间,针对所述一组内部电源的所述第三子集修改所述相应电压电平。7.根据权利要求6所述的方法,其进一步包括:在第五时间,在所述存储器装置处,接收指示所述存储器装置退出所述睡眠模式的第二命令;
至少部分地基于接收到所述第二命令,在第六时间,针对所述一组内部电源的所述第三子集修改所述相应电压电平,其中所述修改包括将所述一组内部电源的所述第三子集中的所述至少一个恢复到所述第三电压电平;至少部分地基于接收到所述第二命令,在所述第六时间,针对所述一组内部电源的所述第二子集和所述第一子集维持所述相应电压电平;至少部分地基于接收到所述第二命令,在第七时间,针对所述一组内部电源的所述第二子集修改所述相应电压电平,其中所述修改包括将所述一组内部电源的所述第二子集中的所述至少一个恢复到所述第二电压电平;至少部分地基于接收到所述第二命令,在所述第七时间,针对所述一组内部电源的所述第一子集维持所述相应电压电平;以及至少部分地基于接收到所述第二命令,在第八时间,针对所述一组内部电源的所述第一子集修改所述相应电压电平,其中所述修改包括将所述一组内部电源的所述第一子集中的所述至少一个恢复到所述第一电压电平。8.根据权利要求1所述的方法,其中:所述一组内部电源的所述第一子集与用于正向电压偏置的第一阈值、用于电源操作的第一电压电平阈值或其组合相关联;且所述一组内部电源的所述第二子集与用于正向电压偏置的第二阈值、用于电源操作的第二电压电平阈值或其组合相关联。9.根据权利要求1所述的方法,其中针对所述一组内部电源的所述第一子集修改所述相应电压电平包括:激活相应泄放电路,以将所述一组内部电源的所述第一子集的所述相应电压电平从相应第一操作电压电平修改为相应第一外部电源电压电平的相应阈值电压电平。10.根据权利要求9所述的方法,其中针对所述一组内部电源的所述第一子集修改所述相应电压电平进一步包括:经由与所述相应泄放电路耦合的相应比较器,比较所述一组内部电源的所述第一子集的所述相应电压电平与所述相应第一外部电源电压电平;至少部分地基于比较所述一组内部电源的所述第一子集的所述相应电压电平与所述相应第一外部电源电压电平,撤销激活所述相应泄放电路;以及至少部分地基于比较所述一组内部电源的所述第一子集的所述相应电压电平与所述相应第一外部电源电压电平,激活与所述相应比较器耦合的相应箝位电路,以将所述一组内部电源的所述第一子集的所述相应电压电平维持在所述相应第一外部电源电压电平的所述相应阈值电压电平。11.根据权利要求10所述的方法,其中:激活相应箝位电路至少部分地基于所述一组内部电源的所述第一子集中的相应内部电源的所述相应电压电平达到相应第一外部电源电压电平的相应阈值电压电平。12.根据权利要求9所述的方法,其中所述一组内部电源的所述第一子集中的每个相应第一电压电平高于每个相应第一外部电源电压电平。13.一种设备,其包括:与多个相应电压电平相关联的一组内部电源,所述一组内部电源包括:
第一内部电源子集,其包括与不同于外部电源电压电平的第一电压电平相关联的第一内部电源;以及第二内部电源子集,其包括与不同于所述外部电源电压电平的第二电压电平相关联的第二内部电源;以及控制器,其配置成:在第一时间,接收指示所述设备进入睡眠模式的命令;至少部分地基于接收到所述命令,在第二时间,针对所述一组内部电源的所述第一子集修改相应电压电平;以及至少部分地基于接收到所述命令,在所述第二时间,针对所述一组内部电源的所述第二子集维持相应电压电平。14.根据权利要求13所述的设备,其中所述控制器进一步配置成:在第三时间,在所述设备处,接收指示所述设备退出所述睡眠模式的第二命令;以及至少部分地基于接收到所述第二命令,在第四时间,针对所述一组内部电源的所述第一子集修改所述相应电压电平,其中所述修改包括将所述第一内部电源恢复到所述第一电压电平。15.根据权利要求13所述的设备,其中所述控制器进一步配置成:至少部分地基于接收到所述命令,在第三时间,针对所述一组内部电源的所述第二子集修改所述相应电压电平。16.根据权利要求15所述的设备,其中所述控制器进一步配置成:在第四时间,在所述设备处,接收指示所述设备退出所述睡眠模式的第二命令;至少部分地基于接收到所述第二命令,在第五时间,针对所述一组内部电源的所述第二子集修改所述相应电压电平,其中所述修改包括将所述第二内部电源恢复到所述第二电压电平;至少部分地基于接收到所述第二命令,在所述第五时间,针对所述一组内部电源的所述第一子集维持所述相应电压电平;以及至少部分地基于接收到所述第二命令,在第六时间,针对所述一组内部电源的所述第一子集修改所述相应电压电平,其中所述修改包括将所述第一内部电源恢复到所述第一电压电平。17.根据权利要求13所述的设备,其中:所述一组内部电源的所述第一子集与用于正向电压偏置的第一阈值、用于电源操作的第一电压电平阈值或其组合相关联;且所述一组内部电源的所述第二子集与用于正向电压偏置的第二阈值、用于电源操作的第二电压电平阈值或其组合相关联。18.根据权利要求13所述的设备,其中所述设备进一步包括:一组泄放电路,其包括:第一泄放电路子集,其配置成将所述一组内部电源的所述第一子集的所述相应电压电平从相应第一操作电压电平修改为相应第一外部电源电压电平的相应第一阈值电压电平;第二泄放电路子集,其配置成将所述一组内部电源的所述第二子集的所述相应电压电平从相应第二操作电压电平修改为相应第二外部电源电压电平的相应第二阈值电压电平;
以及一组比较器电路,其包括;第一比较器电路子集,其与所述第一泄放电路子集中的相应泄放电路耦合,且配置成比较所述一组内部电源的所述第一子集的所述相应电压电平与所述相应第一外部电源电压电平;以及第二比较器电路子集,其与所述第二泄放电路子集中的相应泄放电路耦合,且配置成比较所述一组内部电源的所述第二子集的所述相应电压电平与所述相应第二外部电源电压电平。19.根据权利要求18所述的设备,其中:所述一组内部电源的所述第一子集中的每个相应第一操作电压电平高于每个相应第一外部电源电压电平;且所述一组内部电源的所述第二子集中的每个相应第二操作电压电平高于每个相应第二外部电源电压电平。20.根据权利要求18所述的设备,其中所述设备进一步包括一组箝位电路,其包括:第一箝位电路子集,其与所述第一比较器电路子集中的相应比较器电路耦合且配置成至少部分地基于所述第一子集中的所述相应比较器电路,将所述一组内部电源的所述第一子集的所述相应电压电平维持在所述相应第一外部电源电压电平的所述相应第一阈值电压电平;第二箝位电路子集,其与所述第二比较器电路子集中的相应比较器电路耦合且配置成至少部分地基于所述第二子集中的所述相应比较器电路,将所述一组内部电源的所述第二子集中的所述相应电压电平维持在所述相应第二外部电源电压电平的所述相应第二阈值电压电平。21.根据权利要求20所述的设备,其中所述控制器进一步配置成:至少部分地基于所述一组内部电源的所述第一子集中的相应内部电源的所述相应电压电平达到相应电压电平阈值,激活所述第一箝位电路子集中的相应箝位电路。22.一种设备,其包括:第一内部电源,其与不同于外部电源电压电平的第一电压电平相关联;第二内部电源,其与不同于所述第一电压电平且不同于所述外部电源电压电平的第二电压电平相关联;一组泄放电路,其包括;第一泄放电路,其配置成将所述第一内部电源的所述第一电压电平修改为第一外部电源电压电平;第二泄放电路,其配置成将所述第二内部电源的所述第二电压电平修改为第二外部电源电压电平;一组箝位电路,其包括;第一箝位电路,其配置成将所述第一内部电源维持在所述第一外部电源电压电平;以及第二箝位电路,其配置成将所述第二内部电源维持在所述第二外部电源电压电平。23.根据权利要求22所述的设备,其进一步包括:
第三内部电源,其与不同于所述第一电压电平、所述第二电压电平和所述外部电源电压电平的第三电压电平相关联;所述一组泄放电路中的第三泄放电路,所述第三泄放电路配置成将所述第三内部电源的所述第三电压电平修改为第三外部电源电压电平;以及所述一组箝位电路中的第三箝位电路,所述第三箝位电路配置成将所述第三内部电源维持在所述第三外部电源电压电平。24.根据权利要求22所述的设备,其中所述第一泄放电路包括:一或多个开关组件,其配置成选择性地耦合所述第一内部电源与具有所述第一外部电源电压电平的第一外部电源;以及一或多个电阻器,其能够经由所述一或多个开关组件选择性地与所述第一内部电源或所述第一外部电源耦合。25.根据权利要求22所述的设备,其中所述一组箝位电路中的每个箝位电路与相应比较器电路耦合,所述相应比较器配置成比较相应内部电源的相应电压电平与相应外部电源电压电平。

技术总结


描述了用于针对省电模式将电源分组的方法、系统和装置,以将存储器装置配置有内部电源组,其电压电平可以根据通过裸片上定时器传信的组次序依次修改。例如,当所述存储器装置进入深睡模式时,可在第一时间将第一内部电源组的相应电压电平修改为相应外部电源电压电平,可在第二时间将第二内部电源组的相应电压电平修改为相应外部电源电压电平,以此类推。当所述存储器装置退出深睡模式时,可以按照与进入组次序相反的组次序将内部电压供应器组从所述相应外部电源电压电平修改为相应操作电压电平。修改为相应操作电压电平。修改为相应操作电压电平。


技术研发人员:

南基浚 马炎涛 松原靖 铃木尊雅

受保护的技术使用者:

美光科技公司

技术研发日:

2021.05.26

技术公布日:

2023/2/3

本文发布于:2024-09-24 14:26:24,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/2/58625.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:电压   电平   所述   电源
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议