用于提高功率PMOS管开关速度的PMOS管驱动电路[实用新型专利]

(19)中华人民共和国国家知识产权局
(12)实用新型专利
(10)授权公告号 (45)授权公告日 (21)申请号 201721417031.2
(22)申请日 2017.10.30
(73)专利权人 西安科技大学
地址 710054 陕西省西安市雁塔路中段58
(72)发明人 刘树林 员翠平 曹剑 黄治 
徐丹丹 汪倩倩 
(74)专利代理机构 上海精晟知识产权代理有限
公司 31253
代理人 冯子玲
(51)Int.Cl.
H03K  17/042(2006.01)
H03K  17/687(2006.01)
(ESM)同样的发明创造已同日申请发明专利
(54)实用新型名称
用于提高功率PMOS管开关速度的PMOS管驱
(57)摘要
本实用新型公开了一种用于提高功率PMOS
管开关速度的PMOS管驱动电路,包括NPN型三极
管Q2、NMOS管Q3、肖特基二极管D2、电容C2、电阻
R1、电阻R2、电阻R3和电阻R4,NMOS管Q3的栅极与
电阻R3的一端连接,NMOS管Q3的漏极与电阻R2的
一端连接;NPN型三极管Q2的基极通过电容C2与
NMOS管Q3的漏极连接,NPN型三极管Q2的集电极
与待驱动的PMOS管的源极连接,NPN型三极管Q2
的发射极与电阻R2的另一端和待驱动的PMOS管
的栅极连接。本实用新型电路结构简单,实现方
便且成本低,能够有效保证PMOS管快速导通与关
断,电路工作效果高,工作可靠性高,实用性强,
市场前景广阔。权利要求书1页  说明书7页  附图4页CN 207304508 U 2018.05.01
C N  207304508
U
1.一种用于提高功率PMOS管开关速度的PMOS管驱动电路,其特征在于:包括NPN型三极管Q2、NMOS管Q3、肖特基二极管D2、电容C2、电阻R1、电阻R2、电阻R3和电阻R4,所述NMOS管Q3的栅极与电阻R3的一端连接,所述电阻R3的另一端为外部PWM驱动信号的输入端,所述NMOS 管Q3的源极接地,所述NMOS管Q3的漏极与电阻R2的一端连接;所述NPN型三极管Q2的基极通过电容C2与所述NMOS管Q3的漏极连接,所述NPN型三极管Q2的集电极与外部电源的正极输出端和待驱动的PMOS管的源极连接,所述NPN型三极管Q2的发射极与电阻R2的另一端和待驱动的PMOS管的栅极连接;所述电阻R1并接在所述NPN型三极管Q2的集电极与发射极之间,所述电阻R4并接在所述NMOS管Q3的栅极与源极之间;所述肖特基二极管D2的阳极与所述NPN型三极管Q2的发射极连接,所述肖特基二极管D2的阴极与所述NPN型三极管Q2的基极连接。
2.按照权利要求1所述的用于提高功率PMOS管开关速度的PMOS管驱动电路,其特征在于:还包括稳压二极管D1,所述稳压二极管D1的阳极与所述NMOS管Q3的漏极连接,所述稳压二极管D1的阴极与所述NPN型三极管Q2的发射极连接。
3.按照权利要求1或2所述的用于提高功率PMOS管开关速度的PMOS管驱动电路,其特征在于:所述NPN型三极管Q2的型号为ZTX651。
4.按照权利要求1或2所述的用于提高功率PMOS管开关速度的PMOS管驱动电路,其特征在于:所述NMOS管Q3的型号为IRF510。
5.按照权利要求1或2所述的用于提高功率PMOS管开关速度的PMOS管驱动电路,其特征在于:所述肖特基二极管D2的型号为SS14。
权 利 要 求 书1/1页CN 207304508 U
用于提高功率PMOS管开关速度的PMOS管驱动电路
技术领域
[0001]本实用新型属于开关电源技术领域,具体涉及一种用于提高功率PMOS管开关速度的PMOS管驱动电路。
背景技术
[0002]随着电子市场的迅速发展,对开关电源的需求越来越大,同时对开关电源性能的要求也越来越高。全控型功率晶体管是开关电源的核心部分之一,其运行状态及安全性直接影响开关变换器性能的优劣。全控型功率晶体管可分为巨型晶体管(GTR)、绝缘栅双极型晶体管(IGBT)、功率场效应晶体管(VDMOS)、门极关断晶闸管(GTO)。由于功率MOS晶体管是全控型器件中频带最宽的一种,因此,在高频化进程中倍受重视,并且由于功率MOS晶体管具有短沟道、高阻漂移区和垂直导电等特点,大幅度提高了其耐压和载流能力,因此,在开关变换领域得到广泛应用。
[0003]驱动电路是主电路与控制电路之间的接口,驱动电路主要用以改善器件的静态特性和动态特性,驱动电路应保证功率器件完全导通与可靠关断以减小器件的开通与关断损耗,作为功率开关希望缩短开关时间,减小功率损耗。由于功率MOS开关管是一种多数载流子导电的单极型电压控制器件,具有开关速度快、高频性能好、输入阻抗高、驱动功率小和无二次击穿问题等显著优点,因此,功率MOS晶体管作为开关器件更具有优势。
[0004]按导电载流子的类型可将功率MOS器件分为NMOS器件和PMOS器件,NMOS管中的多数载流子为电子,PMOS管中的多数载流子为空穴,由于电子的迁移率比空穴的迁移率大,所以,在几何尺寸和工作电压绝对值相等的情况下,NMOS管的跨导大、速度快、电流大。因此,NMOS管比PMOS管应用范围更广,开关电源中的开关器件一般都采用NMOS管作为开关管。但是,NMOS管导通条件为栅源电压至少应大于其阈值电压,这使得当源极接输入最高电平时,使用NMOS管就需要在栅极上产生一个比
输入更高的电平,这就需要采用自举电路、隔离驱动电路或集成式驱动电路,但由于其存在体积大,电路结构复杂等缺点,不具有实用价值。[0005]解决这个问题最恰当的方法就是使用PMOS管作为开关管,当源极接输入最高电平时,只需将栅极电平拉低,PMOS管就可以导通。但是,由于功率MOS晶体管的栅源、栅漏和源漏中均存在寄生电容,其充放电的时间不仅延迟了MOS晶体管的开通与关断时间,而且增加了电路的功率损耗。因此,为使PMOS管在开关电路中可快速的开通与关断,不仅需要在栅极与源极之间施加负脉冲信号,同时需要在PMOS管栅极注入和抽取足够多的电荷,PMOS管在开关电路中才能快速导通与关断,PMOS管中寄生电容两端电压才能在尽可能短的时间内快速上升和下降到所需的电压值,从而减小PMOS管的开关损耗,提高开关效率。
[0006]在专利申请号为“201010509695.8”的中国专利公开文献中,公开了一种PMOS管驱动电路及其驱动方法,在PMOS管导通时并接电容C2进行充电以存储电荷,在PMOS管关断时并接电容C2释放电荷,迫使NPN型三极管Q1导通,抽取PMOS管栅极电荷使其快速关断,以此提高了PMOS管的关断速度。但是,该电路中电阻R2与R3的取值非常困难,首先,电阻R2、R3必须满足一定的分压比以确保电阻R3两端电压大于PMOS管的阈值电压,同时电阻R2两端的电
压决定并接电容C2充电至稳态时的电压值,该电压在PMOS管关断时必须可使NPN型三极管Q1饱和导通。其次,电阻R2、R3如果取值较小可以提高PMOS管栅源寄生电容的充电时间,以提高开关电路的效率,但是同时会增大PMOS管导通期间流过电阻R3、D1的电流,从而增大电路的开关损耗。
[0007]在专利申请号为“200810240744.5”的中国专利公开文献中,公开了一种BUCK调整器中P沟道MOSFET的驱动电路,其驱动电路包括上管Q1驱动与下管Q2驱动,当上管Q1导通期间,控制下管Q2截止以使NPN型三极管VT1导通,为电容C1提供较大的充电电流,迫使下管Q1快速导通;在上管Q1关断期间,控制下管Q2导通以使NPN型三极管VT1截止,上管Q1可靠关断。但是,该驱动电路在Q1管关断期间,栅源寄生电容须经电阻R1进行放电,放电速度较慢,并且该驱动电路需控制Q1管与Q2管交替导通,需要合理设置两路驱动信号,电路结构复杂。
实用新型内容
[0008]本实用新型所要解决的技术问题在于针对上述现有技术中的不足,提供一种用于提高功率PMOS管开关速度的PMOS管驱动电路,其电路结构简单,实现方便且成本低,能够有效保证PMOS管快速导通与关断,电路工作效果高,工作可靠性高,实用性强,市场前景广阔。[0009]为解决上述技术问题,本实用新型采用的技术方案是:一种用于提高功率PMOS管开关速度的PMOS管驱动电路,其特征在于:包括NPN型三极管Q2、NMOS管Q3、肖特基二极管D2、电容C2、电阻R1、电阻R2、电阻R3和电阻R4,所述NMOS管Q3的栅极与电阻R3的一端连接,所述电阻R3的另一端为外部PWM驱动信号的输入端,所述NMOS管Q3的源极接地,所述NMOS管Q3的漏极与电阻R2的一端连接;所述NPN型三极管Q2的基极通过电容C2与所述NMOS管Q3的漏极连接,所述NPN型三极管Q2的集电极与外部电源的正极输出端和待驱动的PMOS管的源极连接,所述NPN型三极管Q2的发射极与电阻R2的另一端和待驱动的P
MOS管的栅极连接;所述电阻R1并接在所述NPN型三极管Q2的集电极与发射极之间,所述电阻R4并接在所述NMOS 管Q3的栅极与源极之间;所述肖特基二极管D2的阳极与所述NPN型三极管Q2的发射极连接,所述肖特基二极管D2的阴极与所述NPN型三极管Q2的基极连接。
[0010]上述的用于提高功率PMOS管开关速度的PMOS管驱动电路,其特征在于:还包括稳压二极管D1,所述稳压二极管D1的阳极与所述NMOS管Q3的漏极连接,所述稳压二极管D1的阴极与所述NPN型三极管Q2的发射极连接。
[0011]上述的用于提高功率PMOS管开关速度的PMOS管驱动电路,其特征在于:所述NPN型三极管Q2的型号为ZTX651。
[0012]上述的用于提高功率PMOS管开关速度的PMOS管驱动电路,其特征在于:所述NMOS 管Q3的型号为IRF510。
[0013]上述的用于提高功率PMOS管开关速度的PMOS管驱动电路,其特征在于:所述肖特基二极管D2的型号为SS14。
[0014]本实用新型与现有技术相比具有以下优点:
[0015]1、本实用新型电路结构简单,设计新颖合理,实现方便且成本低,实用性强。[0016]2、本实用
新型通过稳压二极管D1的引入,改变了电路工作状态,能够使得电阻R1和电阻R2的取值不受限制,且确保了PMOS管Q1导通期间电容C2存储恒定的能量,以防止NPN 型三极管Q2误导通的现象。
[0017]3、本实用新型实现时,只需着重选取电容C2的大小,电阻R1与电阻R2的取值不受限制,电阻R3与电阻R4的取值简单,实现方便,并且能够有效保证PMOS管快速开通与关断,提高了电路的工作效率,减小了电路的开关损耗。
[0018]4、本实用新型的控制方便,安全可靠,有效地解决了PMOS管无法快速开通与关断的难题,使得现有外部PWM控制器工作在高频率时,PMOS管能够有效可靠的工作。
[0019]综上所述,本实用新型的电路结构简单,实现方便且成本低,能够有效保证PMOS管快速导通与关断,电路工作效果高,工作可靠性高,实用性强,市场前景广阔。
[0020]下面通过附图和实施例,对本实用新型的技术方案做进一步的详细描述。
附图说明
[0021]图1为本实用新型的电路原理图。
[0022]图2为本实用新型的设计方法的方法流程框图。
[0023]图3为本实用新型的应用实例图。
[0024]图4A为本实用新型驱动PMOS管Q1导通时用示波器测试栅极与源极间电压的测试波形图。
[0025]图4B为本实用新型驱动PMOS管Q1关断时用示波器测试栅极与源极间电压的测试波形图。
[0026]图4C为本实用新型驱动PMOS管Q1导通时用示波器测试栅极与漏极间电压的测试波形图。
[0027]图4D为本实用新型驱动PMOS管Q1关断时用示波器测试栅极与漏极间电压的测试波形图。
具体实施方式
[0028]如图1所示,本实用新型的用于提高功率PMOS管开关速度的PMOS管驱动电路,包括NPN型三极管Q2、NMOS管Q3、肖特基二极管D2、电容C2、电阻R1、电阻R2、电阻R3和电阻R4,所述NMOS管Q3的栅极与电阻R3的一端连接,所述电阻R3的另一端为外部PWM驱动信号的输入端,所述NMOS管Q3的源极接地,所述NMOS管Q3的漏极与电阻R2的一端连接;所述NPN型三极管Q2的基极通过电容C2与所述NMOS管Q3的漏极连接,所述NPN型三极管Q2的集电极与外部电源的正极输出端和待驱动的PMOS管的源极连接,所述NPN型三极管Q2的发射极与电阻R2的另一端和待驱动的PMOS管的栅极连接;所述电阻R1并接在所述NPN型三极管Q2的集电极与发射极之间,所述电阻R4并接在所述NMOS管Q3的栅极与源极之间;所述肖特基二极管D2的阳极与所述NPN型三极管Q2的发射极连接,所述肖特基
二极管D2的阴极与所述NPN型三极管Q2的基极连接。
[0029]具体实施时,待驱动的PMOS管的漏极为电压输出端Vout。
[0030]本实施例中,如图1所示,所述待驱动的PMOS管为PMOS管Q1。图1中的C1为PMOS管Q1栅极与源极间的寄生电容。
[0031]本实施例中,如图1所示,所述PMOS管快速开关驱动电路还包括稳压二极管D1,所述稳压二极管D1的阳极与所述NMOS管Q3的漏极连接,所述稳压二极管D1的阴极与所述NPN 型三极管Q2的发射极连接。稳压二极管D1能够在PMOS管Q1开通时为其内部寄生电容C1的充

本文发布于:2024-09-21 17:44:53,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/2/445779.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:电路   驱动   功率   电阻   开关   关断   提高   实用新型
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议