一种芯片数据流追踪系统及方法与流程



1.本技术属于芯片研究的技术领域,特别涉及一种芯片数据流追踪系统及芯片数据流追踪方法。


背景技术:



2.在芯片系统功能的实现中,系统软件需要了解芯片中通用定时器模块(gtm,generic timer module)内各个子模块的实时工作状态,了解在某个瞬时各子模块的数据传递和脉冲沿。
3.相关技术中,为了实现了解通用定时器模块内各个子模块的工作状态这一功能需求,需要在系统级芯片(soc)设计相关的错误检测排查和数据流追踪功能(debug & trace)结构,该结构专用于上位机软件,以获取各个子模块数据传递和脉冲沿,但是相关技术中,错误检测排查和数据流追踪功能结构获取的工作状态不及时,不能实时检测各个子模块的工作状态以获取工作状态,具有一定的延迟性。


技术实现要素:



4.为了解决所述现有技术的不足,本技术提供了一种芯片数据流追踪系统,旨在解决上述问题。
5.本技术所要达到的技术效果通过以下方案实现:第一方面,本技术提供一种芯片数据流追踪系统,应用于芯片数据流追踪,所述芯片包括通用定时器模块,所述芯片数据流追踪系统包括:追踪数据产生模块,与所述通用定时器模块的各个子模块相连,用于获取各个子模块的数据流;追踪数据处理模块,与所述追踪数据产生模块相连,用于将所述数据流进行预处理,以得到数据流追踪消息包;控制模块,分别与所述追踪数据产生模块、以及所述追踪数据处理模块相连;多个检测观测点,多个所述检测观测点分别设置在所述通用定时器模块各个子模块,且与控制器相连。
6.可选地,所述追踪数据产生模块包括多个子追踪数据产生模块,多个所述子追踪数据产生模块与所述通用定时器模块的各个子模块一一对应相连。
7.可选地,所述追踪数据处理模块包括依次连接的数据过滤模块、数据压缩模块、数据打包模块、数据包排序模块、缓存存储器以及协议外发接口模块,其中,所述数据打包模块与时间戳模块相连,所述协议外发接口模块与所述通用定时器模块接口相连。
8.可选地,所述控制模块包括暂停控制模块、以及数据流追踪触发模块,所述暂停控制模块和所述数据流追踪触发模块分别与所述检测观测点相连,且所述暂停控制模块与所述通用定时器模块相连,所述数据流追踪触发模块与所述追踪数据产生模块相连,用于将所述数据流进行预处理,以得到数据流追踪消息包。
9.可选地,所述控制模块包括序列处理单元,所述序列处理单元一端与所述数据流追踪触发模块相连,另一端与所述追踪数据产生模块相连,用于将所述数据流进行预处理,以得到数据流追踪消息包。
10.可选地,所述通用定时器模块包括定时器输入模块、定时器输出模块、aru连接定时器输出模块、先进连线单元、多通道序列产生模块、传感器序列评估模块、数字锁相环模块、以及时基单元。
11.可选地,本技术提供一种芯片数据流追踪方法,所述方法应用于芯片数据流追踪,所述芯片包括通用定时器模块,所述方法包括:获取所述通用定时器模块各个子模块的数据流;将所述数据流进行预处理,以得到数据流追踪消息包。
12.可选地,所述获取所述通用定时器模块各个子模块的数据流步骤前,所述方法包括:获取所述通用定时器模块的各个子模块的运行状况;根据所述通用定时器模块的各个子模块的运行状况,判断所述通用定时器模块的各个子模块是否具有触发数据流追踪的触发条件;若有触发条件,则获取触发条件所对应的所述通用定时器模块的子模块的数据流。
13.可选地,所述方法包括:在获取所述通用定时器模块各个子模块设置检测观测点,所述检测观测点用于获取所述通用定时器模块的各个子模块的运行状况,并根据运行状况判断所述通用定时器模块的各个子模块是否具有触发数据流追踪的触发条件。
14.可选地,所述预处理包括数据过滤、数据压缩、数据打包、以及数据排序;所述将所述数据流进行预处理,以得到数据流追踪消息包,包括:将数据流依次进行数据过滤、数据压缩、数据打包、以及数据排序,以得到数据流追踪消息包;将所述数据流消息包进行缓存,以排队输出给上位机。
15.本技术具有以下优点:本技术一种芯片数据流追踪系统,应用于芯片数据流追踪,所述芯片包括通用定时器模块,所述芯片数据流追踪系统包括追踪数据产生模块、追踪数据处理模块、控制模块以及多个检测观测点。所述追踪数据产生模块与所述通用定时器模块的各个子模块相连,用于获取各个子模块的数据流;所述追踪数据处理模块与所述追踪数据产生模块相连,用于将所述数据流进行预处理,以得到数据流追踪消息包;所述控制模块分别与所述追踪数据产生模块、以及所述追踪数据处理模块相连;多个检测观测点,分别设置在所述通用定时器模块各个子模块,且与所述控制器相连。本技术多个检测观测点实时检测所述通用定时器模块各个子模块的运行状况,以便实时获取所述通用定时器模块各个子模块的运行状况的数据流。
附图说明
16.为了更清楚地说明本技术实施例或现有的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术中
记载的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
17.图1为本技术一实施例中所述芯片数据流追踪系统的结构示意图;图2为本技术一实施例中所述追踪数据处理模块的结构示意图;图3为本技术一实施例中所述控制模块的结构示意图;图4为本技术一实施例中所述芯片数据流追踪方法的流程图一;图5为本技术一实施例中所述芯片数据流追踪方法的流程图二;图6为本技术一实施例中电子设备的结构示意图。
具体实施方式
18.为使本技术的目的、技术方案和优点更加清楚,下面将结合具体实施例及相应的附图对本技术的技术方案进行清楚、完整地描述。显然,所描述的实施例仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
19.下面结合附图,详细地说明本技术非限制性的实施方案。
20.如附图1,示出了本技术一实施例中的所述芯片数据流追踪系统的结构示意图,所述芯片数据流追踪系统应用于芯片数据流追踪,所述芯片包括通用定时器模块(gtm,generic timer module),所述芯片可用于车载芯片,在汽车动力总成、和主动安全领域、以及工业闭环应用方面,通用定时器模块能够保证精确的多输入采集和多输出信号产生。从附图1可知,芯片数据流追踪系统包括追踪数据产生模块、追踪数据处理模块、控制模块以及多个检测观测点。
21.具体地,所述追踪数据产生模块与所述通用定时器模块的各个子模块相连,用于获取各个子模块的数据流。所述数据流为根据所述通用定时器模块的各个子模块的运作状况而生成的,所述数据流能反映所述通用定时器模块的各个子模块的运作状况。所述追踪数据处理模块与所述追踪数据产生模块相连,用于将所述数据流进行预处理,以得到数据流追踪消息包,用于将所述数据流进行预处理,以得到数据流追踪消息包用于处理数据流,在芯片数据流追踪系统将数据流发给上位机之前,所述追踪数据处理模块对数据流进行预处理,以便于筛选或过滤数据流中的噪音,且将数据流压缩和打包,可提高数据流传送给上位机的传输速度。
22.所述控制模块分别与所述追踪数据产生模块、以及所述追踪数据处理模块相连。控制模块控制所述追踪数据产生模块和所述追踪数据处理模块的运行,以控制所述追踪数据产生模块获取数据流,和控制所述追踪数据处理模块对数据流进行预处理,追踪数据处理模块可根据追踪数据产生模块数据流以确定是否给控制模块发送指令,控制模块具体用于控制数据流追踪的开始和结束。多个所述检测观测点分别设置在所述通用定时器模块各个子模块,且与所述控制器相连,可以理解地是,多个检测观测点与所述通用定时器模块各个子模块一一对应,即每个所述通用定时器模块子模块均设有一个所述检测观测点。所述检测观测点用于获取所述通用定时器模块的各个子模块的运行状况,并根据运行状况判断所述通用定时器模块的各个子模块是否具有触发数据流追踪的触发条件。所述触发条件可以是所述通用定时器模块的各个子模块运行异常,或者运行停止等导致芯片故障的情况。
若有触发条件,所述检测观测点将通过追踪数据处理模块给控制模块发送指令,控制模块根据指令,控制所述追踪数据产生模块获取触发条件所对应的所述通用定时器模块的子模块的数据流。将数据流传输给上位机,便于芯片研发人员分享数据流中的运行信息,可根据运行信息分析所述通用定时器模块的各个子模块运行情况,再根据运行情况分析芯片功能运行错误的原因。多个检测观测点实时检测所述通用定时器模块各个子模块的运行状况,以便实时获取所述通用定时器模块各个子模块的运行状况的数据流。
23.在一实施例中,所述追踪数据产生模块包括多个子追踪数据产生模块,多个所述子追踪数据产生模块与所述通用定时器模块的各个子模块一一对应相连。所述通用定时器模块包括多个子模块,各个子模块实现的芯片功能不同,各个子模块的运行是独立的,分析各个子模块的运行状况,需要单独获取各个子模块运行的数据流。即设置多个所述子追踪数据产生模块,每个所述子追踪数据产生模块负责获取一个所述通用定时器模块的子模块的运行数据流,从而将所述通用定时器模块的各个子模块产生的数据流区分开,便于数据流的追踪与溯源,以便检查芯片在车载应用环境的实时工作状态,并进行监控和检查。
24.为了将所述数据流中的噪音进行过滤或是筛选,以获得包含较多有用信息的数据流。如附图2所示,所述追踪数据处理模块包括依次连接的数据过滤模块、数据压缩模块、数据打包模块、数据包排序模块、缓存存储器以及协议外发接口模块,其中,所述数据打包模块与时间戳模块相连,所述协议外发接口模块与所述通用定时器模块接口相连。具体地,数据过滤模块用于将追踪数据产生模块获取的数据流进行过滤和筛选,所述通用定时器模块的每个子模块的数据流对应不同的筛选的方式,例如,所述通用定时器模块的子模块—多通道序列产生模块(mcs,multi channel sequencer)的数据流可采用地址范围过滤(address range filters)、数据匹配过滤(data match)等筛选方式。在一示例中,所述通用定时器模块的子模块—数字锁相环模块的数据流可采用系统触发监测信号(tasi,trigger sub incs)和系统状态监测信号(sasi,state sub incs)对应的三个随机存取存储器单元ram1a、ram1b、ram2地址范围和数据读写等触发筛选方式。在一示例中,所述通用定时器模块的子模块—先进连线单元的数据流采用数据有效(data valid)、数据匹配(data match)等数据筛选方式。在一示例中,所述通用定时器模块的子模块—时基单元的数据流采用数据匹配(data match)的数据筛选方式。在一示例中,定时器输入模块、定时器输出模块、aru连接定时器输出模块、以及传感器序列评估模块的数据流包括数据沿的筛选方式。
25.所述数据压缩模块用于将数据流进行压缩,减小数据流带宽损耗。所述数据打包模块用于将数据流按照接口协议进行打包和增加包头,时间戳模块给打包的数据流赋予时间戳,标明时间,便于追踪所述通用定时器模块的各个子模块在具体时间的运行状况。接口协议可以是ieee nexus5001协议。所述数据包排序模块用于用于识别数据流的时间戳并排序,保证产生的数据流按顺序给外部的设备传输,外部设备可以是上位机。缓存存储器用于缓存排队传输给外部设备的数据流,可给外部设备进行读取。所述协议外发接口模块用于与主机离线下载器(host debugger)连接的nexus协议接口控制。
26.在一实施例中,所述控制模块包括暂停控制模块、以及数据流追踪触发模块,所述暂停控制模块和所述数据流追踪触发模块分别与所述检测观测点相连,且所述暂停控制模块与所述通用定时器模块相连,所述数据流追踪触发模块与所述追踪数据产生模块相连,
用于将所述数据流进行预处理,以得到数据流追踪消息包。响应于所述检测观测点的暂停指令,所述暂停控制模块控制所述通用定时器模块的各个子模块停止运行。响应于所述检测观测点获取指令,所述数据流追踪触发模块控制所述追踪数据产生模块获取所述通用定时器模块的各个子模块的数据流。所述检测观测点根据所述通用定时器模块的各个子模块的运作状况,给所述暂停控制模块发送暂停指令或者给所述数据流追踪触发模块发送获取指令。所述检测观测点给所述数据流追踪触发模块发送获取指令,需要有触发条件,所述触发条件可以是所述通用定时器模块的各个子模块运行异常,或者运行停止等导致芯片故障的情况。所述检测观测点给所述暂停控制模块发送暂停指令,同样需要一个条件,所述条件可以是所述通用定时器模块的各个子模块运行正常,无需获取数据流分析所述通用定时器模块的运行故障。
27.在一实施例中,如附图3所示,所述控制模块包括序列处理单元,所述序列处理单元一端与所述数据流追踪触发模块相连,另一端与所述追踪数据产生模块相连,用于将所述数据流进行预处理,以得到数据流追踪消息包。所述序列处理单元被耦合到所述控制模块。所述序列处理单元通过预定协议接收多个任务指令,例如如附图3中所示的多通道序列产生数据/指令/检查观测的数据流、多通道序列产生暂停触发、数字锁相环数据/检查观测的数据流、先进连线单元数据/检查观测的数据流等,并且利用所述序列处理单元的所述至少一个有限状态机,根据所述多个任务指令来控制所述追踪数据产生模块的多个所述子追踪数据产生模块。
28.具体地,所述通用定时器模块包括定时器输入模块(tim,timer input module)、定时器输出模块(tom,timer output module)、aru连接定时器输出模块(atom,aru-connected timer output module)、先进连线单元(aru,advanced routing unit)、多通道序列产生模块(mcs,multi channel sequencer)、传感器序列评估模块(spe,sensor pattern evaluation)、数字锁相环模块(dpll,digital pll module)、以及时基单元(tbu,time base unit)。数据流可以是定时器输入模块的输入捕获脉冲上升/下降沿的状态、定时器输出模块和先进连线单元aru连接定时器输出模块的输出比较脉冲上升/下降沿状态、多通道序列产生模块的指令/数据的读写地址和数据、传感器序列评估模块的序列输入检测和旋转方向信号脉冲上升/下降沿状态、数字锁相环模块的系统触发监测信号/系统状态监测信号对应的三个随机存取存储器单元ram1a、ram1b、ram2工作时的读写地址和数据、先进连线单元模块中的子模块比特交互数据、以及时基单元模块中的计数值对应信息等。
29.如附图4,示出了本技术一实施例中芯片数据流追踪方法的流程图,所述芯片数据流追踪方法应用于芯片数据流追踪,所述芯片包括通用定时器模块。所述芯片数据流追踪方法包括步骤s101和步骤s102。
30.步骤s101:获取所述通用定时器模块各个子模块的数据流。
31.步骤s102:将所述数据流进行预处理,以得到数据流追踪消息包。
32.所述数据流包含有所述通用定时器模块各个子模块的运行状况,可对数据流进行分析,以得到芯片功能模块的故障原因,且获取所述通用定时器模块各个子模块的数据流,将所述通用定时器模块各个子模块进行区分,便于追踪和溯源,根据所述数据流的分析结果可到对应的所述通用定时器模块子模块,便于针对分析结果对所述通用定时器模块子模块进行功能改进,或维修故障。
33.在一实施例中,所述追踪数据产生模块获取所述通用定时器模块各个子模块的数据流;所述追踪数据处理模块将所述数据流进行预处理,以得到数据流追踪消息包。
34.具体地,所述预处理包括数据过滤、数据压缩、数据打包、以及数据排序;所述将所述数据流进行预处理,以得到数据流追踪消息包,包括:将数据流依次进行数据过滤、数据压缩、数据打包、以及数据排序,以得到数据流追踪消息包;将所述数据流消息包进行缓存,以排队输出给上位机。
35.在一实施例中,所述数据压缩模块用于将数据流进行压缩,减小数据流带宽损耗。所述数据打包模块用于将数据流按照接口协议进行打包和增加包头,时间戳模块给打包的数据流赋予时间戳,标明时间,便于追踪所述通用定时器模块的各个子模块在具体时间的运行状况。接口协议可以是ieee nexus5001协议。所述数据包排序模块用于用于识别数据流的时间戳并排序,保证产生的数据流按顺序给外部的设备传输,外部设备可以是上位机。缓存存储器用于缓存排队传输给外部设备的数据流,可给外部设备进行读取。所述协议外发接口模块用于与主机离线下载器连接的nexus协议接口控制。
36.在一实施例中,如附图5所示,所述获取所述通用定时器模块各个子模块的数据流步骤前,所述方法包括:步骤01:获取所述通用定时器模块的各个子模块的运行状况;步骤02:根据所述通用定时器模块的各个子模块的运行状况,判断所述通用定时器模块的各个子模块是否具有触发数据流追踪的触发条件;步骤03:若有触发条件,则获取触发条件所对应的所述通用定时器模块的子模块的数据流,即执行后续步骤s101、步骤s102。触发条件是所述通用定时器模块的各个子模块运行异常,或者运行停止等导致芯片故障的情况。
37.若无触发条件,可暂停所述通用定时器模块的各个子模块的数据流输出。
38.具体地,步骤01-02由多个检测观测点执行。故所述芯片数据流追踪方法包括:在获取所述通用定时器模块各个子模块设置检测观测点,所述检测观测点用于获取所述通用定时器模块的各个子模块的运行状况,并根据运行状况判断所述通用定时器模块的各个子模块是否具有触发数据流追踪的触发条件。
39.图6是本技术实施例提供的一种电子设备的结构示意图。在硬件层面,该电子设备包括处理器,可选地还包括内部总线、网络接口、存储器。其中,存储器可能包含内存,例如高速随机存取存储器(random-access memory,ram),也可能还包括非易失性存储器(non-volatile memory),例如至少1个磁盘存储器等。当然,该电子设备还可能包括其他业务所需要的硬件。
40.处理器、网络接口和存储器可以通过内部总线相互连接,该内部总线可以是isa(industry standard architecture,工业标准体系结构)总线、pci(peripheral component interconnect,外设部件互连标准)总线或eisa(extended industry standard architecture,扩展工业标准结构)总线等。所述总线可以分为地址总线、数据总线、控制总线等。为便于表示,图6中仅用一个双向箭头表示,但并不表示仅有一根总线或一种类型的总线。
41.存储器,用于存放执行指令。具体地,执行指令即可被执行的计算机程序。存储器
可以包括内存和非易失性存储器,并向处理器提供执行指令和数据。
42.在一种可能实现的方式中,处理器从非易失性存储器中读取对应的执行指令到内存中然后运行,也可从其它设备上获取相应的执行指令,以在逻辑层面上形成芯片数据流追踪方法。处理器执行存储器所存放的执行指令,以通过执行的执行指令实现本技术任一实施例中提供的芯片数据流追踪方法。
43.上述如本技术图5-6所示实施例提供的芯片数据流追踪方法执行的方法可以应用于处理器中,或者由处理器实现。处理器可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过处理器中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理器可以是通用处理器,包括中央处理器(central processing unit,cpu)、网络处理器(network processor,np)等;还可以是数字信号处理器(digital signal processor,dsp)、专用集成电路(application specific integrated circuit,asic)、现场可编程门阵列(field-programmable gate array,fpga)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本技术实施例中的公开的各方法、步骤及逻辑框图。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。
44.结合本技术实施例所公开的方法的步骤可以直接体现为硬件译码处理器执行完成,或者用译码处理器中的硬件及软件模块组合执行完成。软件模块可以位于随机存储器,闪存、只读存储器,可编程只读存储器或者电可擦写可编程存储器、寄存器等本领域成熟的存储介质中。该存储介质位于存储器,处理器读取存储器中的信息,结合其硬件完成上述方法的步骤。
45.本技术实施例还提出了一种可读介质,该可读存储介质存储有执行指令,存储的执行指令被电子设备的处理器执行时,能够使该电子设备执行本技术任一实施例中提供的芯片数据流追踪方法,并具体用于执行上述芯片数据流追踪方法。
46.前述各个实施例中所述的电子设备可以为计算机。
47.本领域内的技术人员应明白,本技术的实施例可提供为方法或计算机程序产品。因此,本技术可采用完全硬件实施例、完全软件实施例,或软件和硬件相结合的形式。
48.本技术中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其他实施例的不同之处。尤其,对于装置实施例而言,由于其基本相似于方法实施例,所以描述的比较简单,相关之处参见方法实施例的部分说明即可。
49.还需要说明的是,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、商品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、商品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个
……”
限定的要素,并不排除在包括所述要素的过程、方法、商品或者设备中还存在另外的相同要素。
50.以上所述仅为本技术的实施例而已,并不用于限制本技术。对于本领域技术人员来说,本技术可以有各种更改和变化。凡在本技术的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本技术的权利要求范围之内。

技术特征:


1.一种芯片数据流追踪系统,应用于芯片数据流追踪,所述芯片包括通用定时器模块,其特征在于,所述芯片数据流追踪系统包括:追踪数据产生模块,与所述通用定时器模块的各个子模块相连,用于获取各个子模块的数据流;追踪数据处理模块,与所述追踪数据产生模块相连,用于将所述数据流进行预处理,以得到数据流追踪消息包;控制模块,分别与所述追踪数据产生模块、以及所述追踪数据处理模块相连;多个检测观测点,分别设置在所述通用定时器模块各个子模块,且与控制器相连。2.根据权利要求1所述的芯片数据流追踪系统,其特征在于,所述追踪数据产生模块包括多个子追踪数据产生模块,多个所述子追踪数据产生模块与所述通用定时器模块的各个子模块一一对应相连。3.根据权利要求1所述的芯片数据流追踪系统,其特征在于,所述追踪数据处理模块包括依次连接的数据过滤模块、数据压缩模块、数据打包模块、数据包排序模块、缓存存储器以及协议外发接口模块,其中,所述数据打包模块与时间戳模块相连,所述协议外发接口模块与所述通用定时器模块接口相连。4.根据权利要求1所述的芯片数据流追踪系统,其特征在于,所述控制模块包括暂停控制模块、以及数据流追踪触发模块,所述暂停控制模块和所述数据流追踪触发模块分别与所述检测观测点相连,且所述暂停控制模块与所述通用定时器模块相连,所述数据流追踪触发模块与所述追踪数据产生模块相连,用于将所述数据流进行预处理,以得到数据流追踪消息包。5.根据权利要求4所述的芯片数据流追踪系统,其特征在于,所述控制模块包括序列处理单元,所述序列处理单元一端与所述数据流追踪触发模块相连,另一端与所述追踪数据产生模块相连,用于将所述数据流进行预处理,以得到数据流追踪消息包。6.根据权利要求1所述的芯片数据流追踪系统,其特征在于,所述通用定时器模块包括定时器输入模块、定时器输出模块、aru连接定时器输出模块、先进连线单元、多通道序列产生模块、传感器序列评估模块、数字锁相环模块、以及时基单元。7.一种芯片数据流追踪方法,应用于芯片数据流追踪,所述芯片包括通用定时器模块,其特征在于,所述方法包括:获取所述通用定时器模块各个子模块的数据流;将所述数据流进行预处理,以得到数据流追踪消息包。8.根据权利要求7所述的芯片数据流追踪方法,其特征在于,所述获取所述通用定时器模块各个子模块的数据流步骤前,所述方法包括:获取所述通用定时器模块的各个子模块的运行状况;根据所述通用定时器模块的各个子模块的运行状况,判断所述通用定时器模块的各个子模块是否具有触发数据流追踪的触发条件;若有触发条件,则获取触发条件所对应的所述通用定时器模块的子模块的数据流。9.根据权利要求7所述的芯片数据流追踪方法,其特征在于,所述方法包括:在获取所述通用定时器模块各个子模块设置检测观测点,所述检测观测点用于获取所述通用定时器模块的各个子模块的运行状况,并根据运行状况判断所述通用定时器模块的各个子模块是
否具有触发数据流追踪的触发条件。10.根据权利要求7所述的芯片数据流追踪方法,其特征在于,所述预处理包括数据过滤、数据压缩、数据打包、以及数据排序;所述将所述数据流进行预处理,以得到数据流追踪消息包,包括:将数据流依次进行数据过滤、数据压缩、数据打包、以及数据排序,以得到数据流追踪消息包;将所述数据流消息包进行缓存,以排队输出给上位机。

技术总结


本申请公开了一种芯片数据流追踪系统及方法,应用于芯片数据流追踪,所述芯片包括通用定时器模块,所述芯片数据流追踪系统包括追踪数据产生模块、追踪数据处理模块、控制模块以及多个检测观测点。所述追踪数据产生模块与所述通用定时器模块的各个子模块相连,用于获取各个子模块的数据流;所述追踪数据处理模块与所述追踪数据产生模块相连;所述控制模块分别与所述追踪数据产生模块、以及所述追踪数据处理模块相连;多个检测观测点,分别设置在所述通用定时器模块各个子模块,且与控制器相连。本申请多个检测观测点实时检测所述通用定时器模块各个子模块的运行状况,以便实时获取所述通用定时器模块各个子模块的运行状况的数据流。数据流。数据流。


技术研发人员:

黄钧

受保护的技术使用者:

北京紫光芯能科技有限公司

技术研发日:

2022.11.04

技术公布日:

2022/12/16

本文发布于:2024-09-23 15:21:06,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/2/43041.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:模块   所述   数据流   定时器
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议