一种基于FPGA的目标检测加速器设计方法

(19)中华人民共和国国家知识产权局
(12)发明专利说明书
(10)申请公布号 CN 113792621 A
(43)申请公布日 2021.12.14
(21)申请号 CN202110995008.6
(22)申请日 2021.08.27
(71)申请人 杭州电子科技大学
    地址 310018 浙江省杭州市下沙高教园区2号大街
(72)发明人 颜成钢 高振 刘炳涛 刘娜 孙垚棋 张继勇 李宗鹏
(74)专利代理机构 33240 杭州君度专利代理事务所(特殊普通合伙)
    代理人 朱月芬
(51)Int.CI
      G06K9/00(20060101)
      G06N3/063(20060101)
      G06N3/04(20060101)
      G06F9/50(20060101)
      G06F8/76(20180101)
      G06F8/41(20180101)
      G06F9/38(20060101)
      G06F9/302(20060101)
                                                                  权利要求说明书 说明书 幅图
(54)发明名称
      一种基于FPGA的目标检测加速器设计方法
(57)摘要
      本发明公开了一种基于FPGA的目标检测加速器设计方法,首先选择要移植到该平台上的目标检测算法;然后根据选择的算法的特点,在FPGA硬件平台下采用软硬件协同设计的思想进行总体架构设计;最后对所选择的目标检测算法模型网络参数进行16位动态定点数据量化,依据网络模型的运算特点对数据的调度进行规划,并提出一个CNN硬件加速器架构,包括输入输出模块、卷积模块、池化模块、重排序模块、全连接模块、激活模块以及控制模块。本发明方法利用较少的硬件资源完成目标检测加速器的设计,提高了总线带宽利用率,具有一定的通用性和可扩展性,功耗较低,可以达到一个较高的能效比,比较适合应用在有严重功耗限制的场所。
法律状态
法律状态公告日
法律状态信息
法律状态
2021-12-14
公开
公开
2021-12-31
实质审查的生效
实质审查的生效
权 利 要 求 说 明 书
【一种基于FPGA的目标检测加速器设计方法】的权利说明书内容是......
说  明  书
【一种基于FPGA的目标检测加速器设计方法】的说明书内容是......

本文发布于:2024-09-21 15:34:27,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/2/409025.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:设计   模块   检测   目标   加速器   方法
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议