**多选题
{3A13}11-18805
1. 用门电路进行组合逻辑电路设计可能进行的步骤有( )。 A.列真值表和写出逻辑函数式
B.逻辑函数化简与转换
C.画出状态转换图
D.画出逻辑图
1. ABD
2. 用中规模集成电路进行组合逻辑电路设计主要有( )。
A.电路功能全选用
B.电路功能部分选用
C.电路功能扩展使用
D.电路功能改动使用
2. ABCD
3. 组合逻辑电路在电路结构上的特点是( )。
A.只含有门电路
B.不含反馈电路
C.可以有触发器
D.不含存储单元
3. ABD
4. 下列电路中,属于组合逻辑电路的有( )。
A.触发器 B.编码器
C.数据选择器 D.寄存器
4. BC
5. 下列电路中,不属于组合逻辑电路的有( )。
A.全加器 B.计数器
C.数据选择器 D.寄存器
5. BD
6. 对用门电路组成的组合电路进行分析可能进行的步骤有( )。
A.从输入出发逐级写出各门电路的输出表达式直至写出逻辑函数的表达式 B.对各输出函数表达式进行化简与转换
C.列出各逻辑函数的真值表
D.从真值表分析出相应的逻辑功能
6. ABCD
7. 要设计一个两位二进制数值比较器可能的方案有( )。
A.用门电路来实现
B.改用模拟电路
C.用四位二进制数值比较器改接
D.用其它中规模集成电路如译码器改接
7. ACD
8. 对一个3线-8线译码器正确的叙述是( )。
A.它有3个主要输入端
B.它有8个主要输入端
C.它是二进制译码器
D.同一时间只有一个输出端是有效的
8. ACD
9. 对一个全加器正确的叙述是( )。
A.三个输入端任意交换不影响电路的功能
B.不作任何改动就可当作全减器使用
C.对低位进位端接0就变成了半加器
D.两个输出端可以交换
9. AC
10. 组合逻辑电路的特点有( )。
A.具有“记忆”功能
B.任何时刻的输出,仅与当时的输入状态组合有关,与电路过去的状态无关
C.任何时刻的输出,与当时的输入状态组合及电路过去的状态有关
D.不具有“记忆”功能
涂锡焊带10. BD
11. 消除竞争-冒险现象的方法有: ( )等方法。
A.接入滤波电容
B光固化打印机.引入封锁脉冲
C.引入选通脉冲
D.修改逻辑设计
11. ABCD
单选题102
{3A23}83-18816
1. 在二进制译码器中,若输入有4位代码,则输出有( )信号。
A.2个 B.4个
C.8个 D.16个
1. D
2. 用高电平为输出有效的译码器实现组合逻辑电路时,还需要( )。
A.与非门 B.或非门
C.与门 D.或门
2. D
3. 用低电平为输出有效的译码器实现组合逻辑电路时,还需要( )。
A.与非门 B.或非门
C.与门 D.或门
3. A
4. 在下列电路中,只有( )属于组合逻辑电路。
A.触发器 B.计数器
C.数据选择器 D.寄存器
4. C
5. 在组合逻辑电路的常用设计方法中,可以用( )来表示逻辑抽象的结果。
A.真值表 B.状态表
C.状态图 D.特性方程
5. A
6. 组合逻辑电路的竞争—冒险是由于( )引起的。
A.电路不是最简 B.电路有多个输出
C.电路中存在延迟 D.电路使用不同的门电路
6. C
7. 能实现从多个输入端中选出一路作为输出的电路称为( )。
A.触发器 B.计数器
C.数据选择器 D.译码器
7. C
8. 能完成两个1位二进制数相加并考虑到低位来的进位的器件称为( )。
A.编码器 B.译码器
C.全加器 D.半加器
8. C
9. 只考虑本位数而不考虑低位来的进位的加法称为( )。
A.全加 B.半加
C.全减 D.半减
9. B
10. 用来判断电路全部输入中“1”的个数奇偶性的电路称为( )。
A.触发器 B.计数器
C.数据选择器 D.奇偶校验器
10. D
11. 用代码代表特定信号或者将代码赋予特定含义的过程称为( )。
A.译码 B.编码中开泵节能
C.数据选择 D.奇偶校验
11. B
12. 把代码的特定含义翻译出来的过程称为( )。
A.译码 B.编码
C.数据选择 D.奇偶校验
12. A
13. 如需要判断两个二进制数的大小或相等,可以使用( )电路。
A.译码器 B.编码器
C.数据选择器 D.数据比较器
13. D
14. 半导体数码管的每个显示线段都是由( )构成的。
A.灯丝 B.发光二极管
C.发光三极管 D.熔丝
14. B
15. 在各种显示器件中,( )的功耗是最小的。
A.荧光数码管 B.半导体数码管
C.液晶显示器 D.辉光数码管
15. C
16. 下列电路中属于组合逻辑电路的有( )。
A.全加器 B.JK触发器 C.寄存器 D.计数器
16. A
17. 下列电路中属于组合逻辑电路的有( )。
A.JK触发器 B.译码器 C.寄存器 D.计数器
17. B
18. 从结构看,组合逻辑电路由门电路构成,不含( ),也不含反馈电路,信号从输入开始单向传输到输出。
A.记忆电路
B.脉冲电路
C.电容
D.电感
18. A
19. 从结构看,组合逻辑电路由门电路构成,不含记忆电路,也不含( ),信号从输入开始单向传输到输出。
A.脉冲电路
B.反馈电路
C.触发器
D.三态门
19. B
20. 组合逻辑电路是指任何时刻电路的输出由当时的( )决定。
A.输出
B.输入和输出共同
C.输入
D.状态
20. C
21. 用文字、符号或者数码表示特定对象的过程,叫做( )。
A.译码
B.输入
强化玻璃设备 C.输出
D.编码
21. D
22. 将十进制数的十个数字编成二进制代码的过程叫( )。
A.二进制编码
B.奇偶校验编码
C.莫尔斯编码
D.二—十进制编码(或BCD编码)
22. D
23. 在几个信号同时输入时,只对优先级别最高的进行编码叫( )。
A.优先编码
B.ASCII编码
C.贝尔编码
D.莫尔斯编码
23. A
24. 把代码的特定含义翻译出来的过程叫( )。
A.编码
B.全译码
C.译码
D.莫尔斯译码
24. C
25. 把代码的特定含义翻译出来的过程叫译码;n位二进制译码器工作时只有( )个输出有效。
A.n-1
B.2的n次方
C.n
D.1
25. D
26. 两个1位二进制数相加叫做( )。
A.半加
B.全加
C.超前进位相加
D.逐位相加
26. A
27. 两个同位的加数以及来自低位的进位三者相加叫做( )。
A.半加
B.全加
C.逐位相加
D.超前进位相加
27. B
28. 从若干输入数据中选择一路作为输出的电路叫( )。
A.数据分配器
B.编码器
C.数据选择器
D.译码器
28. C
29. 当输入信号改变状态时,输出端可能出现过渡干扰脉冲的现象叫( )。
A.错码
B.校验错
C.竞争
D.竞争—冒险
29. D
30. 当有两个输入信号同时改变状态的现象叫( )。
A.错码
B.校验错
C.竞争
D.竞争—冒险
30. C
31. 异或逻辑门完成的运算也称为( )。
A.模2加
B.与或
C.与非
D.或非
31. A
32. 将5个“1”异或起来得到的结果为( )。
A.不定
B.1
C.0
环模
D.11111
32. B
33. 将4个1异或的结果是( )。
A.不定
B.1
C.0
D.1111
33. C
34. 如果A和B异或的结果是C,则A和C异或的结果为( )。
A.A
B.B
C.C
D.1
34. B
35. 如果A和B异或的结果是C,则B和C异或的结果为( )。
A.A
B.B
C.C
D.1
35. A
36. 一个二进制编码器若需要对12个输入信号进行编码,则要采用( )位二进制代码。
A.5
B.12
C.3
D.4
36. D
37. 5变量输入译码器,其译码输出信号最多可有( )个。
A.32
B.5
C.31
D.10
服务器状态37. A
38. 输出高电平有效的4线—16线译码器的输入,ABCD=1010时,输出Y15~Y0=( )。
A.0000000000100000
B.0000010000000000
C.0000000000001010