数据获取方法、信号发送方法及装置、设备和介质与流程



1.本公开涉及半导体测试技术领域,具体而言,涉及一种数据获取方法、数据获取装置、信号发送方法、信号发送装置、电子设备以及计算机可读存储介质。


背景技术:



2.芯片是智能设备的核心,对整个电子产品起着关键作用。为了确保ic芯片(integrated circuit chip)是否存在质量问题,通常需要对ic芯片进行检测。
3.同步动态随机存取内存(synchronous dynamic random-access memory,sdram)芯片或其他专用集成电路(application specific integrated circuit,asic)芯片在运行过程中,通常需要借助逻辑分析仪(logic analyzer,la)抓取信号来进行分析。然而,由于la本身的限制,可抓取的时序长度通常是有限的。
4.需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。


技术实现要素:



5.本公开的目的在于提供一种数据获取方法、数据获取装置、信号发送方法、信号发送装置、电子设备以及计算机可读存储介质,进而至少在一定程度上克服由于逻辑分析仪自身的限制仅能抓取有限的数据量,导致无法满足需要进行长时间数据抓取的问题。
6.本公开的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本发明的实践而习得。
7.根据本公开的第一方面,提供一种数据获取方法,包括:响应于接收到的触发信号,获取并存储分段数据;所述触发信号由定时装置基于定时基准信号延迟指定数量个信号触发间隔时长发出;所述信号触发间隔时长基于数据获取性能确定;将确定出的多个所述分段数据进行拼接处理,得到目标数据。
8.在本公开的一种示例性实施方案中,所述触发信号包括第一触发信号与第二触发信号,所述分段数据包括起始分段数据与剩余分段数据;所述响应于接收到的触发信号,获取并存储分段数据,包括:响应于接收到的所述第一触发信号,获取并存储所述起始分段数据;所述第一触发信号由所述定时装置基于所述定时基准信号发出;响应于接收到的所述第二触发信号,获取并存储所述剩余分段数据;所述第二触发信号由所述定时装置基于所述定时基准信号且延迟指定数量个信号触发间隔时长发出。
9.在本公开的一种示例性实施方案中,上述方法还包括:确定数据获取性能;所述数据获取性能包括存储容量与最大持续获取时长中的至少一种;根据所述存储容量或所述最大持续获取时长确定所述信号触发间隔时长。
10.在本公开的一种示例性实施方案中,所述数据获取性能包括最大持续获取时长,所述响应于接收到的第一触发信号,获取并存储起始分段数据,包括:启动待测主体;所述待测主体包括带有内存条的集成电路板;响应于所述第一触发信号,执行数据获取操作,直
至所述数据获取操作对应的数据获取时长等于所述最大持续获取时长;将通过所述数据获取操作获取到的数据作为所述起始分段数据,关闭所述待测主体,存储所述起始分段数据。
11.在本公开的一种示例性实施方案中,上述方法还包括:获取待获取数据任务对应的任务数据总时长;根据所述任务数据总时长与所述信号触发间隔时长确定所述第二触发信号的触发次数;将所述触发次数发送至所述定时装置,以由所述定时装置根据所述触发次数发送所述第二触发信号。
12.在本公开的一种示例性实施方案中,所述响应于接收到的第二触发信号,获取并存储剩余分段数据,包括:重新启动待测主体;响应于当前接收到的第二触发信号,执行数据获取操作;所述当前接收到的第二触发信号为延迟第一数量个信号触发间隔时长发送的触发信号;将通过所述数据获取操作获取到的数据作为所述剩余分段数据;关闭所述待测主体,存储所述剩余分段数据。
13.在本公开的一种示例性实施方案中,所述分段数据包括起始分段数据与剩余分段;所述将确定出的多个所述分段数据进行拼接处理,得到目标数据,包括:确定所述起始分段数据与所述剩余分段数据之间的时序先后关系;确定起始分段数据与所述剩余分段数据之间的数据拼接点;根据所述时序先后关系与所述数据拼接点,将所述起始分段数据与所述剩余分段数据进行拼接处理,得到目标数据。
14.在本公开的一种示例性实施方案中,所述剩余分段数据的数量为多个,所述剩余分段数据包括与所述起始分段数据相邻的第一分段数据以及至少一与所述起始分段数据不相邻的第二分段数据;所述确定起始分段数据与所述剩余分段数据之间的数据拼接点,包括:确定所述起始分段数据与所述第一分段数据之间的第一重叠数据;基于所述第一重叠数据确定所述第一分段数据与所述起始分段数据对应的第一数据拼接点;确定多个所述第二分段数据之间的第二重叠数据;基于所述第二重叠数据确定多个相邻所述第二分段数据对应的第二数据拼接点。
15.根据本公开的第二方面,提供一种信号发送方法,包括:获取信号触发间隔时长;所述信号触发间隔时长基于数据获取设备的数据获取性能确定;接收待测主体发送的定时基准信号;基于所述定时基准信号与所述信号触发间隔时长向所述数据获取设备发送触发信号;所述触发信号用于触发所述数据获取设备从所述待测主体中获取分段数据,所述分段数据用于生成目标数据。
16.在本公开的一种示例性实施方案中,定时装置与所述待测主体之间通过连接线路相连;所述方法还包括:通过输入管脚接收所述待测主体通过所述连接线路发送的定时基准信号;响应于检测到所述定时基准信号的高电平信号,启动定时发送触发信号。
17.根据本公开的第三方面,提供一种数据获取系统,其特征在于,包括:定时装置,用于基于定时基准信号与信号触发间隔时长发送触发信号,将所述触发信号发送至数据获取设备;所述数据获取设备,用于响应于接收到的所述触发信号,获取并存储多个分段数据;数据拼接装置,用于将多个所述分段数据进行拼接处理,得到目标数据。
18.根据本公开的第四方面,提供一种数据获取装置,其特征在于,包括:数据获取模块,用于响应于接收到的触发信号,获取并存储分段数据;所述触发信号由定时装置基于定时基准信号延迟指定数量个信号触发间隔时长发出;所述信号触发间隔时长基于数据获取性能确定;数据拼接模块,用于将确定出的多个所述分段数据进行拼接处理,得到目标数
据。
19.在本公开的一种示例性实施方案中,所述触发信号包括第一触发信号与第二触发信号,所述分段数据包括起始分段数据与剩余分段数据;所述数据获取模块还包括数据获取单元,用于响应于接收到的所述第一触发信号,获取并存储所述起始分段数据;所述第一触发信号由所述定时装置基于所述定时基准信号发出;响应于接收到的所述第二触发信号,获取并存储所述剩余分段数据;所述第二触发信号由所述定时装置基于所述定时基准信号且延迟指定数量个信号触发间隔时长发出。
20.在本公开的一种示例性实施方案中,所述数据获取装置还包括间隔时间确定模块,用于确定数据获取性能;所述数据获取性能包括存储容量与最大持续获取时长中的至少一种;根据所述存储容量或所述最大持续获取时长确定所述信号触发间隔时长。
21.在本公开的一种示例性实施方案中,所述数据获取性能包括最大持续获取时长,所述数据获取单元包括第一数据获取子单元,用于启动待测主体;所述待测主体包括带有内存条的集成电路板;响应于所述第一触发信号,执行数据获取操作,直至所述数据获取操作对应的数据获取时长等于所述最大持续获取时长;将通过所述数据获取操作获取到的数据作为所述起始分段数据,关闭所述待测主体,存储所述起始分段数据。
22.在本公开的一种示例性实施方案中,所述数据获取装置还包括触发次数确定模块,用于获取待获取数据任务对应的任务数据总时长;根据所述任务数据总时长与所述信号触发间隔时长确定所述第二触发信号的触发次数;将所述触发次数发送至所述定时装置,以由所述定时装置根据所述触发次数发送所述第二触发信号。
23.在本公开的一种示例性实施方案中,所述数据获取单元还包括第二数据获取子单元,用于重新启动待测主体;响应于当前接收到的第二触发信号,执行数据获取操作;所述当前接收到的第二触发信号为延迟第一数量个信号触发间隔时长发送的触发信号;将通过所述数据获取操作获取到的数据作为所述剩余分段数据;关闭所述待测主体,存储所述剩余分段数据。
24.在本公开的一种示例性实施方案中,所述分段数据包括起始分段数据与剩余分段;所述数据拼接模块包括数据拼接单元,用于确定所述起始分段数据与所述剩余分段数据之间的时序先后关系;确定起始分段数据与所述剩余分段数据之间的数据拼接点;根据所述时序先后关系与所述数据拼接点,将所述起始分段数据与所述剩余分段数据进行拼接处理,得到目标数据。
25.在本公开的一种示例性实施方案中,所述剩余分段数据的数量为多个,所述剩余分段数据包括与所述起始分段数据相邻的第一分段数据以及至少一与所述起始分段数据不相邻的第二分段数据;所述数据拼接单元包括拼接点确定子单元,用于确定所述起始分段数据与所述第一分段数据之间的第一重叠数据;基于所述第一重叠数据确定所述第一分段数据与所述起始分段数据对应的第一数据拼接点;确定多个所述第二分段数据之间的第二重叠数据;基于所述第二重叠数据确定多个相邻所述第二分段数据对应的第二数据拼接点。
26.根据本公开的第五方面,提供一种信号发送装置,其特征在于,包括:间隔时间获取模块,用于获取信号触发间隔时长;所述信号触发间隔时长基于数据获取设备的数据获取性能确定;基准信号接收模块,用于接收待测主体发送的定时基准信号;信号发送模块,
用于基于所述定时基准信号与所述信号触发间隔时长向所述数据获取设备发送触发信号;所述触发信号用于触发所述数据获取设备从所述待测主体中获取分段数据,所述分段数据用于生成目标数据。
27.在本公开的一种示例性实施方案中,定时装置与所述待测主体之间通过连接线路相连;所述信号发送装置还包括定时发送启动模块,用于通过输入管脚接收所述待测主体通过所述连接线路发送的定时基准信号;响应于检测到所述定时基准信号的高电平信号,启动定时发送触发信号。
28.根据本公开的第六方面,提供一种电子设备,包括:处理器;以及存储器,所述存储器上存储有计算机可读指令,所述计算机可读指令被所述处理器执行时实现根据上述任意一项所述的数据获取方法。
29.根据本公开的第七方面,提供一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现根据上述任意一项所述的数据获取方法。
30.本公开提供的技术方案可以包括以下有益效果:
31.本公开的示例性实施例中的数据获取方法,一方面,定时装置通过延迟指定数量个信号触发间隔时长后多次发送触发信号,数据获取设备可以基于触发信号多次获取分段数据,延长数据获取时间。另一方面,将获取到的多个分段数据进行拼接处理,可以得到符合条件的目标数据,以便进行后续的数据分析过程。
32.应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
33.此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。在附图中:
34.图1示意性示出了根据本公开的示例性实施方式的数据获取方法的流程图;
35.图2示意性示出了根据本公开的示例性实施方式的数据获取方法的整体架构图;
36.图3示意性示出了根据本公开的示例性实施方式的发送多次触发脉冲的时序图;
37.图4示意性示出了根据本公开的示例性实施方式的将多个分段数据进行数据拼接处理的示意图;
38.图5示意性示出了根据本公开的示例性实施方式的信号发送方法的流程图;
39.图6示意性示出了根据本公开的示例性实施方式的数据获取装置的方框图;
40.图7示意性示出了根据本公开的示例性实施方式的信号发送装置的方框图;
41.图8示意性示出了根据本公开一示例性实施例的电子设备的框图;
42.图9示意性示出了根据本公开一示例性实施例的计算机可读存储介质的示意图。
具体实施方式
43.现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的实施例;相反,提供这些实施例使得本公开将全面和完
整,并将示例实施例的构思全面地传达给本领域的技术人员。在图中相同的附图标记表示相同或类似的部分,因而将省略对它们的重复描述。
44.此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本公开的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本公开的技术方案而没有所述特定细节中的一个或更多,或者可以采用其它的方法、组元、装置、步骤等。在其它情况下,不详细示出或描述公知结构、方法、装置、实现、材料或者操作以避免模糊本公开的各方面。
45.附图中所示的方框图仅仅是功能实体,不一定必须与物理上独立的实体相对应。即,可以采用软件形式来实现这些功能实体,或在一个或多个软件硬化的模块中实现这些功能实体或功能实体的一部分,或在不同网络和/或处理器装置和/或微控制器装置中实现这些功能实体。
46.在ic测试过程中,la可用于抓取系统失效现场,查看失效现场前后的芯片行为;也可用于抓取一段应用场景下的时序,分析这个应用场景下芯片的具体行为。然而,由于la自身高带宽、低存储容量的限制,可以抓取的数据量是有限的,这使得有些需要进行长时间信号抓取的应用通常难以得到满足。
47.举例而言,动态随机存取存储器(dynamic random access memory,dram)接口系统初始化过程通常需要持续几百毫秒到几秒的时长,但la可以存储的最大数据量一般只有100多毫秒(ms),导致难以抓取整个dram接口初始化完整过程进行分析。
48.基于此,在本示例实施例中,首先提供了一种数据获取方法,具体的,本公开主要针对的是存储容量有限的数据获取设备,例如,逻辑分析仪;当然,本公开还可以应用于其他存储容量有限但具有较大数据量获取需求的数据获取设备,本公开对此不作任何特殊限定。图1示意性示出了根据本公开的一些实施例的数据获取方法流程的示意图。参考图1,该数据获取方法可以包括以下步骤:
49.步骤s110,响应于接收到的触发信号,获取并存储分段数据;触发信号由定时装置基于定时基准信号延迟指定数量个信号触发间隔时长发出;信号触发间隔时长基于数据获取性能确定。
50.在本公开的一种示例性实施方案中,触发信号可以是定时装置发送至数据获取设备,以便数据获取设备进行数据抓取操作的信号。分段数据可以是数据获取设备每次接收到一个触发信号后获取到的数据。定时装置可以是定时发送触发信号的装置,例如,定时装置可以是硬件电路。定时基准信号可以是定时基准信号向数据获取设备发送触发信号时所依据的基准信号。信号触发间隔时长可以是定时装置延迟向数据获取设备发送触发脉冲信号所采用的时间间隔。数据获取性能可以是数据获取设备通过执行一次数据获取操作可以获取到的最大数据量。
51.为了扩大逻辑分析仪可以获取到的时序数据的数据获取量,定时装置可以多次向la发送触发脉冲信号,使得la基于接收到的触发脉冲信号进行多次数据获取操作,得到对应的多个分段数据。为了使多次数据获取操作得到的分段数据具有一定的时序性,定时装置在发送触发信号时,可以基于定时基准信号,并延迟指定数量个信号触发间隔时长后发出。延迟指定数量个信号触发间隔时长后发送触发信号,是为了数据获取设备在本次数据获取过程中,跳过待测主体之前已经运行过的时序过程,获取待测主体从某一时刻开始的
时序数据。
52.数据获取设备在接收到一个触发信号后,便可以基于接收到的触发信号执行数据获取操作,将每次通过数据获取操作得到的数据作为分段数据。
53.步骤s120,将确定出的多个分段数据进行拼接处理,得到目标数据。
54.在本公开的一种示例性实施方案中,目标数据可以是本次待获取数据任务所需的数据。
55.在获取到多个分段数据后,由于分段数据是多段分散的时序数据,为了确保获取到的数据的时序性和完整性,可以将多个分段数据根据时序先后顺序进行拼接处理,得到目标数据。
56.根据本示例实施例中的数据获取方法,一方面,定时装置通过延迟指定数量个信号触发间隔时长后多次发送触发信号,数据获取设备可以基于触发信号多次获取分段数据,延长数据获取时间。另一方面,将获取到的多个分段数据进行拼接处理,可以得到符合条件的目标数据,以便进行后续的数据分析过程。
57.下面,将对本示例实施例中的步骤s110~步骤s130中的数据获取方法进行进一步的说明。
58.在本公开的一种示例性实施方案中,响应于接收到的第一触发信号,获取并存储起始分段数据;第一触发信号由定时装置基于定时基准信号发出;响应于接收到的第二触发信号,获取并存储剩余分段数据;第二触发信号由定时装置基于定时基准信号且延迟指定数量个信号触发间隔时长发出。
59.其中,第一触发信号可以是定时装置基于定时基准信号向数据获取设备发送的触发脉冲信号。起始分段数据可以是数据获取设备在接收到第一触发信号后进行数据获取操作获取到的数据。第二触发信号可以是定时装置在延迟指定数量个信号触发间隔时长后向数据获取设备发送的触发脉冲信号。剩余分段数据可以是数据获取设备在接收到第二触发信号后进行数据获取操作获取到的数据。
60.在确定出定时基准信号后,定时装置可以向数据获取设备发送第一触发信号,数据获取设备在接收到第一触发信号后,开始执行数据获取操作,本次数据获取操作是本次数据获取任务的第一次数据获取操作,可以将通过本次数据获取操作得到的数据作为起始分段数据。
61.由于本次数据获取任务对应的数据需求量通常是大于数据获取设备的数据获取性能,因此,为了满足数据获取任务的需求,可以通过多次数据获取操作得到多个分段数据。在初始分段数据的获取操作结束后,定时装置将基于定时基准信号,且每次延迟指定数量个信号触发间隔时长后,向数据获取设备发送触发脉冲信号,即第二触发信号。
62.例如,在获取第一段剩余分段数据时,定时装置可以延迟一个信号触发间隔时长后,向数据获取设备发送触发脉冲信号。在获取第二段剩余分段数据时,定时装置可以延迟两个信号触发间隔时长后,向数据获取设备发送触发脉冲信号。以此类推,在获取第n段剩余分段数据时,定时装置可以延迟n个信号触发间隔时长后,向数据获取设备发送触发脉冲信号。
63.数据获取设备在接收到第二触发信号后,响应于第二触发信号,执行数据获取操作,为了区分响应于第一触发信号接收到的分段数据,可以将基于第二触发信号获取到的
数据,作为剩余分段数据。通过上述获取步骤,可以得到多个分段数据。
64.在本公开的一种示例性实施方案中,确定数据获取性能;数据获取性能包括存储容量与最大持续获取时长中的至少一种;根据存储容量或最大持续获取时长确定信号触发间隔时长。
65.其中,存储容量可以是数据获取设备进行一次数据获取操作所能存储的最大数据量。最大持续获取时长可以是数据获取设备进行一次数据获取操作所能持续的最长获取时间。
66.在完成数据获取任务时,可以先确定数据获取设备的数据获取性能,例如,数据获取性能可以采用存储容量或最大持续获取时长表示。存储容量或最大持续获取时长均可以作为数据获取性能的判断指标,两者的区别仅是表现形式不同。例如,某一型号的逻辑分析仪的存储容量可以是400兆比特(mbit,mb),采用混合存储立方体(hybrid memory cube,hmc)的存储方式。该逻辑分析仪可以抓取的信号包括命令地址(command/address,ca)信号、片选信号(chip select)、时钟使能信号(cke)信号等。
67.另外,还可以采用最大持续获取时长来表示数据获取设备的数据获取性能,如,该逻辑分析仪的最大持续获取时长为135毫秒(ms)。在确定数据获取性能时,仅依据一个指标即可,如本实施例中以数据获取性能由最大持续获取时长确定为例进行说明。
68.在根据最大持续获取时长确定信号触发间隔时长时,为了保证数据抓取操作不丢失信息,通常,可以将信号触发间隔时长的值配置为小于最大持续获取时长的值。例如,当最大持续获取时长为135ms时,可以将信号触发间隔时长配置为125ms。信号触发间隔时长的确定依据是;采用该信号触发间隔时长,可以保证在整个数据抓取过程中,不遗漏信息。
69.在本公开的一种示例性实施方案中,启动待测主体;待测主体包括带有内存条的集成电路板;响应于第一触发信号,执行数据获取操作,直至数据获取操作对应的数据获取时长等于最大持续获取时长;将通过数据获取操作获取到的数据作为起始分段数据,关闭待测主体,存储起始分段数据。
70.其中,数据获取操作可以是数据获取设备从待测主体中抓取数据的操作。数据获取时长可以是本次数据获取操作所持续的时长。待测主体可以是数据获取设备进行数据获取操作所对应的主体,例如,待测主体可以是插有内存条的板卡,通过数据获取操作抓取到待测主体的相关数据,可以用于后续分析。
71.参考图2,图2示意性示出了根据本公开的示例性实施方式的数据获取方法的整体架构图。整个数据获取方法中,涉及的主体包括:数据获取设备210、定时装置220以及待测主体230。由于数据获取任务需要抓取较长时间的时序数据,且数据获取设备进行一次数据获取操作的抓取到的数据有限,为了获取到数据获取任务中所需的时序数据,可以采用硬件电路执行定时操作。
72.具体的,参考图3,图3示意性示出了根据本公开的示例性实施方式的发送多次触发脉冲的时序图。数据获取设备210在执行数据获取操作时,可以预先启动待测主体230,例如,启动插有内存条的板卡。定时装置220基于定时基准信号向数据获取设备210发送第一触发信号,例如,本实施例中的定时基准信号是由待测主体230在达到某一指标后,向定时装置220发送的信号。定时装置220基于定时基准信号向数据获取设备210发送外部触发信号(即第一触发信号)。
73.当数据获取设备210接收到第一触发信号后,开始执行数据获取操作,由于数据获取设备210具有最大持续获取时长,在执行本次数据获取操作时,数据获取时长需要达到最大持续获取时长。例如,当数据获取时长达到135ms时,结束本次的数据获取操作,即第0次135ms抓取操作完成。由于本次数据获取操作得到的数据,可以是数据获取任务的首段数据,因此,可以将通过本次数据获取操作获取到的数据作为起始分段数据。在完成本次数据获取操作后,可以存储起始分段数据,并关闭待测主体230。
74.在本公开的一种示例性实施方案中,获取待获取数据任务对应的任务数据总时长;根据任务数据总时长与信号触发间隔时长确定第二触发信号的触发次数;将触发次数发送至定时装置,以由定时装置根据触发次数发送第二触发信号。
75.其中,待获取数据任务可以是从待测主体中获取特定时长的时序数据的操作任务。任务数据总时长可以是本次数据获取任务需要抓取的时序数据的总时长。触发次数可以是定时装置向数据获取设备发送第二触发信号的次数。
76.举例而言,参考图2,数据获取任务可以是观察某一系统平台开机初始化过程中系统级芯片240(system on chip,soc)对dram io的完整操作过程,持续时间约1秒(s),即任务数据总时长为1s。1s的时间明显大于la的最大135ms的抓取能力,此时可以采用多次进行数据获取操作的方式,得到数据获取任务中的目标数据。
77.在确定出任务数据总时长后,可以根据任务数据总时长与信号触发间隔时长确定定时装置发送第二触发信号的触发次数。例如,当任务数据总时长为1s,且信号触发间隔时长125ms时,触发次数可以是8次。将确定出的触发次数发送至定时装置,定时装置将可以根据触发次数发送第二触发信号。
78.在本公开的一种示例性实施方案中,重新启动待测主体;响应于当前接收到的第二触发信号,执行数据获取操作;当前接收到的第二触发信号为延迟第一数量个信号触发间隔时长发送的触发信号;将通过数据获取操作获取到的数据作为剩余分段数据;关闭待测主体,存储剩余分段数据。
79.在得到起始分段数据后,可以继续进行数据获取操作。当再次执行数据获取操作时,需要重新启动待测主体,待测主体重新启动的时刻与获取初始分段数据操作过程中,待测主体启动时所处的状态相同,待测主体启动后,将重复执行上述状态。
80.继续参考图3,定时装置220所发送的第1次触发脉冲信号,可以是基于定时基准信号延迟一个信号触发间隔时长发送的触发信号,即定时装置220在接收到定时基准信号后,延迟125ms后,向数据获取设备210发送第二触发信号。数据获取设备210在接收到第二触发信号后,开始执行数据获取操作,本次数据获取操作的数据获取时长同样为135ms。在经过135ms后,结束本次数据获取操作。将第1次135ms抓取到的数据作为其中一个剩余分段数据,关闭待测主体,并存储该剩余分段数据。
81.由于本次待获取数据任务对应的触发次数是8次,在第1次135ms抓取结束后,开始执行抓取第2段135ms时序数据的操作,即继续进行第2次135ms的数据抓取操作。继续参考图3,此时,定时装置220可以向数据获取设备发送第2次触发脉冲,即定时装置220在接收到定时基准信号后,延迟125ms*2后,向数据获取设备210发送一个第二触发信号。数据获取设备210在接收到第二触发信号后,开始执行数据获取操作,本次数据获取操作的数据获取时长同样为135ms。在经过135ms后,结束本次数据获取操作。将第2次135ms抓取到的数据作为
其中一个剩余分段数据,关闭待测主体,并存储该剩余分段数据。
82.在抓取第n段135ms的时序数据时,定时装置220可以基于基准定时信号延迟125ms*n后再发送第二触发信号给数据获取设备210,数据获取设备210在收到该第二触发信号后立即开始抓取并存储数据,直至抓取持续时长达到135ms;此后待测主体230关机,导出数据获取设备210本次抓取的135ms数据。
83.重复执行上述操作,直至获取到的时序数据能够覆盖整个1s的初始化过程后,停止抓取,此时拥有n段135ms的数据。例如,本实施例中,可以有8段135ms的数据包括1段起始分段数据与7段剩余分段数据。
84.在本公开的一种示例性实施方案中,确定起始分段数据与剩余分段数据之间的时序先后关系;确定起始分段数据与剩余分段数据之间的数据拼接点;根据时序先后关系与数据拼接点,将起始分段数据与剩余分段数据进行拼接处理,得到目标数据。
85.其中,时序先后关系可以是多个分段数据之间时序上的先后关系。数据拼接点可以对不同的分段数据进行拼接时所采用的拼接点。
86.在得到确定起始分段数据与剩余分段数据之后,可以确定这些分段数据之间的时序先后关系。例如,起始分段数据的时序在剩余分段数据之前,多个剩余分段数据之间同样存在着先后顺序。在确定出所有分段之间的时序先后关系之后,可以进一步确定多个分段数据之间的数据拼接点,例如,数据拼接点包括起始分段数据与剩余分段数据之间的数据拼接点,以及剩余分段数据之间的数据拼接点等等。
87.在确定出所有数据拼接点后,可以根据数据拼接点将多个分段数据进行拼接处理,得到目标数据。例如,可以通过对抓取到的8个分段数据进行拼接,得到整个1s的初始化过程。
88.在本公开的一种示例性实施方案中,确定起始分段数据与第一分段数据之间的第一重叠数据;基于第一重叠数据确定第一分段数据与起始分段数据对应的第一数据拼接点;确定多个第二分段数据之间的第二重叠数据;基于第二重叠数据确定多个相邻第二分段数据对应的第二数据拼接点。
89.其中,第一分段数据可以是与起始分段数据相邻的剩余分段数据。第二分段数据可以是与起始分段数据不相邻的剩余分段数据。第一重叠数据可以是起始分段数据与第一分段数据对应的重叠数据。第一数据拼接点可以是起始分段数据与第一分段数据之间对应的数据拼接点。第二重叠数据可以是不同的第二分段数据之间对应的重叠数据。第二数据拼接点可以是多个不同的第二分段数据之间对应的数据拼接点。
90.参考图4,图4示意性示出了根据本公开的示例性实施方式的将多个分段数据进行数据拼接的示意图。图4中包含一个起始分段数据和多个剩余分段数据,对于起始分段数据,和与它相邻的第一分段数据之间存在重叠区域,重叠区域的时序数据即为第一重叠数据。在确定出第一重叠数据后,可以基于第一重叠数据确定出起始分段数据与第一分段数据之间的第一数据拼接点。
91.另外,剩余分段数据中还包括多个第二分段数据,可以确定出多个第二分段数据两两之间对应的第二重叠数据,在确定出第二重叠数据后,可以根据第二重叠数据确定出第二数据拼接点。
92.在确定数据拼接点的过程中,可以对重叠数据进行一致性对比,将对比结果相同
的一段时序数据作为重叠数据,以便在数据拼接过程中,删除重叠数据,得到完整的目标数据。
93.在本示例实施例中,还提供了一种信号发送方法,本实施例中的信号发送方法可以用于定时装置中,例如,硬件定时装置可以是单片机,risc微处理器(advanced risc machines,arm)等具有可调定时功能的通用微控制单元(microcontroller unit;mcu),也可以是具有可调定时功能的专用集成电路(application specific integrated circuit,asic),等等。图5示意性示出了根据本公开的一些实施例的数据获取方法流程的示意图。参考图5,该数据获取方法可以包括以下步骤:
94.步骤s510,获取信号触发间隔时长;信号触发间隔时长基于数据获取设备的数据获取性能确定。
95.在本公开的一种示例性实施方案中,定时装置可以获取根据数据获取设备210的数据获取性能确定出的信号触发间隔时长。数据获取性能可以是由数据获取设备的存储容量或最大持续获取时长确定,例如,当最大持续获取时长为135ms时,信号触发间隔时长可以是125ms。信号触发间隔时长的确定标准是确保在整个数据抓取过程中不遗漏信息。
96.步骤s520,接收待测主体发送的定时基准信号。
97.在本公开的一种示例性实施方案中,在获取到信号触发间隔时长时,可以接收由待测主体发送的定时基准信号,以便基于定时基准信号计算指定数量个信号触发间隔时长。
98.步骤s530,基于定时基准信号与信号触发间隔时长向数据获取设备发送触发信号;触发信号用于触发数据获取设备从待测主体中获取分段数据,分段数据用于生成目标数据。
99.定时装置可以基于定时基准信号,延后指定数量个信号触发间隔时长向数据获取设备发送触发信号。数据获取设备在接收相应的触发信号后,将开始执行数据获取操作,得到对应的分段数据。数据获取设备在获取到一个分段数据后,待测主体关机,同时,可以将获取到的分段数据进行存储。在获取到足够数量个分段数据后,将多个分段数据进行拼接处理,得到目标数据。
100.通过本公开的信号发送方法,将基于定时基准信号与信号触发间隔时长生成的触发信号发送至数据获取设备,使得数据获取设备可以通过多次数据获取操作获取分段数据,可以有效延长数据获取设备的数据获取时长,抓取到满足条件的目标数据。
101.在本公开的一种示例性实施方案中,通过输入管脚接收待测主体通过连接线路发送的定时基准信号;响应于检测到定时基准信号的高电平信号,启动定时发送触发信号。
102.其中,输入管脚可以是定时装置用于获取外部设备发送的信号的管脚。连接线路可以是待测主体与定时装置之间的通信线路,通过连接线路待测主体可以向定时装置发送高电平信号。高电平信号可以是指示待测主体向定时装置发送的定时基准信号的起始信号。
103.继续参考图2,定时装置220与待测主体230之间可以通过连接线路相连。举例而言,当待测主体是dram时,dram的输出缓冲器供电电压(vddq电压)达到预定值后,产生vddq电压的电源芯片将发送能量达标(power good,又称power ready)高电平信号。通过连接线缆将power good信号接到硬件定时装置的输入管脚,定时装置可以根据该信号的高电平来
启动定时。到达设定时间后,硬件定时装置的输出管脚送出触发脉冲信号,发送至逻辑分析仪的外部触发信号输入接口(aux_in)。另外,定时基准信号还可以是dram复位信号释放(reset release)。
104.需要说明的是,本公开所使用的术语“第一”、“第二”等,仅是为了区分不同的分段数据、不同的重叠数据与不同的数据拼接点,并不应对本公开造成任何限制。
105.综上所述,本公开的数据获取方法,响应于接收到的第一触发信号,获取并存储起始分段数据;第一触发信号由定时装置基于定时基准信号发出;响应于接收到的第二触发信号,获取并存储剩余分段数据;第二触发信号由定时装置基于定时基准信号延迟指定数量个信号触发间隔时长发出;信号触发间隔时长基于数据获取性能确定;将起始分段数据与剩余分段数据进行拼接处理,得到目标数据。一方面,定时装置通过延迟指定数量个信号触发间隔时长后发送第二触发信号,可以基于第二触发信号多次获取剩余分段数据,可以增加剩余分段数据的获取次数,延长数据获取时间。另一方面,将获取到的起始分段数据与剩余分段数据拼接,可以得到符合条件的目标数据,以用于后续数据分析过程中。
106.需要说明的是,尽管在附图中以特定顺序描述了本发明中方法的各个步骤,但是,这并非要求或者暗示必须按照该特定顺序来执行这些步骤,或是必须执行全部所示的步骤才能实现期望的结果。附加的或备选的,可以省略某些步骤,将多个步骤合并为一个步骤执行,以及/或者将一个步骤分解为多个步骤执行等。
107.根据本公开的第三方面,提供一种数据获取系统,其特征在于,包括:定时装置,用于基于定时基准信号与信号触发间隔时长发送触发信号,将触发信号发送至数据获取设备;数据获取设备,用于响应于接收到的触发信号,获取并存储多个分段数据;数据拼接装置,用于将多个分段数据进行拼接处理,得到目标数据。
108.此外,在本示例实施例中,还提供了一种数据获取装置。参考图6,该数据获取装置600可以包括:数据获取模块610以及数据拼接模块620。
109.具体的,第一数据获取模块610,用于响应于接收到的触发信号,获取并存储分段数据;触发信号由定时装置基于定时基准信号延迟指定数量个信号触发间隔时长发出;信号触发间隔时长基于数据获取性能确定;数据拼接模块620,用于将确定出的多个分段数据进行拼接处理,得到目标数据。
110.在本公开的一种示例性实施方案中,数据获取模块还包括数据获取单元,用于响应于接收到的第一触发信号,获取并存储起始分段数据;第一触发信号由定时装置基于定时基准信号发出;响应于接收到的第二触发信号,获取并存储剩余分段数据;第二触发信号由定时装置基于定时基准信号且延迟指定数量个信号触发间隔时长发出。
111.在本公开的一种示例性实施方案中,数据获取装置600还包括间隔时间确定模块,用于确定数据获取性能;数据获取性能包括存储容量与最大持续获取时长中的至少一种;根据存储容量或最大持续获取时长确定信号触发间隔时长。
112.在本公开的一种示例性实施方案中,数据获取性能包括最大持续获取时长,数据获取单元包括第一数据获取子单元,用于响应于第一触发信号,执行数据获取操作,直至数据获取操作对应的数据获取时长等于最大持续获取时长;将通过数据获取操作获取到的数据作为起始分段数据,关闭待测主体,存储起始分段数据。
113.在本公开的一种示例性实施方案中,数据获取装置600还包括触发次数确定模块,
用于获取待获取数据任务对应的任务数据总时长;根据任务数据总时长与信号触发间隔时长确定第二触发信号的触发次数;将触发次数发送至定时装置,以由定时装置根据触发次数发送第二触发信号。
114.在本公开的一种示例性实施方案中,数据获取单元还包括第二数据获取子单元,用于重新启动待测主体;响应于当前接收到的第二触发信号,执行数据获取操作;当前接收到的第二触发信号为延迟第一数量个信号触发间隔时长发送的触发信号;将通过数据获取操作获取到的数据作为剩余分段数据;关闭待测主体,存储剩余分段数据。
115.在本公开的一种示例性实施方案中,数据拼接模块620包括数据拼接单元,用于确定起始分段数据与剩余分段数据之间的时序先后关系;确定起始分段数据与剩余分段数据之间的数据拼接点;根据时序先后关系与数据拼接点,将起始分段数据与剩余分段数据进行拼接处理,得到目标数据。
116.在本公开的一种示例性实施方案中,剩余分段数据的数量为多个,剩余分段数据包括与起始分段数据相邻的第一分段数据以及至少一与起始分段数据不相邻的第二分段数据;数据拼接单元包括拼接点确定子单元,用于确定起始分段数据与第一分段数据之间的第一重叠数据;基于第一重叠数据确定第一分段数据与起始分段数据对应的第一数据拼接点;确定多个第二分段数据之间的第二重叠数据;基于第二重叠数据确定多个相邻第二分段数据对应的第二数据拼接点。
117.此外,在本示例实施例中,还提供了一种信号发送装置。参考图7,该信号发送装置700可以包括:间隔时间获取模块710、基准信号接收模块720以及信号发送模块730。
118.具体的,间隔时间获取模块710,用于获取信号触发间隔时长;信号触发间隔时长基于数据获取设备的数据获取性能确定;基准信号接收模块720,用于接收待测主体发送的定时基准信号;信号发送模块730,用于基于定时基准信号与信号触发间隔时长向数据获取设备发送触发信号;触发信号用于触发数据获取设备从待测主体中获取分段数据,分段数据用于生成目标数据。
119.在本公开的一种示例性实施方案中,定时装置与待测主体之间通过连接线路相连;信号发送装置700还包括定时发送启动模块,用于通过输入管脚接收待测主体通过连接线路发送的定时基准信号;响应于检测到定时基准信号的高电平信号,启动定时发送触发信号。
120.上述中各数据获取装置或者信号发送装置的虚拟模块的具体细节已经在对应的数据获取方法或者信号发送方法中进行了详细的描述,因此此处不再赘述。
121.应当注意,尽管在上文详细描述中提及了数据获取装置的若干模块或者单元,但是这种划分并非强制性的。实际上,根据本公开的实施方式,上文描述的两个或更多模块或者单元的特征和功能可以在一个模块或者单元中具体化。反之,上文描述的一个模块或者单元的特征和功能可以进一步划分为由多个模块或者单元来具体化。
122.此外,在本公开的示例性实施例中,还提供了一种能够实现上述方法的电子设备。
123.所属技术领域的技术人员能够理解,本发明的各个方面可以实现为系统、方法或程序产品。因此,本发明的各个方面可以具体实现为以下形式,即:完全的硬件实施例、完全的软件实施例(包括固件、微代码等),或硬件和软件方面结合的实施例,这里可以统称为“电路”、“模块”或“系统”。
124.下面参考图8来描述根据本公开的这种实施例的电子设备800。图8显示的电子设备800仅仅是一个示例,不应对本公开实施例的功能和使用范围带来任何限制。
125.如图8所示,电子设备800以通用计算设备的形式表现。电子设备800的组件可以包括但不限于:上述至少一个处理单元810、上述至少一个存储单元820、连接不同系统组件(包括存储单元820和处理单元810)的总线830、显示单元840。
126.其中,所述存储单元存储有程序代码,所述程序代码可以被所述处理单元810执行,使得所述处理单元810执行本说明书上述“示例性方法”部分中描述的根据本公开各种示例性实施例的步骤。
127.存储单元820可以包括易失性存储单元形式的可读介质,例如随机存取存储单元(ram)821和/或高速缓存存储单元822,还可以进一步包括只读存储单元(rom)823。
128.存储单元820可以包括具有一组(至少一个)程序模块825的程序/实用工具824,这样的程序模块825包括但不限于:操作系统、一个或者多个应用程序、其它程序模块以及程序数据,这些示例中的每一个或某种组合中可能包括网络环境的实现。
129.总线830可以表示几类总线结构中的一种或多种,包括存储单元总线或者存储单元控制器、外围总线、图形加速端口、处理单元或者使用多种总线结构中的任意总线结构的局域总线。
130.电子设备800也可以与一个或多个外部设备870(例如键盘、指向设备、蓝牙设备等)通信,还可与一个或者多个使得用户能与该电子设备800交互的设备通信,和/或与使得该电子设备800能与一个或多个其它计算设备进行通信的任何设备(例如路由器、调制解调器等等)通信。这种通信可以通过输入/输出(i/o)接口850进行。并且,电子设备800还可以通过网络适配器860与一个或者多个网络(例如局域网(lan),广域网(wan)和/或公共网络,例如因特网)通信。如图所示,网络适配器860通过总线830与电子设备800的其它模块通信。应当明白,尽管图中未示出,可以结合电子设备800使用其它硬件和/或软件模块,包括但不限于:微代码、设备驱动器、冗余处理单元、外部磁盘驱动阵列、raid系统、磁带驱动器以及数据备份存储系统等。
131.通过以上的实施例的描述,本领域的技术人员易于理解,这里描述的示例实施例可以通过软件实现,也可以通过软件结合必要的硬件的方式来实现。因此,根据本公开实施例的技术方案可以以软件产品的形式体现出来,该软件产品可以存储在一个非易失性存储介质(可以是cd-rom,u盘,移动硬盘等)中或网络上,包括若干指令以使得一台计算设备(可以是个人计算机、服务器、终端装置、或者网络设备等)执行根据本公开实施例的方法。
132.在本公开的示例性实施例中,还提供了一种计算机可读存储介质,其上存储有能够实现本说明书上述方法的程序产品。在一些可能的实施例中,本发明的各个方面还可以实现为一种程序产品的形式,其包括程序代码,当所述程序产品在终端设备上运行时,所述程序代码用于使所述终端设备执行本说明书上述“示例性方法”部分中描述的根据本发明各种示例性实施例的步骤。
133.参考图9所示,描述了根据本发明的实施例的用于实现上述方法的程序产品900,其可以采用便携式紧凑盘只读存储器(cd-rom)并包括程序代码,并可以在终端设备,例如个人电脑上运行。然而,本发明的程序产品不限于此,在本文件中,可读存储介质可以是任何包含或存储程序的有形介质,该程序可以被指令执行系统、装置或者器件使用或者与其
结合使用。
134.所述程序产品可以采用一个或多个可读介质的任意组合。可读介质可以是可读信号介质或者可读存储介质。可读存储介质例如可以为但不限于电、磁、光、电磁、红外线、或半导体的系统、装置或器件,或者任意以上的组合。可读存储介质的更具体的例子(非穷举的列表)包括:具有一个或多个导线的电连接、便携式盘、硬盘、随机存取存储器(ram)、只读存储器(rom)、可擦式可编程只读存储器(eprom或闪存)、光纤、便携式紧凑盘只读存储器(cd-rom)、光存储器件、磁存储器件、或者上述的任意合适的组合。
135.计算机可读信号介质可以包括在基带中或者作为载波一部分传播的数据信号,其中承载了可读程序代码。这种传播的数据信号可以采用多种形式,包括但不限于电磁信号、光信号或上述的任意合适的组合。可读信号介质还可以是可读存储介质以外的任何可读介质,该可读介质可以发送、传播或者传输用于由指令执行系统、装置或者器件使用或者与其结合使用的程序。
136.可读介质上包含的程序代码可以用任何适当的介质传输,包括但不限于无线、有线、光缆、rf等等,或者上述的任意合适的组合。
137.可以以一种或多种程序设计语言的任意组合来编写用于执行本发明操作的程序代码,所述程序设计语言包括面向对象的程序设计语言—诸如java、c++等,还包括常规的过程式程序设计语言—诸如“c”语言或类似的程序设计语言。程序代码可以完全地在用户计算设备上执行、部分地在用户设备上执行、作为一个独立的软件包执行、部分在用户计算设备上部分在远程计算设备上执行、或者完全在远程计算设备或服务器上执行。在涉及远程计算设备的情形中,远程计算设备可以通过任意种类的网络,包括局域网(lan)或广域网(wan),连接到用户计算设备,或者,可以连接到外部计算设备(例如利用因特网服务提供商来通过因特网连接)。
138.此外,上述附图仅是根据本发明示例性实施例的方法所包括的处理的示意性说明,而不是限制目的。易于理解,上述附图所示的处理并不表明或限制这些处理的时间顺序。另外,也易于理解,这些处理可以是例如在多个模块中同步或异步执行的。
139.本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其他实施例。本技术旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
140.应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限。

技术特征:


1.一种数据获取方法,其特征在于,包括:响应于接收到的触发信号,获取并存储分段数据;所述触发信号由定时装置基于定时基准信号延迟指定数量个信号触发间隔时长发出;所述信号触发间隔时长基于数据获取性能确定;将确定出的多个所述分段数据进行拼接处理,得到目标数据。2.根据权利要求1所述的方法,其特征在于,所述触发信号包括第一触发信号与第二触发信号,所述分段数据包括起始分段数据与剩余分段数据;所述响应于接收到的触发信号,获取并存储分段数据,包括:响应于接收到的所述第一触发信号,获取并存储所述起始分段数据;所述第一触发信号由所述定时装置基于所述定时基准信号发出;响应于接收到的所述第二触发信号,获取并存储所述剩余分段数据;所述第二触发信号由所述定时装置基于所述定时基准信号且延迟指定数量个信号触发间隔时长发出。3.根据权利要求1所述的方法,其特征在于,所述方法还包括:确定数据获取性能;所述数据获取性能包括存储容量与最大持续获取时长中的至少一种;根据所述存储容量或所述最大持续获取时长确定所述信号触发间隔时长。4.根据权利要求2所述的方法,其特征在于,所述数据获取性能包括最大持续获取时长,所述响应于接收到的所述第一触发信号,获取并存储所述起始分段数据,包括:启动待测主体;所述待测主体包括带有内存条的集成电路板;响应于所述第一触发信号,执行数据获取操作,直至所述数据获取操作对应的数据获取时长等于所述最大持续获取时长;将通过所述数据获取操作获取到的数据作为所述起始分段数据,关闭所述待测主体,存储所述起始分段数据。5.根据权利要求2所述的方法,其特征在于,所述方法还包括:获取待获取数据任务对应的任务数据总时长;根据所述任务数据总时长与所述信号触发间隔时长确定所述第二触发信号的触发次数;将所述触发次数发送至所述定时装置,以由所述定时装置根据所述触发次数发送所述第二触发信号。6.根据权利要求2所述的方法,其特征在于,所述响应于接收到的所述第二触发信号,获取并存储所述剩余分段数据,包括:重新启动待测主体;响应于当前接收到的第二触发信号,执行数据获取操作;所述当前接收到的第二触发信号为延迟第一数量个信号触发间隔时长发送的触发信号;将通过所述数据获取操作获取到的数据作为所述剩余分段数据;关闭所述待测主体,存储所述剩余分段数据。7.根据权利要求1所述的方法,其特征在于,所述分段数据包括起始分段数据与剩余分段;所述将确定出的多个所述分段数据进行拼接处理,得到目标数据,包括:确定所述起始分段数据与所述剩余分段数据之间的时序先后关系;
确定起始分段数据与所述剩余分段数据之间的数据拼接点;根据所述时序先后关系与所述数据拼接点,将所述起始分段数据与所述剩余分段数据进行拼接处理,得到目标数据。8.根据权利要求7所述的方法,其特征在于,所述剩余分段数据的数量为多个,所述剩余分段数据包括与所述起始分段数据相邻的第一分段数据以及至少一与所述起始分段数据不相邻的第二分段数据;所述确定起始分段数据与所述剩余分段数据之间的数据拼接点,包括:确定所述起始分段数据与所述第一分段数据之间的第一重叠数据;基于所述第一重叠数据确定所述第一分段数据与所述起始分段数据对应的第一数据拼接点;确定多个所述第二分段数据之间的第二重叠数据;基于所述第二重叠数据确定多个相邻所述第二分段数据对应的第二数据拼接点。9.一种信号发送方法,其特征在于,包括:获取信号触发间隔时长;所述信号触发间隔时长基于数据获取设备的数据获取性能确定;接收待测主体发送的定时基准信号;基于所述定时基准信号与所述信号触发间隔时长向所述数据获取设备发送触发信号;所述触发信号用于触发所述数据获取设备从所述待测主体中获取分段数据,所述分段数据用于生成目标数据。10.根据权利要求9所述的信号发送方法,其特征在于,定时装置与所述待测主体之间通过连接线路相连;所述方法还包括:通过输入管脚接收所述待测主体通过所述连接线路发送的定时基准信号;响应于检测到所述定时基准信号的高电平信号,启动定时发送触发信号。11.一种数据获取系统,其特征在于,包括:定时装置,用于基于定时基准信号与信号触发间隔时长发送触发信号,将所述触发信号发送至数据获取设备;所述数据获取设备,用于响应于接收到的所述触发信号,获取并存储多个分段数据;数据拼接装置,用于将多个所述分段数据进行拼接处理,得到目标数据。12.一种数据获取装置,其特征在于,包括:数据获取模块,用于响应于接收到的触发信号,获取并存储分段数据;所述触发信号由定时装置基于定时基准信号延迟指定数量个信号触发间隔时长发出;所述信号触发间隔时长基于数据获取性能确定;数据拼接模块,用于将确定出的多个所述分段数据进行拼接处理,得到目标数据。13.一种信号发送装置,其特征在于,包括:间隔时间获取模块,用于获取信号触发间隔时长;所述信号触发间隔时长基于数据获取设备的数据获取性能确定;基准信号接收模块,用于接收待测主体发送的定时基准信号;信号发送模块,用于基于所述定时基准信号与所述信号触发间隔时长向所述数据获取设备发送触发信号;所述触发信号用于触发所述数据获取设备从所述待测主体中获取分段
数据,所述分段数据用于生成目标数据。14.一种电子设备,其特征在于,包括:处理器;以及存储器,所述存储器上存储有计算机可读指令,所述计算机可读指令被所述处理器执行时实现根据权利要求1至8中任一项所述的数据获取方法,或实现如权利要求9至10中任一项所述的信号发送方法。15.一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现根据权利要求1至8中任一项所述的数据获取方法,或实现如权利要求9至10中任一项所述的信号发送方法。

技术总结


本公开是关于一种数据获取方法及装置、信号发送方法及装置、电子设备以及计算机可读存储介质,涉及半导体测试技术领域,可以应用于需要抓取较长时序时长数据的场景。该方法包括:响应于接收到的触发信号,获取并存储分段数据;触发信号由定时装置基于定时基准信号延迟指定数量个信号触发间隔时长发出;信号触发间隔时长基于数据获取性能确定;将确定出的多个分段数据进行拼接处理,得到目标数据。本公开可以延长数据抓取设备的可抓取时序数据长度,得到符合时序长度条件的数据。得到符合时序长度条件的数据。得到符合时序长度条件的数据。


技术研发人员:

刘建斌 马茂松

受保护的技术使用者:

长鑫存储技术有限公司

技术研发日:

2022.07.08

技术公布日:

2022/9/30

本文发布于:2024-09-22 02:01:56,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/2/16963.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:数据   所述   信号   时长
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议