CMDSPF2812电路使用说明书

中国电科第五十八研究所
电路使用说明书
产品型号:        CMDSPF2812        产品名称:  32位定点数字信号处理器
中国电科第五十八研究所
一、 概述 (3)
二、 功能、性能介绍 (3)
三、 结构概况 (13)
四、 外设 (45)
五、 推荐使用环境 (74)
版本修改说明修改人时间
Rev.01 初始创建张猛华 2010.07.20
一、 概述
CMDSPF2812是高性能32位定点数字信号处理器,主时钟工作频率150MHz,单周期指令执行时间6.67ns。该电路集成了多种先进的外设,为电机及其他运动控制领域应用的实现提供了良好的平台。同时代码和指令与F24x系列数字信号处理器完全兼容,从而保证了项目或产品设计的可延续性。
CMDSPF2812数字信号处理器集成了256KB的Flash存储器,8KB的引导ROM,数字运算表以及2KB的OTP ROM,大大改善了应用的灵活性。128位的密码保护机制有效地保护了产品的知识产权。两个事件管理器模块为电机及功率变换控制提供了良好的控制功能。16通道高性能12位ADC模数转换单元提供了两个采样保持电路,可以实现双通道信号同步采样。
CMDSPF2812使用先进TSMC 0.18微米 N阱 双多晶六层金属嵌入式Flash 工艺制造,正反向结合的设计方法完成设计,芯片最终面积为6705×6502 平方微米,设计规模达180万门。
二、功能、性能介绍
2.1 功能概述
2.2 CMDSPF2812主要技术特点
便携式高压氧舱
2.3管脚及引脚说明虚拟演播室系统方案
2.1 功能概述
CMDSPF2812是一种低功耗的32位定点数字信号处理器,它集中了了数字信号处理器的诸多优秀特性,它具备精简指令集计算(RISC)功能,微型控制器结构,固件及工具装置等。数字信号处理器的特性包括改进型的哈佛结构和循环寻址方式等。RISC特性是指单周期执行指令,寄存器到寄存器的操作以及改进型的哈佛结构(能够在冯诺依曼模式中可用)等等。微型控制器结构则包括直观指令集操作简化、压缩和非压缩的字节应用以及的对位的操作等等。
利用改进型的哈佛结构可以并行执行指令和读取数据。CPU可以在写数据的同时进行流水线中的单周期指令操作,还可同时读取指令和数据。CPU通过6条独立的地址和数据总线来完成这些操作。
CMDSPF2812芯片具有3种兼容操作模式:C27x目标-兼容模式、C28x模式及C2xLP源-兼容模式。C28x模式中,用户可以使用C28x的所有有效特性、寻址方式和指令系统;C27x目标-兼
容模式中,在复位时CPU处于此模式,在该模式下,目标码与C27xCPU完全兼容,且它的循环-计数也与C27xCPU兼容;C2xLP源-兼容模式允许用户运行C2xLP的源代码,这些源代码是用C28x 代码生成工具编译生成的。
CMDSPF2812的内部总线结构和专门的数字信号处理(DSP)指令系统,使其在速度、在灵活性上达到150MIPS。CMDSPF2812用硬件实现一些其它处理器用软件或微程序来实现的功能,从而优化了自身的速度。这一硬件强化方法,提供了从前在单一芯片上不能达到的功能。
CMDSPF2812可在单周期内作并行的乘法及ALU操作。它还具有通用的寄存器组,程序高速缓冲存储器,专用的辅助寄存器运算单元(ARAU),内部的存取存储器,一个FLASH存储器,以及短的机器周期时间。由于这些特点,使它具有高性能,并使用起来很方便。
由于它具有很大的地址空间,多处理器接口,内部及外部产生的等待状态,两个事件管理器,两个串行通讯接口,一个串行外设接口,一个看门狗定时器以及多重中断结构,该处理器的应用得到很大的加强。
代码安全模块(CSM)是和C28x电路融为一体的一种安全特性。它禁止未授权的用户访问片内存储器,禁止私有代码的复制/逆向操作,用户知识产权得到有效的保护。
基于寄存器的结构,庞大的地址空间,功能强大的寻址方式,使得在该处理器上更容易实现高级语言。
efactor2.2 CMDSPF2812主要技术特点
秸杆燃气炉
CMDSPF2812主要技术特点列举如下;
◆高性能静态CMOS 工艺
- 150MHz(6.67ns 单周期指令执行时间)
- 低功耗设计(内核1.8V@135MHz,内核1.9V@150MHz,3.3V I/O)
◆JTAG边界扫描
◆高性能32位TMS320C28x CPU内核
- 8级流水线
- 兼容C27x指令集
- 兼容F24x/LF240x指令代码
- 16*16和32*32 MAC操作
- 16*16双MAC操作
-
哈佛总线架构
- 原子操作
- 快速中断相应和处理
- 统一的存储器编程模型
- 4M线性的程序/数据地址访问空间
◆内嵌存储器
-高达128K*16的内嵌flash(4块8K*16和6块16K*16) -1K*16 的一次可编程存储器(OTP ROM)
-L0、L1:2个4K*16 SRAM
-H0 :8K*16 SRAM
-M0、M1:2个1K*16 SRAM
◆引导ROM(4K*16)
-
软件引导模式程序
-标准数学表
◆外部接口
-高达1M外部空间
-可编程的等待状态
-可编程的读写选通时序
-三独立片选
分布式存储数据保护◆时钟和系统控制
-动态PLL系数控制
-片上晶振
-看门狗定时器模块
◆三个外部中断
温度自动控制系统◆外设中断扩展(PIE)支持多达45个外设中断
◆三个32位CPU定时器
◆128位安全密码锁定
-保护FLASH/OTP和L0/L1 SRAM
-阻止固件反向工程

本文发布于:2024-09-21 21:51:55,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/2/140645.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:模式   数字   操作   结构   功能
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议