忆阻器阵列的操作方法、数据处理装置



1.本公开的实施例涉及一种忆阻器阵列的操作方法、数据处理装置。


背景技术:



2.忆阻器存算一体技术有望打破传统冯诺依曼架构瓶颈,实现器件级存储与计算融合,避免数据搬运过程,由此大幅节省延时和能耗开销,因此被认为是下一代智能系统的核心。然而,忆阻器阵列中每个忆阻器单元采用1t1r(1晶体管1忆阻器)基本单元结构,其中,忆阻器串联在晶体管的一极(例如漏极),例如进行前向计算时在晶体管的栅极上施加控制电压以完全打开(导通)晶体管使得晶体管处于线性区,此时晶体管等效于线性电阻。在工作中,整个忆阻器阵列相当于电阻网络,在该电阻网络中存在严重的电压降(ir drop)。因此,在采用电流感知的量化输出方式时,上述操作方式对外部驱动器和量化电路(特别是钳位电路)的精度要求非常高。这也最终导致传统忆阻器存算一体计算精度受限,且外部电路设计难度增大并且其面积、功耗和速度成为系统性能瓶颈。
3.为此,在1t1r的基础上,人们还提出了2t2r(2晶体管2忆阻器)的忆阻器单元的基本结构,这种结构通过本地的电流差分计算,减少走线上的累积电流,缓解电压降问题,提高计算精度;也有人提出采用电压域或电荷域量化感知的思路,但是这些方法可能牺牲速度和精度,同时忆阻器阵列的规模仍然受限。因此,提出并验证新型的阵列单元以满足高算力需求下的阵列规模增长并精简的外围电路变得十分必要。


技术实现要素:



4.本公开的至少一个实施例提供了一种用于忆阻器阵列的操作方法,其中,所述忆阻器阵列包括多行多列忆阻器单元、对应于所述忆阻器阵列中各行的字线、对应于所述忆阻器阵列中各行的位线、对应于所述忆阻器阵列中各列的源线,每个忆阻器单元包括晶体管和忆阻器,所述晶体管的栅极连接到所述忆阻器单元所在行对应的字线,所述晶体管的第一极连接到所述忆阻器单元所在列对应的源线,所述晶体管的第二极连接到所述忆阻器的第一端,所述忆阻器的第二端连接到所述忆阻器单元所在行对应的位线。其中,所述操作方法包括矩阵向量乘法操作,其中,所述矩阵向量乘法操作包括:将所述忆阻器阵列中各行的输入数据分别对应的输入电压施加在所述忆阻器阵列中各行的字线上;对所述忆阻器阵列中各列的源线分别施加源线电压,以使得所述忆阻器阵列中各行的各个忆阻器单元中的晶体管导通并工作在饱和区;对所述忆阻器阵列中各行的位线施加第一固定电压;检测所述忆阻器阵列中各列的源线上的输出电流以得到输出结果。
5.本公开的至少一个实施例提供了一种数据处理装置,包括:字线驱动器、源线驱动器、位线驱动器、输出处理电路、忆阻器阵列,其中,所述忆阻器阵列包括多行多列忆阻器单元、对应于所述忆阻器阵列中各行的字线、对应于所述忆阻器阵列中各行的位线、对应于所述忆阻器阵列中各列的源线,每个忆阻器单元包括晶体管和忆阻器,所述晶体管的栅极连接到所述忆阻器单元所在行对应的字线,所述晶体管的第一极连接到所述忆阻器单元所在
列对应的源线,所述晶体管的第二极连接到所述忆阻器的第一端,所述忆阻器的第二端连接到所述忆阻器单元所在行对应的位线,所述各行的字线耦接到所述字线驱动器,所述各列的源线耦接到所述源线处理电路,所述各行的位线耦接到所述位线处理电路。其中,所述字线驱动器配置为将所述忆阻器阵列中各行的输入数据分别对应的输入电压施加在所述忆阻器阵列中各行的字线上;所述源线驱动器配置为对所述忆阻器阵列中各列的源线分别施加源线电压,以使得所述忆阻器阵列中各行的各个忆阻器单元中的晶体管导通并工作在饱和区;所述位线驱动器配置为对所述忆阻器阵列中各行的位线施加第一固定电压;所述输出处理电路配置为检测所述忆阻器阵列中各列的源线上的输出电流以得到输出结果。
附图说明
6.为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
7.图1a示出了一种具有1t1r结构的忆阻器单元的示意图。
8.图1b示出了一种具有2t2r结构的忆阻器单元的示意图。
9.图2示出了一种示例性忆阻器阵列结构的示意图。
10.图3示出了传统的忆阻器阵列的进行矩阵向量乘法运算时的操作方式。
11.图4示出了根据本公开的至少一个实施例的缓冲式的忆阻器单元的示意图。
12.图5示出了根据本公开至少一实施例的对于1t1r结构的忆阻器单元的操作电压施加方式。
13.图6示出了根据本公开至少一实施例的对于2t2r结构的忆阻器单元的操作电压施加方式。
14.图7示出了根据本公开一示例忆阻器阵列的进行矩阵向量乘法运算时的操作方式。
15.图8示出了根据本公开一示例的具有全局位线的忆阻器阵列的示意图。
16.图9示出了根据本公开一示例忆阻器阵列的进行编程操作中的设置操作或初始化操作时的操作方式。
17.图10示出了根据本公开一示例忆阻器阵列的进行编程操作中的复位操作时的操作方式。
18.图11示出了根据本公开至少一实施例的处理装置的示意图。
具体实施方式
19.为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
20.除非另作定义,此处使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者
物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
21.忆阻器(例如,阻变存储器、相变存储器、导电桥存储器等)是一种可以通过施加外部激励,调节其电导状态的非易失型器件。忆阻器作为一种二端器件,具有电阻可调节且非挥发的特性,因此被广泛应用于存算一体运用,例如用于人工神经网络的前向计算(推理)等。根据基尔霍夫电流定律和欧姆定律,由忆阻器构成的阵列可以用于并行的完成矩阵向量乘法(乘累加)计算,且存储和计算都发生在阵列各器件中。基于这种计算架构,可以实现不需要大量数据搬移的存算一体计算。
22.图1a示出了一种具有1t1r结构的忆阻器单元的示意图。如图1a所示,1t1r结构的忆阻器单元包括一个晶体管m1和一个忆阻器r1。
23.例如,当晶体管m1采用n型晶体管时,其栅极和字线wl连接,例如字线wl输入高电平时晶体管m1导通;晶体管m1的第一极可以是源极并被配置为和源线sl连接;晶体管m1的第二极可以是漏极并被配置为和忆阻器r1的第二端连接,忆阻器r1的第一端和位线bl连接。
24.例如,当晶体管m1采用p型晶体管时,其栅极和字线wl连接,例如字线wl输入低电平时晶体管m1导通;晶体管m1的第一极可以是漏极并被配置为和源线sl连接;晶体管m1的第二极可以是源极并被配置为和忆阻器r1的第二端连接,忆阻器r1的第一端和位线bl连接。
25.需要说明的是,阻变存储器结构还可以实现为其他结构,例如忆阻器r1的第一端与晶体管连接而第二端与源线sl连接的结构,本公开的实施例对此不作限制。
26.字线wl的作用是对晶体管m1的栅极施加相应电压,从而控制晶体管m1导通或关闭。在对忆阻器r1进行操作时,例如进行置位操作或复位操作,均需要先开启晶体管m1,即需要通过字线wl对晶体管m1的栅极施加导通电压。在晶体管m1导通后,例如,可以通过在源线sl和位线bl向忆阻器r1施加电压,以改变忆阻器r1的阻态。例如,可以通过位线bl施加置位电压,以使得该忆阻器r1处于低阻态;又例如,可以通过源线sl施加复位电压,以使得该忆阻器r1处于高阻态。例如,高阻态的电阻值为低阻态的电阻值100倍以上,例如1000倍以上。
27.在本公开的实施例中,将忆阻器r1从高阻态变为低阻态的操作称为置位(set)操作;将忆阻器r1从低阻态变为高阻态的操作称为复位(reset)操作。另外,忆阻器的初始化过程是指对忆阻器施加一个较高的电压,从而诱导忆阻器的内部形成导电细丝。通过在忆阻器的电极间施加置位电压或复位电压,可以使得忆阻器内部的导电细丝恢复或断裂。初始化操作在阻变存储器的生命周期中通常只需要进行一次。
28.忆阻器r1具有阈值电压,在输入电压幅度小于忆阻器r1的阈值电压时,不会改变忆阻r1的电阻值(或电导值)。在这种情况下,可以通过输入小于阈值电压的电压,利用忆阻器r1的电阻值(或电导值)进行计算;可以通过输入大于阈值电压的电压,改变忆阻器r1的电阻值(或电导值)。
29.图1b示出了一种具有2t2r结构的忆阻器单元的示意图。如图1b所示,2t2r结构的
忆阻器单元包括两个晶体管m1和m2以及两个忆阻器r1和r2。下面以晶体管m1和m2均采用n型晶体管为例进行说明。
30.晶体管m1的栅极和字线wl1相连,例如m1的字线wl1输入高电平时晶体管m1导通,晶体管m2的栅极和字线wl2相连,例如m2的字线wl2输入高电平时晶体管m2导通;晶体管m1的第一极可以是源极并被配置为和源线sl连接,晶体管m2的第一极可以是源极并被配置为和源线sl连接,晶体管m1的第一极与晶体管m2的第一极相连,并一起连接至源线sl。晶体管m1的第二极可以是漏极并被配置为和忆阻器r1的第二极(例如负极)连接,忆阻器r1的第一极(例如正极)和位线bl1连接;晶体管m2的第二极可以是漏极并被配置为和忆阻器r2的第二极(例如负极)连接,忆阻器r2的第一极(例如正极)和位线bl2连接。
31.需要说明的是,2t2r结构的忆阻器单元中的晶体管m1和m2也可以均采用p型晶体管,或者一个为p型晶体管而另一个为n型晶体管,不同类型的晶体管的控制电压不同,因此在施加控制电压时需要相应地改变,这里不再赘述。
32.图2示出了一种示例性忆阻器阵列结构的示意图。如图2所示,该忆阻器阵列由多个忆阻器单元构成,该多个忆阻器单元构成一个m行n列的阵列,m和n均为正整数(例如大于2,可以为100或更多)。每个忆阻器单元包括开关元件和一个或多个忆阻器。在图2中,wl《1》、wl《2》
……
wl《m》分别表示第一行、第二行
……
第m行的字线,每一行的忆阻器单元电路中的开关元件的控制极(例如晶体管的栅极)和该行对应的字线连接;bl《1》、bl《2》
……
bl《m》分别表示第一行、第二行
……
第m行的位线,每行的忆阻器单元电路中的忆阻器和该行对应的位线连接;sl《1》、sl《2》
……
sl《n》分别表示第一列、第二列
……
第n列的源线,每一列的忆阻器单元电路中的晶体管的源极和该列对应的源线连接。
33.图2的忆阻器阵列中的忆阻器单元例如可以为1t1r结构或者2t2r结构。对于2t2r结构,如果两个晶体管是同一类型,则两个晶体管的栅极可以连接到同一条字线,而两个忆阻器连接不同的两条位线,即阵列中一行具有一条字线和两条位线;如果两个晶体管是不同类型,则两个晶体管的栅极可以连接到不同的两条字线,而两个忆阻器连接不同的两条位线,即阵列中一行具有两条字线和两条位线。
34.本公开的实施例对于忆阻器器件的类型、结构等没有限制。需要说明的是,本公开的实施例中采用的晶体管可以为薄膜晶体管或场效应晶体管(例如mos晶体管)。所采用的晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在结构上可以是没有区别的。
35.例如,神经网络层的权重矩阵可以映射为忆阻器阵列的电导值矩阵,待处理的数据作为输入映射为阵列字线的输入电压,处理结果则由阵列源线的输出电流表示。通过输入小于忆阻器阵列中各个忆阻器的阈值电压的电压差,就可以利用忆阻器的电导进行前向计算(例如矩阵向量乘法运算)。
36.图3示出了传统的忆阻器阵列的进行矩阵向量乘法运算时的操作方式。如图3所示,同一行的1t1r结构的忆阻器单元共用字线wl和位线bl,同一列的忆阻器单元共用源线sl。为了进行矩阵向量乘法计算,首先,将矩阵元素的值(例如神经网络的权重值)映射为忆阻器阵列中对应的忆阻器单元中的忆阻器的阻值;其次,向量的各个数据元素在经数模转换后作为输入电压施加到各条位线上,对各条字线施加晶体管开启电压使得各晶体管一同导通且工作在线性区,在各条源线上施加固定电压(例如接地电压)。
37.因此,对于忆阻器阵列中的各个忆阻器上施加了电压差(即对应的一行共用的位线bl上施加的输入电压减去在对应的源线sl上施加的固定电压),由此在忆阻器上有电流产生,一列忆阻器单元产生的电流在对应的源线sl上汇聚作为输出电流。该矩阵向量乘法计算具体如下进行。根据基尔霍夫定律,忆阻器阵列的输出电流可以根据下述公式得出:
[0038][0039]
其中,vi为忆阻器阵列中第i行的位线上bl的输入电压,g
ij
为忆阻器阵列的第i行第j列的忆阻器的电导值,ij为忆阻器阵列第j列源线sl上的输出电流,v
sl
计算过程中在忆阻器阵列的源线sl上施加的固定电压。
[0040]
上述操作中,1t1r的忆阻器单元在进行前向计算的情形中,晶体管的栅极被施加栅极电压以使得晶体管管工作在线性区,从使得晶体管的导通电阻相对忆阻器的电阻值忽略不计;此时,在源线sl和位线bl各自施加一个电压使得在源线sl和位线bl之间形成电压差,该电压差直接加在忆阻器上从而产生电流在源线sl上输出。在该前向计算过程中,对于提供源线电压的驱动器和位线电压的驱动器而言看到的是低阻负载。
[0041]
如上所述,目前的用于实现存算一体的忆阻器阵列的计算方式,无可避免地存在显著的电压降(ir drop)效应,由此导致精度问题以及导致驱动能力和精度限制下的巨大外部电路开销。
[0042]
针对上述问题,本公开的至少一实施例提供了一种用于忆阻器阵列的操作方法以及对应的数据处理装置。该忆阻器阵列包括多行多列忆阻器单元、对应于忆阻器阵列中各行的字线、对应于忆阻器阵列中各行的位线、对应于忆阻器阵列中各列的源线,每个忆阻器单元包括晶体管和忆阻器,晶体管的栅极连接到忆阻器单元所在行对应的字线,晶体管的第一极连接到与忆阻器单元所在列对应的源线,晶体管的第二极连接到忆阻器的第一端,忆阻器的第二端连接到忆阻器单元所在行对应的位线。
[0043]
例如,该操作方法包括使用忆阻器阵列进行矩阵向量乘法操作,或者对于忆阻器阵列中的忆阻器单元的忆阻器进行编程操作,该编程操作包括设置操作或复位操作。
[0044]
图4示出了根据本公开的至少一个实施例的新型缓冲式的忆阻器单元的示意图,该忆阻器单元可以用于存算一体操作,例如矩阵向量乘法运算。与图1a所示的1t1r单元直接在忆阻器两端施加操作电压的方式不同,如图4所示,在本公开的至少一个实施例中,输入电压会通过一个缓冲电路再施加到忆阻器上,并且流过忆阻器的电流也会通过一个缓冲电路再进行输出。输入缓冲电路用于将忆阻器单元的低输入阻抗转换成高输入阻抗,输出缓冲电路用于抑制电流输出端电压变化对电流的影响。
[0045]
在至少一个示例中,本公开实施例的忆阻器单元在结构组成上与图1a所示的1t1r结构的忆阻器单元相同,均包括一个忆阻器和一个晶体管(例如mos晶体管)。但是,在本公开的各个实施例中,对于该1t1r结构的忆阻器单元的操作电压施加方式与如图3所示的当前的忆阻器单元的操作电压施加方式不同,本公开实施例基于使得晶体管处于不同的工作状态,基于不同的工作机理避免了当前的操作电压施加方式导致的例如电压降、精度下降等问题。
[0046]
图5示出了根据本公开至少一实施例的对于1t1r结构的忆阻器单元的操作电压施
加方式。如图5所示,在1t1r结构的忆阻器单元的操作电压施加方式中,通过将施加到晶体管的栅极的控制电压(字线电压)和施加到源线sl的源线电压控制在一定范围之内,并且将位线bl的位线电压例如接地,使得忆阻器单元中的晶体管工作在饱和区。可以将晶体管工作在饱和区的1t1r忆阻器单元称为源跟随器单元。源跟随器单元中的晶体管的栅极作为电压输入端,经过源跟随器结构将输入电压缓冲再施加到忆阻器上,通过忆阻器的电流流经晶体管到达源线。在这一过程中,源跟随器单元中的晶体管一方面作为输入电压缓冲电路使得输入电压施加在晶体管的栅极再缓冲到忆阻器上,从而增加了电压输入端的阻抗。另一方面,晶体管也起到输出电流缓冲的作用,其工作在饱和区从而抑制源线电压变化对输出电流的影响。
[0047]
对于图5所示的操作电压施加方式,前向计算的过程中源跟随器单元的晶体管工作在饱和区,此时通过源跟随器单元的电流基本满足以下公式:
[0048]
i=f(v)*g(g)
[0049]
f(v)=a(v+b)
[0050]
g(g)=g+c
[0051]
其中,v为源跟随器单元的栅极电压,g为源跟随器单元中忆阻器的电导,a为源跟随器的电压传递系数,b、c是与所选栅极电压和忆阻器电导范围相关的系数,在计算过程中是常量。上述系数a、b和c可以通过测量或经验获得。如上式所示,前向计算过程中源跟随器单元的电流与源跟随器单元的栅极电压以及忆阻器的电导呈现线性的关系。
[0052]
在本公开的另一个示例中,上述1t1r结构的忆阻器单元(即上述源跟随器单元)的基础上再构建2t2r结构的忆阻器单元(源跟随器单元)。
[0053]
图6示出了根据本公开至少一实施例的对于2t2r结构的忆阻器单元的操作电压施加方式。如图6所示,示例性的2t2r结构的忆阻器单元包括1个nmos晶体管和一个pmos晶体管,这两个晶体管第一极(例如漏极)彼此电连接且电连接到对应的源线sl,两个晶体管的栅极分别连接到两条不同的字线;两个忆阻器的第一端分别电连接到两个晶体管的第二极(例如源极)上,两个忆阻器的第二端连接到两条不同的位线。使得两个晶体管开启所需两个的字线电压彼此不同,通过nmos晶体管的电流与通过pmos晶体管的电流做差分之后再汇聚在源线sl上,从而可以用于实现正负权重,并且也可相应地减小源线sl上的工作电流。
[0054]
下面以1t1r结构的忆阻器单元为例进行说明,其中,且忆阻器单元中的晶体管为nmos晶体管。本公开的实施例不限于该情形,具体操作方式可以根据晶体管的类型、数量等进行相应地调整。
[0055]
在本公开的实施例中,对于上述忆阻器阵列的操作方法包括矩阵向量乘法操作,该矩阵向量乘法操作包括:将忆阻器阵列中各行的输入数据分别对应的输入电压施加在忆阻器阵列中各行的字线上;对忆阻器阵列中各列的源线分别施加源线电压,以使得忆阻器阵列中各行的各个忆阻器单元中的晶体管导通并工作在饱和区;对忆阻器阵列中各行的位线施加第一固定电压;检测忆阻器阵列中各列的源线上的输出电流以得到输出结果。
[0056]
图7示出了根据本公开一示例忆阻器阵列的进行矩阵向量乘法运算时的操作方式。对于该示例的1t1r结构的忆阻器单元的忆阻器阵列中,同一行的1t1r结构的忆阻器单元共用字线wl和位线bl,同一列的忆阻器单元共用源线sl。为了进行矩阵向量乘法计算,首先,将矩阵单元值(权重值)映射为忆阻器阵列中对应的忆阻器单元中的忆阻器的阻值;其
次,向量的各个数据元素在经数模转换后作为输入电压施加到各条字线上,这些输入电压使得各晶体管导通,对各条源线施加源线电压以使得各晶体管工作在饱和区,在各条位线上施加固定电压(第一固定电压的示例,例如接地电压)。在忆阻器上有电流流过,一列忆阻器单元产生的电流在对应的源线sl上汇聚作为输出电流。
[0057][0058]
f(vi)=a(vi+b)
[0059]
g(g
ij
)=g
ij
+c
[0060]
其中,vi为忆阻器阵列中第i行的字线上施加的字线电压(输入电压),g
ij
为忆阻器阵列的第i行第j列的忆阻器的电导值,ij为忆阻器阵列第j列的源线sl上的输出电流。该计算过程中,每条源线sl上施加的源线电压可以彼此相同,所选择的电压大小以使得每个晶体都工作于饱和区即可。
[0061]
在上述计算过程中,由于每一行字线wl连接的是该行中每个忆阻器单元中的晶体管的栅极,因此前向计算过程中字线wl上并不会有电流通过,字线wl上的不同位置之间并不会形成电压降(ir drop),因此各个单元的字线电压均不会偏离外围的字线驱动器所提供的电压。另外对于字线驱动器的设计来说,字线作为电压输入端带给字线驱动器的只有电容性负载(高阻抗负载),因此也大大降低字线驱动器的设计功耗和面积。
[0062]
此外,每一列忆阻器单元的电流汇聚在该列对应的源线sl上作为输出电流,因此源线sl上由于相对较大的电流以及相对较长的走线,因此在不同的位置之间是存在电压降的,然而该电压降对输出电流的影响则因晶体管工作在饱和区而大大减小。同样地,由于忆阻器单元中晶体管均工作在饱和区,每列的输出电流受源线sl上施加的源线电压波动的影响很小,源线电压不需要精确的钳位,这就可以减小外部钳位电路的面积和功耗开销。
[0063]
在另一个示例中,为了优化忆阻器阵列操作,忆阻器阵列还可以将全部位线bl短接,从而形成一条或多条全局位线gbl,该全局位线gbl能够进一步减小在位线bl上的电压降。
[0064]
图8示出了根据本公开一示例的具有全局位线的忆阻器阵列的示意图。该结构的忆阻器阵列同样可以图7所示的方式进行矩阵向量乘法计算(以及后面将要描述的编程操作)。
[0065]
例如,上述矩阵向量乘法操作还包括将忆阻器阵列中各行的输入数据进行数模转换以得到对应的输入电压。
[0066]
例如,上述的矩阵向量乘法中,将忆阻器阵列中各列的输出电流进行模数转换以得到数字形式的输出结果。
[0067]
如上所述,对于本公开的实施例中,为使用忆阻器阵列进行矩阵向量乘法计算,需要首先将矩阵元素的值(例如神经网络的权重值)映射为忆阻器阵列中的忆阻器的阻值,即对忆阻器阵列进行编程操作。
[0068]
通过输入大于忆阻器阵列中各个忆阻器的阈值电压的操作电压,则可以改变忆阻器的电导值,使得忆阻器的电导值与需要被映射的权重值对应,该操作被称为编程操作。编程操作包括设置操作和复位操作。
[0069]
例如,设置操作包括:对被设置的忆阻器单元所在行的字线施加第一控制电压以使得所诉被设置的忆阻器单元的晶体管导通,而对忆阻器阵列中的其他字线施加第二控制电压以使得其他行中的忆阻器单元的晶体管截止;对被设置的忆阻器单元所在行的位线施加对应的设置电压,对忆阻器阵列的其他位线施加第一固定电压;对被设置的忆阻器单元所在列的源线施加第一固定电压,对忆阻器阵列的其他源线施加设置电压。
[0070]
例如,该第二控制电压与第一操作电压相同,例如,均为接地电压(gnd)。
[0071]
图9示出了根据本公开一示例忆阻器阵列的进行编程操作中的设置(set)操作或初始化(forming)操作时的操作方式。对于该示例的1t1r结构的忆阻器单元的忆阻器阵列中,同一行的1t1r结构的忆阻器单元共用字线wl和位线bl,同一列的忆阻器单元共用源线sl。
[0072]
如图9所示,设置/初始化操作时,对选中以进行设置/初始化的忆阻器单元所在的行对应的字线wl施加高电平以使得与该字线连接的晶体管导通,将选中以进行设置/初始化的忆阻器单元所在列的源线sl置为固定电压(低电平,例如接地),与此同时将该忆阻器单元所在行的位线bl或全局位线置为所需要的操作电压,该操作电压为高电平例如对应需要设置/初始化操作所需要的设置电压或初始化电压的值,如此可以实现对于该忆阻器单元的设置/初始化操作。另外,同时还需要将所选中的忆阻器单元所在行的其他未选中的忆阻器单元的源线sl置为与位线bl相同的高电平(由此这些忆阻器单元中的忆阻器两端的电压差为0),并将忆阻器阵列中的其他行的字线wl置为低电平以使得与这些字线连接的晶体管截止,由此使得只有被选中的忆阻器单元进行设置/初始化操作,而其他忆阻器单元不会进行设置/初始化操作。
[0073]
例如,复位操作包括:对被设置的忆阻器单元所在行的字线施加第一控制电压以使得被设置的忆阻器单元的晶体管导通,而对忆阻器阵列的其他字线施加第二控制电压以使得其他行中的忆阻器单元的晶体管截止,对忆阻器阵列中各行的位线施加第一固定电压;对被设置的忆阻器单元所在列的源线施加复位电压,对忆阻器阵列的其他源线施加第一操作电压。
[0074]
例如,该第二控制电压与第一操作电压相同,例如,均为接地电压(gnd)。
[0075]
图10示出了根据本公开一示例忆阻器阵列的进行编程操作中的复位(reset)操作时的操作方式。该忆阻器阵列对应于图8所示的忆阻器阵列。
[0076]
如图10所示,在进行复位操作时,对选中以进行复位的忆阻器单元所在的行对应的字线wl置为高电平以使得与该字线连接的晶体管导通,所选中以进行复位的忆阻器单元所在列的源线sl置为复位电压(高电平),与此同时将该忆阻器单元所在行的位线或全局位线置为固定电压(低电平,例如接地),如此实现对该忆阻器单元的复位操作。另外,将所选中以进行复位的忆阻器单元所在行的其他未选中的忆阻器单元所在列的源线sl置为与位线bl相同的低电平(例如接地)(由此这些忆阻器单元中的忆阻器两端的电压差为0),并将其他行的字线wl置为低电平以使得与这些字线连接的晶体管截止,由此使得只有被选中以进行复位的忆阻器单元被进行复位操作,而其他忆阻器单元不会进行复位操作。
[0077]
本公开的实施例还提供了一种数据处理装置,该数据处理装置基于上述忆阻器以及相应的操作方式。
[0078]
图11示出了根据本公开的至少一个实施例提供的数据处理装置的示意图。如图11
所示,该数据处理装置包括字线驱动器、源线驱动器、位线驱动器、输出处理电路和忆阻器阵列。
[0079]
该忆阻器阵列例如可以为图7~图8所示的忆阻器阵列。上述字线驱动器配置为将忆阻器阵列中各行的输入数据分别对应的输入电压施加在忆阻器阵列中各行的字线上;源线驱动器配置为对忆阻器阵列中各列的源线分别施加源线电压,以使得忆阻器阵列中各行的各个忆阻器单元中的晶体管导通并工作在饱和区;位线驱动器配置为将对应于忆阻器阵列中各行的位线施加第一固定电压;输出处理电路配置为检测忆阻器阵列中各列的源线上的输出电流以得到输出结果。
[0080]
例如,该数据处理装置还包括输入电路,其中,输入电路配置为将忆阻器阵列中各行的输入数据进行数模转换(dac)以得到对应的输入电压,并将对应的输入电压提供至字线驱动器。
[0081]
例如,在上述数据处理装置中,输出处理电路还配置为接收忆阻器阵列中各列的输出电流,并将输出电流进行模数转换(adc)以得到数字形式的输出结果。
[0082]
上述各驱动器、处理电路和输入电路可以通过数字电路、模拟电路或它们的任意组合实现。
[0083]
如上所述,每个忆阻器单元包括单个晶体管和单个忆阻器,并且晶体管和忆阻器按如上所述彼此连接以及与对应的字线、位线和源线连接;或者,每个忆阻器单元包括两个晶体管和两个忆阻器,两个晶体管和两个忆阻器分别按如上所述彼此连接,并且,两个晶体管的第一极彼此电连接且电连接到连接到忆阻器单元所在行对应的源线,两个晶体管的栅极分别连接到忆阻器单元所在行对应的两条不同字线,两个忆阻器的第二端电连接到连接到忆阻器单元所在行对应的两条不同位线。
[0084]
本公开的至少一实施例提出的新的基于忆阻器阵列的存算一体结构,即基于缓冲式单元结构的忆阻器存算一体电路结构,能够缓解忆阻器阵列中大电流导致的电压降(ir drop)对计算精度的影响,并且降低外部电路的设计难度,既消除了驱动器在计算时的静态电流负载,且大大降低了量化模块的钳位精度要求,使得忆阻器存算一体系统能够实现更高的能效和算力。
[0085]
例如,本公开的至少一实施例还提供了一种电子装置,该电子装置包括上述数据处理装置,例如,该电子装置可以实现为手机、平板电脑、笔记本电脑、电子书、游戏机、电视机、数码相框、导航仪、家用电器、通信、工业控制器、服务器等任何设备,也可以为任意的数据处理装置及硬件的组合,本公开的实施例对此不作限制。
[0086]
对于本公开,还有以下几点需要说明:
[0087]
(1)本公开实施例附图只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计。
[0088]
(2)在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合以得到新的实施例。
[0089]
以上仅是本公开的示范性实施方式,而非用于限制本公开的保护范围,本公开的保护范围由所附的权利要求确定。

技术特征:


1.一种用于忆阻器阵列的操作方法,其中,所述忆阻器阵列包括多行多列忆阻器单元、对应于所述忆阻器阵列中各行的字线、对应于所述忆阻器阵列中各行的位线、对应于所述忆阻器阵列中各列的源线,每个忆阻器单元包括晶体管和忆阻器,所述晶体管的栅极连接到所述忆阻器单元所在行对应的字线,所述晶体管的第一极连接到所述忆阻器单元所在列对应的源线,所述晶体管的第二极连接到所述忆阻器的第一端,所述忆阻器的第二端连接到所述忆阻器单元所在行对应的位线,所述操作方法包括矩阵向量乘法操作,其中,所述矩阵向量乘法操作包括:将所述忆阻器阵列中各行的输入数据分别对应的输入电压施加在所述忆阻器阵列中各行的字线上;对所述忆阻器阵列中各列的源线分别施加源线电压,以使得所述忆阻器阵列中各行的各个忆阻器单元中的晶体管导通并工作在饱和区;对所述忆阻器阵列中各行的位线施加第一固定电压;检测所述忆阻器阵列中各列的源线上的输出电流以得到输出结果。2.根据权利要求1所述的操作方法,其中,对所述忆阻器阵列中各行的位线施加所述第一固定电压,包括:将所述忆阻器阵列中各行的位线彼此短接以施加所述第一固定电压。3.根据权利要求1所述的操作方法,其中,所述矩阵向量乘法操作还包括:将所述忆阻器阵列中各行的输入数据进行数模转换以得到所述对应的输入电压。4.根据权利要求1所述的操作方法,其中,检测所述忆阻器阵列中各列的源线上的输出电流以得到所述输出结果,包括:将所述忆阻器阵列中各列的所述输出电流进行模数转换以得到数字形式的所述输出结果。5.根据权利要求1所述的操作方法,其中,所述操作方法还包括编程操作,其中,所述编程操作包括对于被设置的忆阻器单元的忆阻器的设置操作和复位操作。6.根据权利要求5所述的操作方法,其中,所述设置操作包括:对所述被设置的忆阻器单元所在行的字线施加第一控制电压以使得所述被设置的忆阻器单元的晶体管导通,而对所述忆阻器阵列中的其他字线施加第二控制电压以使得所述其他行中的忆阻器单元的晶体管截止;对所述被设置的忆阻器单元所在行的位线施加对应的设置电压,对所述忆阻器阵列的其他位线施加第一操作电压;对所述被设置的忆阻器单元所在列的源线施加所述第一操作电压,对所述忆阻器阵列的其他源线施加所述设置电压。7.根据权利要求5所述的操作方法,其中,所述复位操作包括:对所述被设置的忆阻器单元所在行的字线施加第一控制电压以使得所述被设置的忆阻器单元的晶体管导通,而对所述忆阻器阵列的其他字线施加第二控制电压以使得其他行中的忆阻器单元的晶体管截止;对所述忆阻器阵列中各行的位线施加第一操作电压;对所述被设置的忆阻器单元所在列的源线施加复位电压,对所述忆阻器阵列的其他源线施加所述第一操作电压。
8.根据权利要求6或7所述的操作方法,其中,所述第二控制电压与所述第一操作电压相同。9.一种数据处理装置,包括:字线驱动器、源线驱动器、位线驱动器和输出处理电路;以及忆阻器阵列,其中,所述忆阻器阵列包括多行多列忆阻器单元、对应于所述忆阻器阵列中各行的字线、对应于所述忆阻器阵列中各行的位线、对应于所述忆阻器阵列中各列的源线,每个忆阻器单元包括晶体管和忆阻器,所述晶体管的栅极连接到所述忆阻器单元所在行对应的字线,所述晶体管的第一极连接到所述忆阻器单元所在列对应的源线,所述晶体管的第二极连接到所述忆阻器的第一端,所述忆阻器的第二端连接到所述忆阻器单元所在行对应的位线,所述各行的字线耦接到所述字线驱动器,所述各列的源线耦接到所述源线处理电路,所述各行的位线耦接到所述位线处理电路,其中,所述字线驱动器配置为将所述忆阻器阵列中各行的输入数据分别对应的输入电压施加在所述忆阻器阵列中各行的字线上,所述源线驱动器配置为对所述忆阻器阵列中各列的源线分别施加源线电压,以使得所述忆阻器阵列中各行的各个忆阻器单元中的晶体管导通并工作在饱和区,所述位线驱动器配置为对所述忆阻器阵列中各行的位线施加第一固定电压,所述输出处理电路配置为检测所述忆阻器阵列中各列的源线上的输出电流以得到输出结果。10.根据权利要求9所述的数据处理装置,还包括输入电路,其中,所述输入电路配置为将所述忆阻器阵列中各行的输入数据进行数模转换以得到所述对应的输入电压,并将所述对应的输入电压提供至所述字线驱动器。11.根据权利要求9所述的数据处理装置,其中,所述输出处理电路还配置为接收所述忆阻器阵列中各列的输出电流,并将所述输出电流进行模数转换以得到数字形式的所述输出结果。12.根据权利要求9所述的数据处理装置,其中,每个所述忆阻器单元包括单个晶体管和单个忆阻器,或者,每个所述忆阻器单元包括两个晶体管和两个忆阻器,所述两个晶体管的第一极彼此电连接且电连接到连接到所述忆阻器单元所在行对应的源线,所述两个晶体管的栅极分别连接到所述忆阻器单元所在行对应的两条不同字线,所述两个忆阻器的第二端电连接到连接到所述忆阻器单元所在行对应的两条不同位线。

技术总结


一种忆阻器阵列的操作方法以及数据处理装置。该忆阻器阵列的操作方法包括矩阵向量乘法操作,该矩阵向量乘法操作包括:将忆阻器阵列中各行的输入数据分别对应的输入电压施加在忆阻器阵列中各行的字线上;对忆阻器阵列中各列的源线分别施加源线电压,以使得忆阻器阵列中各行的各个忆阻器单元中的晶体管导通并工作在饱和区;对忆阻器阵列中各行的位线施加第一固定电压;检测忆阻器阵列中各列的源线上的输出电流以得到输出结果。该操作方法能够缓解忆阻器阵列中大电流导致的电压降对计算精度的影响,并且降低外部电路的设计难度。并且降低外部电路的设计难度。并且降低外部电路的设计难度。


技术研发人员:

吴华强 李嘉宁 揭路 伍冬 姚鹏 潘思宁 高滨 钱鹤 唐建石

受保护的技术使用者:

清华大学

技术研发日:

2022.11.23

技术公布日:

2023/3/27

本文发布于:2024-09-20 15:05:42,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/1/83711.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:阵列   晶体管   所述   电压
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议