一种可关断器件的驱动芯片及其控制方法



1.本发明属于集成电路技术领域,特别涉及一种可关断器件的驱动芯片及其控制方法。


背景技术:



2.高压大功率可关断器件及其驱动是先进电工装备的核心元件,是支撑高比例新能源消纳、新型电力系统安全运行的关键基础。大容量全控型器件分为电流控制型可关断器件和电压控制型可关断器件。以晶闸管原理为基础的电流控制型可关断器件具有更低的通态压降和更强的浪涌电流能力,其主要由封装在管壳内部的电流控制型芯片和集成在管壳外部的驱动构成。电流控制型可关断器件的驱动是低压控制信号和高压大电流功率器件的关键枢纽,实现控制信号整形、逻辑判断和功率放大,为器件提供可靠的开关控制和保护功能。
3.驱动器是强弱电结合、模-数-功率混合电路系统,现有的电流控制型可关断器件的驱动器采用分立器件组合而成,存在诸多不足,具体如下:
4.1、信号输出路径长,易受干扰。
5.2、元件数量众多,可靠性低。
6.3、参数一致性差,影响装备整体性能等。半导体集成电路主要优越性表现在:体积小,重量轻;技术指标先进,可靠性高;便于大批量生产,成本低等几个方面。
7.因此芯片化是驱动技术发展的必然趋势,目前在电流控制型可关断器件的驱动芯片方面,国内外暂时没有相关研究。


技术实现要素:



8.针对上述问题,本发明提供一种可关断器件的驱动芯片及其控制方法,可应用于电流控制型高压大功率可关断器件。
9.一种可关断器件的驱动芯片,包括集成在驱动芯片内的采样比较电路、电源管理电路和隔离驱动电路。
10.进一步的,电源管理电路与外部电源连接,采样比较电路、隔离驱动电路均与电源管理电路连接;其中,采样比较电路用于根据外置传感器的测量模拟信号生成逻辑控制信号,并将产生的逻辑控制信号发送给驱动的外围电路;电源管理电路用于将外部电源转换为驱动的外围电路、隔离驱动电路和采样比较电路所需的电压;隔离驱动电路用于根据指令控制可关断器件开通或关断,并反馈可关断器件的工作状态。
11.进一步的,采样比较电路包括fpga、分压电阻、比较器和采样电阻中的一种或多种。
12.进一步的,分压电阻用于对外置传感器测得的电压信号进行分压。
13.进一步的,采样电阻用于将可关断器件的电流信号转化为电压信号。
14.进一步的,比较器用于对分压后的电压信号与设定的第一参考电平进行对比,并
根据对比结果产生电压信号输入至fpga;
15.比较器还用于将转化的电压信号与设定的第二参考电平进行比较,并根据比对结果产生电压信号输入至fpga。
16.进一步的,fpga用于根据输入的电压信号,对可关断器件的工作状态进行故障检测,并将检测结果通过驱动的外围电路发送至上级装置控制系统。
17.进一步的,隔离驱动电路包括上电顺序控制电路、通道时序判断逻辑电路和通道延时匹配电路;
18.上电顺序控制电路用于使控制电先于强电上电、晚于强电失电,以及确保驱动的外围电路中开关器件无电时的上下拉状态;
19.通断时序判断逻辑电路用于设定驱动的外围电路中开关器件动作时序的死区时间;
20.通断延时匹配电路用于根据控制指令,为驱动的外围电路中开关器件设置不同延时,并输出延时后的驱动信号。
21.进一步的,可关断器件为电流控制型可关断器件。
22.进一步的,电源管理电路包括buck子模块、ldo子模块和pwm控制子模块,buck子模块输入端与外部电源连接,ldo子模块和pwm控制子模块均与buck子模块输出端连接;
23.buck子模块用于对外部电源的输入电压进行降压处理,并将降压处理后的电压分别输出至ldo子模块、pwm控制子模块;
24.ldo子模块用于将降压处理后的电压转换为第一信号电平输出至驱动的外围电路;
25.ldo子模块还用于将降压处理后的电压转换为第二信号电平输出至采样比较电路;
26.buck子模块还用于将外部电源的输入电压进行转换为第一功率电平、第三信号电平输出至驱动的外围电路;
27.buck子模块还用于将外部电源的输入电压进行转换为第二功率电平、第四信号电平输出至隔离驱动电路;
28.pwm控制子模块用于将降压处理后的电压转换为第三功率电平输出至驱动的外围电路。
29.本发明还提供一种可关断器件的驱动芯片控制方法,包括以下步骤:
30.电源管理电路将外部电源转换为驱动的外围电路、采样比较电路和隔离驱动电路所需的电压;
31.采样比较电路根据外置传感器的测量模拟信号生成比较结果电压信号,并将产生的电压信号发送给驱动的外围电路;
32.隔离驱动电路根据指令控制可关断器件开通或关断。
33.进一步的,电源管理电路将外部电源转换为驱动的外围电路、采样比较电路和隔离驱动电路所需的电压包括以下步骤:
34.通过多个外环pi调节器对电源管理电路各子模块进行外环控制,多个外环pi调节器将各子模块负载的实际电压值作为输入值,并根据各子模块设定的电压值,输出控制信号;
35.通过多个内环pi调节器对电源管理电路各子模块进行内环控制,多个内环pi调节器将电源管理电路各子模块的输出值作为输入值,对外环pi调节器输出的控制信号进行矫正,通过矫正后的控制信号对电源管理电路各子模块进行调节。
36.进一步的,可关断器件为电流控制型可关断器件。
37.本发明的有益效果:
38.1、本发明将采样比较电路、电源管理电路和隔离驱动电路集成到一个芯片中,在复杂的脉冲电磁环境下,兼顾信号传输效率和质量,还可显著降低成本和体积、减少元件数量、提高器件可靠性,降低功耗和延时。
39.2、本发明通过低温漂、高精度的电路设计和元件参数优化设计隔离驱动电路,通过隔离驱动电路实现多个开关管精确的时序控制,保证驱动芯片的可靠性与系统安全性。
40.本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所指出的结构来实现和获得。
附图说明
41.为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
42.图1示出了根据本发明实施例一种可关断器件的驱动芯片的架构图;
43.图2示出了根据本发明实施例的电源管理电路架构图;
44.图3示出了根据本发明实施例的隔离驱动电路架构图;
45.图4示出了根据本发明实施例的一种可关断器件的驱动芯片控制方法流程示意图;
46.图5示出了根据本发明实施例的电源管理电路内外环控制示意图。
具体实施方式
47.为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地说明,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
48.需要说明的是,本发明实施例使用的方位词如“上、下、左、右”通常是针对附图所示的方向而言的;同样地,为便于理解和描述,“内、外”是指相对于各部件本身的轮廓的内、外。术语“第一”、“第二”和“第三”等仅用于描述目的。
49.请参阅图1,图1示出了根据本发明实施例一种可关断器件的驱动芯片的架构图。
50.一种可关断器件的驱动芯片,包括集成在驱动芯片内的采样比较电路、电源管理电路和隔离驱动电路。
51.本发明实施例将采样比较电路、电源管理电路和隔离驱动电路集成到一个芯片中,在复杂的脉冲电磁环境下,兼顾信号传输效率和质量。其次可显著降低成本和体积、减
少元件数量、提高器件可靠性,降低功耗和延时。
52.需要说明的是,驱动芯片电路的输入包括外部电源,外置传感器的测量模拟信号和逻辑控制电路,驱动芯片电路的输出为驱动的外围电路。
53.在一个实施例中,驱动芯片用于电流控制型可关断器件,示例的,电流控制型可关断器件包括可关断晶闸管(gate turn-off thyristor,gto)和集成栅极换流晶闸管(intergrated gate commutated thyristors,igct)。
54.采样比较电路用于根据外置传感器的测量模拟信号生成逻辑控制信号,具体的,采样比较电路用于接收外置传感器的多通道测量模拟信号,对多通道测量模拟信号进行采样、数模转换后,对可关断器件的工作状态进行模态识别后用于产生逻辑控制信号,并将产生的逻辑控制信号发送给驱动的外围电路。
55.进一步的,采样比较电路包括fpga(field programmable gate array,现场可编程逻辑门阵列)、分压电阻、比较器和采样电阻中的一种或多种。
56.在一个实施例中,采样比较电路包括fpga(field programmable gatearray,现场可编程逻辑门阵列)、分压电阻、比较器和采样电阻。
57.需要说明的是,采样电阻也可替换为电流传感器。
58.分压电阻用于对外置传感器的输入电压信号、开通储能电容电压信号、关断储能电容电压信号、可关断器件门极电压信号和可关断器件阴极电压信号进行分压,比较器用于对分压后的输入电压信号、开通储能电容电压信号、关断储能电容电压信号、可关断器件门极电压信号和可关断器件阴极电压信号与设定的第一参考电平进行对比,并根据对比结果产生电压信号输入至fpga。
59.采样电阻用于将可关断器件开通模块维持电流信号、可关断器件开通模块阳极电流信号转化为电压信号,比较器还用于将转化的电压信号与设定的第二参考电平进行比较,并根据比对结果产生电压信号输入至fpga。
60.fpga用于根据输入的电压信号,对可关断器件的工作状态进行故障检测,并将检测结果通过驱动外围电路发送至上级装置控制系统。
61.需要说明的是,监测驱动所需输入输出i/o端口约为30至40个,根据其开通、关断、状态监测和故障检测保护原理,逻辑控制简单,常规的 fpga设计可满足要求。
62.电源管理电路与外部电源连接,采样比较电路、隔离驱动电路均与电源管理电路连接。电源管理电路用于将外部电源转换为驱动的外围电路、隔离驱动电路和采样比较电路所需的电压,具体的,电源管理电路包括ldo (low dropout regulator,低压差线性稳压器)电源、pwm电源和功率 mosfet栅极驱动电平供电电源,其中,pwm电源用于为电流控制型可关断器件芯片开通关断提供电压。
63.需要说明的是,ldo电源同时集成兼容ttl、cmos电平。
64.请参阅图2,图2示出了根据本发明实施例的电源管理电路架构图。
65.在一个实施例中,电源管理电路包括buck子模块、ldo子模块和 pwm控制子模块,buck子模块输入端与外部电源连接,ldo子模块和 pwm控制子模块均与buck子模块输出端连接。
66.其中,buck子模块包括一个或多个buck电路,ldo子模块包括一个或多个ldo电路。
67.buck子模块用于对外部电源的输入电压进行降压处理,并将降压处理后的电压分
别输出至ldo子模块、pwm控制子模块,ldo子模块用于将降压处理后的电压转换为第一信号电平输出至驱动的外围电路,ldo子模块还用于将降压处理后的电压转换为第二信号电平输出至采样比较电路;buck子模块还用于将外部电源的输入电压进行转换为第一功率电平、第三信号电平输出至驱动的外围电路,buck子模块还用于将外部电源的输入电压进行转换为第二功率电平、第四信号电平输出至隔离驱动电路; pwm控制子模块用于将降压处理后的电压转换为第三功率电平输出至驱动的外围电路。
68.具体的,电源管理电路提供用于逻辑控制的3.3v电源,用于光纤通信的5v电源,2.5v基准电压,用于开通关断驱动回路的12v电源,以及提供产生20v、40v电源对可关断器件开关储能电容、可关断器件关断储能电容充电。
69.隔离驱动电路用于根据指令控制可关断器件开通或关断,并反馈可关断器件的工作状态。
70.具体的,隔离驱动电路用于接收上级系统的开通关断触发信号,并反馈可关断器件的工作状态,结合时序控制,分别控制开通模块、关断模块、启停模块开关元件的工作状态。
71.需要说明的是,驱动器通过产生特定波形的瞬时万安级电流信号控制开关的开通和关断,该电流信号需驱动器中的多条电流路径投切配合。因此,驱动芯片需实现多个开关管精确的时序控制,保证各电流路径投切时序正常。
72.请参阅图3,图3示出了根据本发明实施例的隔离驱动电路架构图。
73.在一个实施例中,隔离驱动电路包括电平转换电路、上电顺序控制电路、通道时序判断逻辑电路和通道延时匹配电路。电平转换电路与电源管理电路、逻辑控制电路、上电顺序控制电路、通道时序判断逻辑电路、通道延时匹配电路和驱动的外围电路连接。
74.通过低温漂、高精度的电路设计和元件参数优化,设计上电顺序控制电路、通道时序判断逻辑电路和通道延时匹配电路,动态协调各功能块的有序运转,保证驱动芯片的可靠性与系统安全性。
75.本发明实施例的隔离驱动电路在电路结构设计上,采用一阶温度补偿模型,添加补偿电路和负反馈稳定基准电压,实现低温漂和高电源抑制。
76.本发明实施例的隔离驱动电路在元件参数匹配优化方面,通过合理版图布局,包括采用共质心法、指状交叉法和虚拟器件,以及遵循匹配的器件彼此靠近,注意周围器件,保持匹配器件方向一致等三大原则,实现较好器件匹配和参数优化。
77.具体的,上电顺序控制电路用于使控制电先于强电上电、晚于强电失电,以及确保驱动的外围电路中开关器件无电时的上下拉状态。
78.具体的,通断时序判断逻辑电路用于设定驱动的外围电路中开关器件动作时序的死区时间,防止出现桥臂直通。
79.具体的,通断延时匹配电路用于根据控制指令,为驱动的外围电路中开关器件设置不同延时,并输出延时后的驱动信号。
80.请参阅图4,图4示出了根据本发明实施例的一种可关断器件的驱动芯片控制方法流程示意图。
81.基于上述可关断器件的驱动芯片,本发明实施例还提供一种可关断器件的驱动芯片的控制方法,包括以下步骤:
82.s1、电源管理电路将外部电源转换为驱动的外围电路、采样比较电路、和隔离驱动电路所需的电压,具体如下:
83.s11、buck子模块对外部电源的输入电压进行降压处理,并将降压处理后的电压分别输出至ldo子模块、pwm控制子模块。
84.s12、ldo子模块将降压处理后的电压转换为第一信号电平输出至驱动的外围电路。
85.s13、ldo子模块将降压处理后的电压转换为第二信号电平输出至采用比较电路。
86.s14、buck子模块将外部电源的输入电压进行转换为第一功率电平、第三信号电平输出至驱动的外围电路。
87.s15、buck子模块将外部电源的输入电压进行转换为第二功率电平、第四信号电平输出至隔离驱动电路。
88.s16、pwm控制子模块将降压处理后的电压转换为第三功率电平输出至驱动的外围电路。
89.本发明实施例中,针对电源管理电路的控制环路,设置内环控制和外环控制,内环控制回路设置多个内环pi调节器,当电源实际输出值与给定值产生偏差时,按比例、积分调节立即产生调节作用,以减少偏差。外环控制主要考虑负载变化和其他电源支路串扰,设置多个外环pi调节器,通过合理优化外环pi调节器的比例参数,调制输出电源,提高系统的无差度。
90.具体的,电源管理电路将外部电源转换为驱动的外围电路所需的电压还包括以下步骤:
91.s17、通过多个外环pi调节器对电源管理电路各子模块进行外环控制,多个外环pi调节器将各子模块负载的实际电压值作为输入值,并根据各子模块设定的电压值,输出控制信号。
92.本步骤中,外环控制主要考虑负载变化和其他电源支路串扰,设置外环pi调节器,通过合理优化pi调节器的比例参数,调制输出电源,提高系统的无差度。
93.s18、通过多个内环pi调节器对电源管理电路各子模块进行内环控制,多个内环pi调节器将电源管理电路各子模块的输出值作为输入值,对外环 pi调节器输出的控制信号进行矫正,通过矫正后的控制信号对电源管理电路各子模块进行调节。
94.本步骤中,内环控制回路设置内环pi调节器,当电源实际输出值与设定值产生偏差时,按比例、积分调节立即产生调节作用,以减少偏差。
95.本发明实施例通过内环pi调节器对外环pi调节器的输出进行矫正,实现了多环路内外环解耦控制,减少系统中多阈值电平的耦合关系。
96.请参阅图5,图5示出了根据本发明实施例的电源管理电路内外环控制示意图。
97.在一个实施例中,buck子模块包括第一buck电路和第二buck电路,ldo子模块包括第一ldo电路,多个内环pi调节器包括第一pi调节器、第二pi调节器、第三pi调节器、第四pi调节器和第五pi调节器,多个外环pi调节器包括第六pi调节器、第七pi调节器、第八pi调节器和第九pi调节器。
98.第一buck电路的输入端与外围电源的输出端连接,第一buck电路的输出端分别与第一负载、第二buck电路的输入端和pwm控制子模块的输入端连接,第二buck电路的输出端
分别与第二负载和第一ldo电路输入端连接,第一ldo电路输出端连接第三负载,pwm控制子模块的输出端连接第四负载。
99.需要说明的是,第一负载、第二负载、第三负载、第四负载均为驱动的外围电路。
100.在步骤s17中的通过多个外环pi调节器对电源管理电路各子模块进行外环控制,具体如下:
101.s171、第一pi调节器将第一负载实际电压值和第二buck电路的输入电压值作为输入值进行调节,输出第一外环控制信号。
102.s172、第二pi调节器将第二负载实际电压值作为输入值进行调节,输出第二外环控制信号。
103.s173、第三pi调节器将第三负载实际电压值作为输入值进行调节,输出第三外环控制信号。
104.s174、第四pi调节器将第四负载实际电压值作为输入值进行调节,输出第四外环控制信号。
105.s175、第五pi调节器将pwm控制子模块输入电压值作为输入值进行调节,输出第五外环控制信号。
106.在步骤s18中的通过多个内环pi调节器对电源管理电路各子模块进行内环控制,具体如下:
107.s181、第六pi调节器将第一buck电路输出电压值作为输入,对第一外环控制信号、第五外环控制信号进行矫正,输出第一内环控制信号对第一buck电路进行调节。
108.s182、第七pi调节器将第二buck电路输出电压值作为输入,对第二外环控制信号进行矫正,输出第二内环控制信号对第二buck电路进行调节。
109.s183、第八pi调节器将第一ldo电路输出电压值作为输入,对第三外环控制信号进行矫正,输出第三内环控制信号对第一ldo电路进行调节。
110.s184、第九pi调节器将pwm控制子模块输出电压值作为输入,对第四外环控制信号进行矫正,输出第四内环控制信号对pwm控制子模块进行调节。
111.s2、采样比较电路根据外置传感器的测量模拟信号生成比较结果电压信号,并将产生的电压信号发送给驱动的外围电路。
112.s3、隔离驱动电路根据指令控制可关断器件开通或关断,并反馈可关断器件的工作状态。
113.具体的,如图3所示,步骤s3中隔离驱动电路根据指令控制可关断器件开通或关断包括以下步骤:
114.s31、上电顺序控制电路通过电平转换电路使控制电先于强电上电、晚于强电失电,以及确保驱动的外围电路中开关器件无电时的上下拉状态。
115.s32、通断时序判断逻辑电路通过电平转换电路输出信号控制驱动的外围电路中开关器件的死区时间。
116.本发明实施例的通断时序判断逻辑电路,结合故障保护方法,设置驱动的外围电路中开关器件动作时序的死区时间,避免出现桥臂直通。
117.s33、通断延时匹配电路根据控制指令,为驱动的外围电路中开关器件设置不同延时,并通过电平转换电路输出延时后的驱动信号至驱动的外围电路。
118.本发明实施例的通道延时匹配电路精确设计不同时序电路的元器件参数,达到不同的延时,实现顺序上电,避免电流冲击。
119.尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。

技术特征:


1.一种可关断器件的驱动芯片,其特征在于,包括集成在驱动芯片内的采样比较电路、电源管理电路和隔离驱动电路。2.根据权利要求1所述的可关断器件的驱动芯片,其特征在于,电源管理电路与外部电源连接,采样比较电路、隔离驱动电路均与电源管理电路连接;其中,采样比较电路用于根据外置传感器的测量模拟信号生成逻辑控制信号,并将产生的逻辑控制信号发送给驱动的外围电路;电源管理电路用于将外部电源转换为驱动的外围电路、隔离驱动电路和采样比较电路所需的电压;隔离驱动电路用于根据指令控制可关断器件开通或关断,并反馈可关断器件的工作状态。3.根据权利要求1所述的可关断器件的驱动芯片,其特征在于,采样比较电路包括fpga、分压电阻、比较器和采样电阻中的一种或多种。4.根据权利要求3所述的可关断器件的驱动芯片,其特征在于,分压电阻用于对外置传感器测得的电压信号进行分压。5.根据权利要求4所述的可关断器件的驱动芯片,其特征在于,采样电阻用于将可关断器件的电流信号转化为电压信号。6.根据权利要求5所述的可关断器件的驱动芯片,其特征在于,比较器用于对分压后的电压信号与设定的第一参考电平进行对比,并根据对比结果产生电压信号输入至fpga;比较器还用于将转化的电压信号与设定的第二参考电平进行比较,并根据比对结果产生电压信号输入至fpga。7.根据权利要求6所述的可关断器件的驱动芯片,其特征在于,fpga用于根据输入的电压信号,对可关断器件的工作状态进行故障检测,并将检测结果通过驱动的外围电路发送至上级装置控制系统。8.根据权利要求2所述的可关断器件的驱动芯片,其特征在于,隔离驱动电路包括上电顺序控制电路、通道时序判断逻辑电路和通道延时匹配电路;上电顺序控制电路用于使控制电先于强电上电、晚于强电失电,以及确保驱动的外围电路中开关器件无电时的上下拉状态;通断时序判断逻辑电路用于设定驱动的外围电路中开关器件动作时序的死区时间;通断延时匹配电路用于根据控制指令,为驱动的外围电路中开关器件设置不同延时,并输出延时后的驱动信号。9.根据权利要求1-8任一所述的可关断器件的驱动芯片,其特征在于,可关断器件为电流控制型可关断器件。10.根据权利要求2所述的可关断器件的驱动芯片,其特征在于,电源管理电路包括buck子模块、ldo子模块和pwm控制子模块,buck子模块输入端与外部电源连接,ldo子模块和pwm控制子模块均与buck子模块输出端连接;buck子模块用于对外部电源的输入电压进行降压处理,并将降压处理后的电压分别输出至ldo子模块、pwm控制子模块;ldo子模块用于将降压处理后的电压转换为第一信号电平输出至驱动的外围电路;ldo子模块还用于将降压处理后的电压转换为第二信号电平输出至采样比较电路;
buck子模块还用于将外部电源的输入电压进行转换为第一功率电平、第三信号电平输出至驱动的外围电路;buck子模块还用于将外部电源的输入电压进行转换为第二功率电平、第四信号电平输出至隔离驱动电路;pwm控制子模块用于将降压处理后的电压转换为第三功率电平输出至驱动的外围电路。11.一种可关断器件的驱动芯片控制方法,其特征在于,包括以下步骤:电源管理电路将外部电源转换为驱动的外围电路、采样比较电路和隔离驱动电路所需的电压;采样比较电路根据外置传感器的测量模拟信号生成比较结果电压信号,并将产生的电压信号发送给驱动的外围电路;隔离驱动电路根据指令控制可关断器件开通或关断。12.根据权利要求11所述的可关断器件的驱动芯片控制方法,其特征在于,电源管理电路将外部电源转换为驱动的外围电路、采样比较电路和隔离驱动电路所需的电压包括以下步骤:通过多个外环pi调节器对电源管理电路各子模块进行外环控制,多个外环pi调节器将各子模块负载的实际电压值作为输入值,并根据各子模块设定的电压值,输出控制信号;通过多个内环pi调节器对电源管理电路各子模块进行内环控制,多个内环pi调节器将电源管理电路各子模块的输出值作为输入值,对外环pi调节器输出的控制信号进行矫正,通过矫正后的控制信号对电源管理电路各子模块进行调节。13.根据权利要求11或12所述的可关断器件的驱动芯片控制方法,其特征在于,可关断器件为电流控制型可关断器件。

技术总结


本发明公开一种可关断器件的驱动芯片及其控制方法,其中,驱动芯片包括集成在驱动芯片内的采样比较电路、电源管理电路和隔离驱动电路。本发明将采样比较电路、电源管理电路和隔离驱动电路集成到一个芯片中,在复杂的脉冲电磁环境下,兼顾信号传输效率和质量,还可显著降低成本和体积、减少元件数量、提高器件可靠性,降低功耗和延时。本发明通过低温漂、高精度的电路设计和元件参数优化设计隔离驱动电路,通过隔离驱动电路实现多个开关管精确的时序控制,保证驱动芯片的可靠性与系统安全性。保证驱动芯片的可靠性与系统安全性。保证驱动芯片的可靠性与系统安全性。


技术研发人员:

余占清 曾嵘 陈世萍 陈政宇 尚杰 张良 吴锦鹏 赵彪 刘佳鹏

受保护的技术使用者:

清华大学

技术研发日:

2022.06.22

技术公布日:

2022/10/11

本文发布于:2024-09-21 08:40:17,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/1/4441.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:电路   电压   器件   信号
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议