显示装置及其控制方法与流程



1.本发明涉及显示装置及其控制方法。


背景技术:



2.有机发光二极管(oled)元件是电流驱动型的自发光元件,因此不需要背光源。除此之外,oled元件还具有实现低功耗、宽视角和高对比度的优点。有望为平板显示设备的发展做出贡献。
3.有源矩阵(am)oled显示装置包括用于选择像素的晶体管和用于向像素供应电流的驱动晶体管。oled显示装置中的晶体管是薄膜晶体管(tft);通常,使用低温多晶硅(ltps)tft和/或氧化物半导体tft。
4.tft的阈值电压和电荷迁移率具有变化。由于驱动晶体管决定了oled显示装置的发光强度,因此它们的电气特性的变化可能会引起问题。因此,典型的oled显示装置包括用于补偿驱动晶体管的阈值电压的变化和偏移的调整电路。


技术实现要素:



5.显示区域平面内的亮度变化是由施加到驱动晶体管的阈值电压补偿的特性引起的。因此,为驱动晶体管确定阈值电压补偿时段的适当长度是很重要的。发明人的研究表明,使显示区域中的像素之间的亮度变化最小化的阈值补偿时段的长度根据流过驱动晶体管的电流值(发光元件的亮度)而不同。
6.本发明的一个方面是一种显示装置,包括:多个像素;以及控制电路,所述控制电路被配置为控制所述多个像素的亮度。所述多个像素中的每一个包括:发光元件;以及像素电路,所述像素电路被配置为控制所述发光元件的发光。所述像素电路包括:驱动晶体管,所述驱动晶体管被配置为向所述发光元件供应电流;以及存储电容器,所述存储电容器被配置为存储用于控制要由所述驱动晶体管供应给所述发光元件的电流的电压。所述控制电路被配置为:以预定方法确定由一个或多个视频帧指定的像素的亮度的统计量;基于所述统计量确定所述存储电容器对所述驱动晶体管施加阈值补偿的阈值补偿时段的长度;以及基于所述阈值补偿时段控制所述像素电路。
7.本发明的一个方面是一种显示装置的控制方法。所述显示装置包括多个像素,每个像素包括发光元件和被配置为控制所述发光元件的发光的像素电路。所述像素电路包括:驱动晶体管,所述驱动晶体管被配置为向所述发光元件供应电流;以及存储电容器,所述存储电容器被配置为存储用于控制要由所述驱动晶体管供应给所述发光元件的电流的电压。所述控制方法包括:以预定方法确定由视频帧指定的像素的亮度的统计量;基于所述统计量确定所述存储电容器对所述驱动晶体管施加阈值补偿的阈值补偿时段的长度;以及基于所述阈值补偿时段控制所述像素电路。
8.本发明的一个方面减少了显示区域中的亮度变化。
9.应当理解,上面的概述和以下详细描述都是示例性和解释性的,而不是对本发明
的限制。
附图说明
10.图1示意性地示出了oled显示装置的配置示例;
11.图2示出了本说明书的一个实施方式中的像素电路的配置示例;
12.图3是用于控制像素电路的信号的时序图的示例;
13.图4示意性地示出了四个连续像素电路行中的阈值补偿时段和数据写入时段之间的关系;
14.图5示出了不同像素电路中视频帧的平均亮度与最佳阈值补偿时段之间的关系;
15.图6示出了动态改变阈值补偿时段的oled显示装置的功能配置的示例;
16.图7提供了s1选择信号和用于产生s1选择信号的控制信号的时序图;
17.图8示出了本说明书的一个实施方式中的动态改变阈值补偿时段的oled显示装置的功能配置的示例;
18.图9是示意地示出了通过微调控制器对stv1起始脉冲信号进行微调的操作的示图;
19.图10示出了本说明书的一个实施方式中的动态改变阈值补偿时段的oled显示装置的功能配置的示例;
20.图11是示意性地示出扫描驱动器的内部电路配置的配置示图;
21.图12示出了锁存单元的配置示例;
22.图13是锁存单元的真值表;
23.图14示出了锁存单元的电路配置的示例;
24.图15是用于控制参照图10至图14描述的像素电路的信号的时序图的示例;
25.图16示出了微调控制器的配置示例;
26.图17是图16的微调控制器的真值表;
27.图18是去往和来自图16的微调控制器的输入信号和输出信号的时序图;
28.图19示意性地示出了在不同阈值补偿时段中像素电路的数据电压与oled元件的驱动电流(ioled)之间的关系;
29.图20提供了数据电压调整表的配置示例;以及
30.图21示出了具有根据阈值补偿时段调整数据电压的功能的oled显示装置的功能配置的示例。
具体实施方式
31.在下文中,将参照附图描述实施方式。附图中共同的元件由相同的附图标记表示,并且附图中的一些元件在尺寸或形状上被夸大以便清楚理解描述。
32.以下公开的是用于产生和输出用于电致发光显示装置的像素电路的控制信号的电路的配置。电致发光显示装置是利用响应于驱动电流而发光的发光元件的显示装置,例如有机发光二极管(oled)显示装置。oled显示装置可以在包括在其显示区域中的像素之间表现出亮度变化。
33.亮度变化是由像素电路对驱动晶体管施加的阈值电压补偿的特性引起的。发明人
的研究表明,使显示区域中的亮度变化最小化的阈值补偿时段的长度根据流过驱动晶体管的电流值(发光元件的亮度)而不同。
34.本说明书的一个实施方式中的显示装置基于在视频数据中指定的显示区域中包括的多个像素的亮度来确定像素电路中的驱动晶体管的阈值补偿时段的长度。该特征有效地减少了随显示图像的亮度改变的亮度变化。
35.实施方式1
36.参照图1描述本说明书的一个实施方式中的显示装置的整体配置。附图中的元素可能在尺寸或形状上被夸大以便清楚理解描述。在下文中,有机发光二极管(oled)显示装置作为显示装置的示例来描述。
37.图1示意性地示出了oled显示装置10的配置示例。oled显示装置10包括在其上制造oled元件(发光元件)的薄膜晶体管(tft)基板100和用于封装oled元件的结构封装单元150。在tft基板100的显示区域125的外侧的阴极电极区域114的周边,设置有控制电路,具体为扫描驱动器131、发光驱动器132、静电放电保护电路133、驱动器ic 134、和解复用器136。
38.驱动器ic 134通过柔性印刷电路(fpc)135连接到外部装置。扫描驱动器131驱动tft基板100上的扫描线。发光驱动器132驱动发光控制线以控制像素的发光。静电放电保护电路133保护tft基板100上的元件免受静电放电损坏。例如,驱动器ic 134安装有各向异性导电膜(acf)。
39.驱动器ic 134向扫描驱动器131和发光驱动器132提供电源信号和包括时序信号的控制信号,并且进一步向解复用器136提供电源信号和数据信号。解复用器136将驱动器ic 134的一个引脚的输出依次输出到d条数据线(d是大于1的整数)。解复用器136在每个扫描时段将来自驱动器ic 134的数据信号的输出数据线改变d次,以驱动驱动器ic 134的输出引脚的d倍的数据线。
40.图2示出了本说明书的一个实施方式中的像素电路107的配置示例。像素电路107包含在第n像素电路行(n是整数)中。像素电路107包括六个晶体管(tft)m11至m16,每个晶体管都具有栅极、源极和漏极。本示例中的所有晶体管m11至m16都是p型tft。
41.晶体管m11是用于控制流向oled元件e1的电流量的驱动晶体管。驱动晶体管m11根据存储在存储电容器c10中的电压,控制要从阳极电源供应的电流量,以将电源电位pvdd供应给oled元件e1。存储电容器c10在一帧时段内保持写入电压。oled元件e1的阴极连接到用于传输来自阴极电源的电源电位pvee的电源线204。电源电位pvdd和pvee可以由驱动器ic 134供应。
42.图2的配置示例中的存储电容器c10由串联连接的电容器c11和c12组成。存储电容器c10的一端被供应阳极电源电位pvdd,另一端连接到开关晶体管m13和m14的源极/漏极区域。存储电容器c10的另一端还连接到驱动晶体管m11的栅极。更具体地,电容器c12的一端连接到阳极电源线241;电容器c11的一端连接到开关晶体管m13和m14的源漏区域;电容器c11和c12之间的中间节点连接到驱动晶体管m11的栅极。
43.存储电容器c10的电压是驱动晶体管m11的栅极与阳极电源线241之间的电压。驱动晶体管m11的源极连接到阳极电源线241;源极电位是阳极电源电位pvdd。因此,存储电容器c10存储驱动晶体管m11的栅极与源极之间的电压。在图2的配置示例中,电容器c12存储
驱动晶体管m11的栅极-源极电压。
44.晶体管m15是用于控制oled元件e1的发光的开/关的开关晶体管。晶体管m15的源极连接到驱动晶体管m11的漏极。晶体管m15切换与其漏极连接的oled元件e1的电流供应的开/关。晶体管m15的栅极连接到em信号线(发光控制线)233,晶体管m15由从发光驱动器132输入到其栅极的发光控制信号em控制。
45.晶体管m16用于向oled元件e1的阳极提供复位电位vrst。晶体管m16的源极/漏极的一端连接到用于传输复位电位vrst的电源线242,另一端连接到oled元件e1的阳极。可以从驱动器ic 134供应复位电位vrst。
46.晶体管m16的栅极连接到s1信号线231,晶体管m16由控制信号s1控制。当晶体管m16被从扫描驱动器131输入到其栅极的控制信号s1导通时,晶体管m16将由电源线242传输的复位电位vrst供应给oled元件e1的阳极。
47.晶体管m16还具有,在将复位电位vrst供应给oled元件e1的阳极的同时,在复位时段期间通过经由晶体管m11和m15绕过从电源pvdd流入oled元件e1的电流来防止泄漏发光的功能。
48.晶体管m12是用于将用于对驱动晶体管m11施加阈值补偿的电压写入存储电容器c10以及用于复位驱动晶体管m11的栅极电位的开关晶体管。晶体管m12的源极和漏极连接驱动晶体管m11的栅极和漏极。因此,当晶体管m12导通时,驱动晶体管m11是二极管连接的。
49.晶体管m14是用于将用于对驱动晶体管m11施加阈值补偿的电压写入存储电容器c10的开关晶体管。晶体管m14控制是否向存储电容器c10供应基准电位vref。晶体管m14的源极/漏极的一端连接到用于传输基准电位vref的电源线202,另一端连接到电容器c11的一端。晶体管m14的栅极连接到s1信号线231,晶体管m14由从扫描驱动器131输入到其栅极的控制信号s1控制。
50.晶体管m12、m16和m14由控制信号s1控制。因此,这些晶体管m12、m16和m14同时导通/截止。在发光控制晶体管m15导通的时段期间,这些晶体管导通以复位驱动晶体管m11的栅极电位和存储电容器c10的电位。在这些电位被复位之后,发光控制晶体管m15被截止。当晶体管m12和m14导通时,晶体管m11为二极管连接晶体管。电源电位pvdd与基准电位vref之间的阈值补偿电压被写入存储电容器c10。
51.晶体管m13是用于选择要被供应数据信号的像素电路并将数据信号(数据信号电压)写入存储电容器c10的开关晶体管。晶体管m13的源极/漏极的一端连接到用于传输数据信号vdata的数据线237,另一端连接到存储电容器c10,更具体地,连接到电容器c11的一端。
52.晶体管m13的栅极连接到s2信号线232,s2信号线232传输用于选择像素电路行以写入数据信号的控制信号s2。晶体管m13由从扫描驱动器131供应的控制信号s2控制。当晶体管m13导通时,晶体管m13将从驱动器ic 134通过数据线237供应的数据信号vdata供应给存储电容器c10。
53.图3是用于控制图2中的像素电路107的信号的时序图的示例。图3是将驱动晶体管m11的阈值补偿电压和数据信号vdata写入第n像素电路行中的像素电路的时序图。具体地,图3示出了用于选择第n像素电路行以写入数据信号vdata的选择信号s1_n和s2_n、用于第n像素电路行的发光控制信号em_n和数据信号vdata的一帧中的时间变化。图3示出这些信号
的信号电位电平的变化。选择信号是一种控制信号,并且可以称为扫描信号。选择信号s1是第一选择信号,选择信号s2是第二选择信号。
54.图3的时序图中的1h时段是向像素电路写入数据信号vdata的时段和选择信号s2为低电平的时段。阈值补偿时段不短于1h,并且在图3的示例中为5h。
55.在时间t1,选择信号s1_n从高电平变为低电平。晶体管m12、m14和m16响应于选择信号s1_n的变化而导通。由于发光控制信号em_n在时间t1为低电平,因此晶体管m15导通。
56.由于晶体管m12和m14至m16导通,因此复位电位vrst被供应给oled元件e1的阳极,此外还被供应给驱动晶体管m11的栅极。在时间t2,发光控制信号em_n从低电平变为高电平。从时间t1到时间t2的时段是复位驱动晶体管m11的栅极电压和存储电容器c10的时段。
57.从时间t2到时间t3,信号s1_n、s2_n和em_n的电位电平被保持。晶体管m12、m14和m16导通,而包括晶体管m15在内的其他晶体管截止。在从时间t2到时间t3的该时段期间,阈值补偿电压被写入存储电容器c10。从时间t2到时间t3的时段是阈值补偿时间段,长度为5h。
58.在时间t3,选择信号s2_n从高电平变为低电平。选择信号s1_n从低电平变为高电平。晶体管m12、m14和m16响应于选择信号s1_n的变化而截止。在时间t3之后,选择信号s1_n保持为高电平。
59.此外,晶体管m13响应于选择信号s2_n的变化而从截止变为导通。因此,数据信号vdata开始被写入存储电容器c10。在时间t4,选择信号s2_n从低电平变为高电平。作为响应,晶体管m13从导通变为截止以结束对第n像素电路行的数据写入。从时间t3到时间t4的时段是向第n像素电路行写入数据的时段,长度为1h。在时间t4之后,选择信号s2_n保持为高电平。
60.在时间t4,发光控制信号em_n从高电平变为低电平。作为响应,晶体管m15从截止变为导通。因此,驱动电流被供应给oled元件e1并且oled元件e1开始发光。
61.图4示意性地示出了四个连续像素电路行中的阈值补偿时段和数据写入时段之间的关系。在每个像素电路行中,数据写入时段跟随阈值补偿时段。数据写入时段和阈值补偿时段的长度对于像素电路行是共同的。在图3和图4所示的示例中,数据写入时段的长度为1h,阈值补偿时段的长度为(q

1)*h,其中,q为大于1的整数。为了更适当的阈值补偿,q的值被确定为大于2的整数。在参照图3描述的示例中,q的值为6。
62.阈值补偿时段的长度随着选择信号s1_n的长度而变化。如上所述,选择信号s1_n为低电平的时段的长度为qh,阈值补偿时段的长度为(q-1)*h。oled显示装置10可以动态地改变q的值以获得适当的阈值补偿时段。如稍后将描述的,阈值补偿时段的长度不需要是1h的整数倍。
63.如图4所示,数据信号被串行写入像素电路行。像素电路行的数据写入时段在前一行的数据写入时段结束后立即开始。不同像素电路行的数据写入时段永不重叠。像素电路行的阈值补偿时段与前一像素电路行的阈值补偿时段和数据写入时段重叠。阈值补偿时段可以与前一像素电路行和前几像素电路行的数据写入时段重叠。
64.在下文中,描述动态改变像素的阈值补偿时段的方法。使显示区域125的亮度变化最小化的阈值补偿时段根据显示区域125的亮度而不同。图5示出了不同像素电路中视频帧的平均亮度与最佳阈值补偿时段之间的关系。图5提供了通过主成分分析(pca)的模拟结
果。
65.在图5的图表中,横轴表示根据视频帧的像素的平均亮度,纵轴表示阈值补偿时段的最佳长度。更具体地,横轴表示由发光强度水平表示的亮度的平均值,纵轴表示由1h时段的倍数表示的阈值补偿时段。1h时段为4.2μs。一个像素可以以不同的亮度水平显示一种颜的点。通常,每个像素显示红、蓝或绿的点;它也可以被称为子像素。
66.图5提供了关于像素电路的三个不同示例的分析结果。7t1c像素电路包括七个晶体管和一个电容元件。6t2c_d像素电路和6t2c_s像素电路都包括六个晶体管和两个电容元件,但它们中的元件的连接不同。图2所示的像素电路107是6t2c_d像素电路。
67.如图5所示,在任何像素电路中,阈值补偿时段的最佳长度都随着显示区域125的亮度而变化。发明人的研究表明,最佳阈值补偿时段根据显示区域125的亮度的各种统计量(例如不仅有显示区域125的亮度的平均值,而且还有亮度的模式和特定颜的亮度的平均值)而不同。
68.本说明书的一个实施方式中的oled显示装置10在其正在显示画面的时段期间动态地改变显示区域125中的阈值补偿时段的长度。显示装置显示画面的时段是显示装置显示由连续视频帧组成的画面的时段。
69.例如,oled显示装置10针对每个视频帧或每预定数量的视频帧更新阈值补偿时段。oled显示装置10计算关于由视频帧指定的像素的亮度的预定统计量,并基于该统计量确定视频帧或其后续视频帧的阈值补偿时段。因此,屏幕上显示的每个图像的亮度变化减少,从而提高画面质量。
70.图6示出了在本说明书的一个实施方式中动态改变阈值补偿时段的oled显示装置10的功能配置的示例。oled显示装置10包括亮度数据计算器410和脉冲宽度控制器400。亮度数据计算器410和脉冲宽度控制器400可以包括在驱动器ic 134或外部电路(图6中未示出)中。
71.亮度数据计算器410从外部电路接收视频数据。亮度数据计算器410包括帧存储器411。视频数据是视频帧序列;亮度数据计算器410将接收到的视频帧相继存储到帧存储器411中。亮度数据计算器410计算由视频帧指定的亮度的统计量。可以对每一帧计算统计量,或者也可以对某些视频帧间歇性地计算统计量。
72.例如,要计算的统计量可以是平均亮度、亮度的模式、最高亮度或最低亮度。平均亮度可以是分配给显示区域125的全部或部分像素或者特定颜的全部或部分像素的亮度水平的平均值。亮度的模式可以是分配给显示区域125的全部像素、特定颜的像素、或特定部分中的像素的亮度水平中、由视频帧分配给最大数量的像素的亮度水平。最高亮度和最低亮度可以是由视频帧分配给显示区域125的全部像素、特定颜的像素、或特定部分中的像素的亮度水平中的最高水平和最低水平。
73.脉冲宽度控制器400包括补偿时段脉冲宽度计算器401、易失性存储设备的sram 402和时序控制器(tcon)403。补偿时段脉冲宽度计算器401从亮度数据计算器410接收视频帧的亮度统计量。补偿时段脉冲宽度计算器401基于接收到的亮度统计量确定阈值补偿时段。
74.更具体地,补偿时段脉冲宽度计算器401确定用于确定阈值补偿时段的s1选择信号的起始脉冲信号的脉冲宽度。阈值补偿时段由该脉冲宽度定义。脉冲宽度计算器401可以
通过查阅查表或使用预定义函数计算来确定阈值补偿时段。指示起始脉冲宽度的数据或指示阈值补偿时段的数据被存储到sram 402。
75.时序控制器403控制扫描驱动器131、发光驱动器132和数据驱动器421。数据驱动器421被包括在驱动器ic 134中并且将根据视频数据(视频帧)的数据信号输出到各个数据线。图6中不包括解复用器136和静电放电保护电路133。
76.时序控制器403从帧存储器411获取视频数据,并且进一步从sram 402获取指示阈值补偿时段的数据(起始脉冲宽度)。时序控制器403生成内部时钟信号和起始脉冲信号以控制扫描驱动器131、发光驱动器132和数据驱动器421。时序控制器403还根据来自外部的视频数据产生要发送到数据驱动器421的视频数据。
77.时序控制器403将视频数据(视频帧)、时钟信号和起始脉冲信号(sth信号)发送到数据驱动器421。数据驱动器421根据时钟信号操作。数据驱动器421在根据sth信号的定时和周期内将根据视频数据指定每个像素行中的各个像素的亮度的数据信号输出到数据线。
78.时序控制器403将时钟信号和两个起始脉冲信号(stv1信号和stv3信号)发送给扫描驱动器131。扫描驱动器131包括两个移位寄存器电路431和432。例如,移位寄存器电路431根据接收到的时钟信号和stv1信号输出s1选择信号,移位寄存器电路432根据接收到的时钟信号和stv3信号输出s2选择信号。
79.stv1信号和stv3信号分别定义了s1选择信号和s2选择信号的低电平状态时段的长度。如稍后将描述的,脉冲宽度控制器400通过改变s1选择信号的低电平状态时段的长度来改变阈值补偿时段的长度。
80.时序控制器403将时钟信号和起始脉冲信号(stv2信号)发送到发光驱动器132。发光驱动器132包括移位寄存器电路并根据接收到的时钟信号和stv2信号输出发光控制信号(em信号)。stv2信号限定了em信号的高电平状态时段的长度。
81.在本说明书的一个实施方式中,脉冲宽度控制器400通过改变s1选择信号的低电平状态时段的长度来改变阈值补偿时段的长度。发光控制信号em的长度保持一致。图7提供了s1选择信号和用于生成s1选择信号的控制信号的时序图。时序图601示出了视频帧1的信号的时间变化,时序图602示出了不同于视频帧1的视频帧2的信号的时间变化。
82.图7示出了两个时钟信号(ck信号和ckb信号)、起始脉冲信号(stv1信号)、和s1选择信号的时间变化。图7作为示例包括四个连续像素行的s1选择信号s1_1、s1_2、s1_3和s1_4的时间变化。
83.s1选择信号是基于两个时钟信号(ck信号和ckb信号)和stv1信号生成的。ck信号和ckb信号由扫描驱动器131基于来自时序控制器403的clk信号生成。ck信号和ckb信号具有相同的脉冲宽度(低电平状态时段的长度)且它们的相位被移位了半个周期。
84.如图7所示,s1选择信号的起始脉冲信号(stv1信号)的脉冲宽度或stv1信号的低电平状态时段的长度定义了s1选择信号的脉冲宽度或s1选择信号的低电平状态的长度。当s1选择信号的脉冲宽度较短时,阈值补偿时段较短;当s1选择信号的脉冲宽度较长时,阈值补偿时段较长。
85.在帧1的时序图601中,在stv1信号为低电平的时段中的ckb信号的第一个下降沿到最后一个上升沿的宽度变为s1选择信号的脉冲宽度(低电平状态时段的长度)。帧1的s1选择信号的脉冲宽度对应于ckb信号的一个脉冲。
86.第一像素行的s1选择信号s1_1的脉冲在stv1信号为低电平的时段内的ckb信号的第一个上升沿开始。扫描驱动器131响应于ck信号或ckb信号的下降沿开始输出用于第二像素行和后续像素行的s1选择信号。所有像素行的s1选择信号的脉冲宽度相同。
87.对于帧2,与帧1类似,在stv1信号为低电平的时段内的ckb信号的第一个下降沿到最后一个上升沿的宽度变为s1选择信号的脉冲宽度(低电平状态时段的长度)。在帧2的时序图602中,stv1信号的脉冲宽度比帧1的时序图601中的stv1信号的脉冲宽度长。因此,帧2的s1选择信号的脉冲宽度长于帧1的s1选择信号的脉冲宽度。在图7的示例中,帧2的s1选择信号的脉冲宽度对应于ckb信号的三个脉冲。
88.第一像素行的s1选择信号s1_1的脉冲响应于在stv1信号为低电平的时段内的ckb信号的第一个下降沿而开始。扫描驱动器131响应于ck信号或ckb信号的下降沿而开始输出第二像素行和后续像素行的s1选择信号。所有像素行的s1选择信号的脉冲宽度相同。
89.在图7的示例中,stv1信号的下降沿与帧周期同步。脉冲宽度控制器400根据由视频帧指定的显示区域125的亮度来偏移stv1信号的上升沿。阈值补偿时段的开始与帧周期同步,阈值补偿时段的结束向后或向前偏移。
90.在参照图6和图7描述的配置示例中,扫描驱动器131根据从脉冲宽度控制器400发送的起始脉冲信号的脉冲宽度确定s1选择信号的脉冲宽度或阈值补偿时段。脉冲宽度控制器400基于由视频帧指定的显示区域125的像素的统计量来确定起始脉冲信号的脉冲宽度。这种配置能够根据显示区域125的像素的亮度进行更适当的阈值补偿,并减少显示区域125内的亮度变化。
91.上述示例固定s1选择信号的上升沿并偏移下降沿来改变s1选择信号为低电平的时段。另一个示例可以被配置为偏移s1选择信号的上升沿并固定下降沿。在该示例中,发光控制信号em的上升沿根据s1选择信号的上升沿的偏移而偏移。
92.实施方式2
93.图8示出了在本说明书的一个实施方式中动态改变阈值补偿时段的oled显示装置10的功能配置的示例。以下,主要描述与图6所示的配置示例的不同之处。oled显示装置10包括脉冲宽度控制器450来代替图6中的脉冲宽度控制器400。亮度数据计算器410以与图6的配置示例中的亮度数据计算器相同的方式工作。
94.脉冲宽度控制器450包括时序控制器(tcon)451、微调宽度计算器452、和微调控制器453。与图6的配置示例不同,时序控制器(tcon)451生成stv1起始脉冲信号,而不参考由亮度数据计算器410计算的视频帧的亮度统计量。stv1起始脉冲信号的脉冲宽度是固定的。以与图6的配置示例中相同的方式生成其他控制信号。
95.微调宽度计算器452从亮度计算器410获取视频帧的亮度统计量。微调宽度计算器452基于亮度统计量确定阈值补偿时段。具体地,微调宽度计算器452确定微调宽度以确定阈值补偿时段。微调宽度定义了阈值补偿时段。微调宽度计算器452将指定微调宽度的微调信号发送到微调控制器453。微调宽度可以通过查阅查表或用预定义函数计算来确定。
96.微调控制器453从时序控制器451获取stv1起始脉冲信号,并从微调宽度计算器452获取微调信号。微调控制器453根据微调信号微调stv1起始脉冲信号的脉冲。因此,缩短了stv1起始脉冲信号的脉冲宽度。
97.图9是示意性地示出微调控制器453对stv1起始脉冲信号进行微调的操作的示图。
具有脉冲宽度w1的stv1起始脉冲信号被输入到微调控制器453。微调控制器453通过由微调信号指定的微调宽度来减小stv1起始脉冲信号的脉冲宽度。从微调控制器453输出的stv1起始脉冲信号具有脉冲宽度w2。脉冲宽度w2比脉冲宽度w1短指定的微调宽度。
98.如上所述,该配置示例通过微调来自时序控制器的stv1起始脉冲信号来调整stv1起始脉冲信号的脉冲宽度。因此,时序控制器不需要具有调整起始脉冲的脉冲宽度的功能,因此可以使用传统的时序控制器。代替或除了微调起始脉冲信号的脉冲宽度的功能之外,脉冲宽度控制器450还可以包括扩展起始脉冲信号的脉冲宽度的功能。
99.实施方式3
100.图10示出了在本说明书的一个实施方式中动态改变阈值补偿时段的oled显示装置10的功能配置的示例。以下,主要描述与图6所示的配置示例的不同之处。oled显示装置10包括扫描驱动器475来代替图6中的扫描驱动器131。扫描驱动器475包括移位寄存器电路432、选择器电路476和锁存电路478。稍后将参照图11描述扫描驱动器475的细节。
101.oled显示装置10包括脉冲宽度控制器470来代替图6中的脉冲宽度控制器400。亮度数据计算器410以与图6的配置示例中的亮度数据计算器相同的方式工作。脉冲宽度控制器470包括时序控制器(tcon)471和脉冲宽度计算器472。oled显示装置10包括发光驱动器137来代替图6中的发光驱动器132。
102.如上所述,扫描驱动器475不包括图6的扫描驱动器131中的移位寄存器电路431。为此,时序控制器(tcon)471生成和输出的控制信号不包括图6中的stv1起始脉冲信号。由时序控制器471生成的其他控制信号(clk、stv2、stv3和sth)与图6的配置示例中的那些控制信号相同。
103.脉冲宽度计算器472从亮度数据计算器410获取视频帧的亮度统计量。脉冲宽度计算器472基于获取的亮度统计量确定阈值补偿时段。具体地,脉冲宽度计算器472确定限定阈值补偿时段的stv1起始脉冲信号的脉冲宽度。如稍后将描述的,扫描驱动器475向选择器电路476输出控制信号。本说明书将该控制信号称为选择器信号。
104.如稍后将描述的,选择器信号指定选择器电路476的控制端子之一。扫描驱动器475输出具有与所选择的控制端子相关联的脉冲宽度的s1选择信号。选择不同的控制端子导致生成具有不同脉冲宽度的s1选择信号。脉冲宽度计算器472可以通过基于获取的亮度统计量确定要从选择器电路476选择的控制端子来确定适合于获取的亮度统计量的阈值补偿时段。
105.扫描驱动器475将各个像素电路行的set信号发送到发光驱动器137。稍后将描述set信号。发光驱动器137基于stv2信号和各个像素电路行的set信号生成各个像素电路行的发光控制信号em。
106.图11是示意性地示出扫描驱动器475的内部电路配置的配置示图。扫描驱动器475包括第1级的移位寄存器电路(sr电路)432、下一级的选择器电路476和最后一级的锁存电路478。移位寄存器电路432包括串联连接的多个移位寄存器单元481。在图11中,仅一个移位寄存器单元具有附图标记481。
107.图11示出了第(n-4)至第(n+2)移位寄存器单元481(n是整数)。这些移位寄存器单元481与第(n-4)至第(n+2)像素电路行相关联。每个移位寄存器单元481向相关联的像素电路行的s2选择信号线232输出s2选择信号,并且进一步向选择器电路476和与移位寄存器单
元481相关联的锁存单元300输出相同的信号。
108.根据时钟信号ck和ckb,将数据位从移位寄存器单元481传送到下一个移位寄存器单元481。保持数据位的移位寄存器单元481输出信号脉冲。
109.锁存电路478包括多个锁存单元300。在图11中,仅一个锁存单元具有附图标记300。图11示出了第(n-2)至第(n+2)锁存单元300。这些锁存单元300与第(n-2)至第(n+2)像素电路行相关联,并且它们中的每一个向相关联的像素电路行的s1选择信号线231输出s1选择信号。
110.选择器电路476设置在移位寄存器电路432与锁存电路478之间以改变移位寄存器单元481和锁存单元300之间的连接。选择器电路476具有包括多个开关晶体管483的开关矩阵结构。在图11中,作为示例,开关晶体管之一具有附图标记483。尽管图11的示例中的开关晶体管是p型tft,但开关晶体管可以是任何一种类型。
111.图11的配置示例中的选择器电路476包括三个开关列,每个开关列包括竖直设置的开关晶体管。一个开关列中的开关晶体管的栅极连接到控制端子a0;另一个开关列中的开关晶体管的栅极连接到控制端子a1;剩余开关列中的开关晶体管的栅极连接到控制端子a2。每个开关列中的所有开关晶体管通过来自与其相关联的一个控制端子的电位而一起导通/截止。
112.连接到控制端子a0的每个开关晶体管483的源极/漏极的一端连接到第k锁存单元300,另一端连接到第(k-2)移位寄存器单元481(k是整数)。连接到控制端子a1的每个开关晶体管483的源极/漏极的一端连接到第k锁存单元300,另一端连接到第(k-3)移位寄存器单元481。连接到控制端子a2的每个开关晶体管483的源极/漏极的一端连接到第k锁存单元300,另一端连接到第(k-4)移位寄存器单元481。
113.开关列中的开关晶体管483连接到不同的锁存单元300和不同的移位寄存器单元481。每个锁存单元300与属于不同开关列的三个开关晶体管483连接。
114.每个移位寄存器单元481与属于不同开关列的三个开关晶体管483连接。每个移位寄存器单元481也与相关联的锁存单元300连接。连接的移位寄存器单元481和锁存单元300被分配相同的编号。此外,每个移位寄存器单元481与相关联的像素电路行的s2选择信号线232连接。
115.移位寄存器电路432包括移位寄存器单元481,每个移位寄存器单元与像素电路行相关联。与像素电路行关联的移位寄存器单元481向关联的像素电路行和两个锁存单元300输出信号脉冲。移位寄存器单元481的数量大于像素电路行的数量。一些移位寄存器单元481不连接到像素电路行;它们仅向锁存电路300输出信号。
116.每个锁存单元300的两个输入端子接收不同移位寄存器单元481的输出信号。具体地,来自相关联的(相同编号的)移位寄存器单元481的信号被输入到rst端子。来自由选择器电路476选择的前一级的移位寄存器单元481的信号被输入到set端子。rst端子为第一端子,set端子为第二端子。
117.在图11的配置示例中,第n移位寄存器单元481的输出被输入到第n锁存单元300的rst端子。由选择器电路476选择的第(n-l)移位寄存器单元481的输出(l是一个大于1的整数,并且在图11的示例中为2、3或4)被输入到第n锁存单元300的set端子。
118.图12示出了锁存单元300的配置示例。锁存单元300将s1选择信号输出到第n像素
电路行。锁存单元300包括用于接收信号的set端子301和rst端子302以及用于输出信号的q端子303。
119.第(n-l)像素电路行的选择信号s2_n-l从移位寄存器电路432输入到set端子301。第n像素电路行的选择信号s2_n被输入到rst端子302。锁存单元300从q端子303向第n像素电路行的s1选择信号线231输出选择信号s1_n。
120.图13是锁存单元300的真值表。在图13的真值表中,l表示逻辑低电平,h表示逻辑高电平。在参照图3和图7描述的配置中,s1选择信号和s2选择信号的高电位电平对应于逻辑低电平,这些信号的低电位电平对应于逻辑高电平。
121.当set输入为l且rst输入为l时,q输出为l。当set输入为h且rst输入为l时,q输出为h,且即使set输入之后改变q输出也保持为h。当set输入为l且rst输入为h时,q输出为l。set输入和rst输入都为h的状态是不允许的。
122.图14示出了锁存单元300的电路配置的示例。在图14的配置示例中,锁存单元300包括四个晶体管和一个电容元件。四个晶体管m21至m24是p型晶体管。晶体管m21被二极管连接并且在漏极处接收来自set端子301的输入。晶体管m22连接在晶体管m21与用于供应电源电位pvee的电源之间,并在栅极处接收来自rst端子302的输入。
123.晶体管m23连接在用于供应电源电位pvdd的电源与q端子303之间,并且其栅极连接到晶体管m21和m22之间的中间节点。晶体管m24连接在晶体管m23与用于供应电源电位pvee的电源之间,并且在栅极处接收来自rst端子的输入。电容元件cb连接在晶体管m23的栅极与q端子303之间。晶体管m23和m24之间的中间节点连接到q端子303。
124.返回图11,第n移位寄存器单元481同时向第n锁存单元300的rst端子、由选择器电路476选择的第(n+l)锁存单元300的set端子、以及第n像素电路行的s2选择信号线232输出信号脉冲。
125.第n锁存单元300向第n像素电路行输出s1选择信号。第n锁存单元300响应于来自第(n-l)移位寄存器单元481的信号脉冲而开始s1选择信号的脉冲,以及响应于来自第n移位寄存器单元481的信号脉冲而结束该脉冲。
126.当控制端子a0、a1和a2之一被选择用于第n s2选择信号线232和锁存单元300时,相关联的第(n-2)、(n-3)或(n-4)移位寄存器单元481被选择。
127.更一般地,第n锁存单元300的输出由来自第k移位寄存器单元的信号脉冲设定并且由来自第(k+p)移位寄存器单元的信号脉冲复位(k是整数,p是大于1的整数)。阈值补偿时段的长度为(p-1)*h。
128.第(n+q)锁存单元300的输出由来自第(k+q)移位寄存器单元的信号脉冲设定并且由来自第(k+q+p)移位寄存器单元的信号脉冲复位(q是大于0的整数)。来自锁存单元300的脉冲具有p*h的脉冲宽度。来自第(n+q)锁存单元300的脉冲从来自第n锁存单元300的脉冲延迟q*h的时间。阈值补偿时段的长度为(p-1)*h。
129.上述示例通过利用选择器信号选择控制端子a0、a1和a2之一,从2、3和4中选择p值。换言之,选择对应于所选择的p的移位寄存器的输出。如上所述,对于不同的p值,生成具有不同脉冲宽度的s1选择信号或具有不同长度的阈值补偿时段。p的可选值的组合根据设计确定;它不需要由连续的自然数组成。
130.图15是用于控制参照图10至图14描述的像素电路107的信号的时序图的示例。图
15是将驱动晶体管m11的阈值补偿电压和数据信号vdata写入第n像素电路行中的像素电路107的时序图。
131.具体地,图15示出了用于写入数据信号vdata的第n像素电路行的选择信号s1_n和s2_n、第n像素电路行的发光控制信号em_n、和第(n-4)像素电路行的选择信号s2_n-4的一帧时段中的时间变化。选择信号s2_n-4是通过在选择器电路476中将选择位设定为a0=0、a1=0和a2=1而选择的移位寄存器单元的输出的示例。
132.发光控制信号em_n与第n锁存单元300的set信号的上升同步(同时)上升。如上所述,发光驱动器137基于输入的set信号生成发光控制信号。在图15的示例中,选择信号s2_n-4是第n锁存单元300的set信号。
133.在图15的时序图中,1h时段是向像素电路写入数据信号vdata的时段或s2选择信号为低电平的时段。阈值补偿时段不短于1h,并且在图15的示例中为3h。
134.在时间t1,选择信号s2_n-4从高电平变为低电平。响应于选择信号s2_n-4的变化,选择信号s1_n从高电平变为低电平。响应于选择信号s1_n的变化,晶体管m12、m14和m16导通。由于发光控制信号em_n在时间t1为低电平,因此晶体管m15导通。
135.由于晶体管m12和m14至m16导通,因此复位电位vrst被供应给oled元件e1的阳极,此外还供应给驱动晶体管m11的栅极。在时间t2,发光控制信号em_n从低电平变为高电平。从时间t1到时间t2的时段是复位驱动晶体管m11的栅极电压的时段。此外,选择信号s2_n-4在时间t2从低电平变为高电平。从时间t1到时间t2的时段是向第(n-4)像素电路行写入数据信号的时段。从时间t1到时间t2的时间段具有1h的长度。
136.从时间t2到时间t3,信号s1_n、s2_n、em_n和s2_n-4的电位电平被保持。晶体管m12、m14和m16导通,包括晶体管m15在内的其他晶体管截止。在从时间t2到时间t3的该时段期间,阈值补偿电压被写入存储电容器c10。从时间t2到时间t3的时段是阈值补偿时段,长度为3h。
137.在时间t3,选择信号s2_n从高电平变为低电平。如稍后将描述的,选择信号s1_n响应于选择信号s2_n的变化而从低电平变为高电平。晶体管m12、m14和m16响应于选择信号s1_n的变化而截止。在时间t3之后,选择信号s1_n保持为高电平。
138.响应于选择信号s2_n的变化,晶体管m13由截止转为导通。因此,数据信号vdata开始被写入存储电容器c10。在时间t4,选择信号s2_n从低电平变为高电平。作为响应,晶体管m13从导通变为截止以结束对第n像素电路行的数据写入。从时间t3到时间t4的时段是向第n像素电路行写入数据的时段,长度为1h。在时间t4之后,选择信号s2_n保持为高电平。
139.在时间t4,发光控制信号em_n从高电平变为低电平。作为响应,晶体管m15从截止变为导通。因此,驱动电流被供应给oled元件e1并且oled元件e1开始发光。
140.如从参照图10至图15的描述中理解的,移位寄存器电路432将选择信号s2的脉冲串行地输出到像素电路行。脉冲宽度为1h。每个锁存单元300向相关联的像素电路行输出s1信号。
141.如上所述,当第n锁存单元300在set端子301处接收到选择的前一行的选择信号s2_n-q的低电位电平(逻辑h电平)的脉冲时,它将要从q端子303输出的选择信号s1_n改变为低电位电平。尽管选择信号s2_n-q随后变为高电位电平(逻辑l电平),但是到rst端子302的输入s2_n处于高电位电平,因此,要从q端子303输出的选择信号s1_n被保持在低电位电
平。
142.随后,锁存电路300在rst端子302处接收第n像素电路行的选择信号s2_n的低电位电平(逻辑h电平)的脉冲。作为响应,锁存电路300将要从q端子303输出的选择信号s1_n改变为高电位电平(逻辑l电平)。从锁存电路300输出的s1_n信号的脉冲宽度为qh。
143.如上所述,使用选择器电路和锁存电路使得一个移位寄存器电路能够生成s1选择信号和s2选择信号。因此,可以使生成s1选择信号和s2选择信号的电路所需的面积更小。
144.在前述示例中,发光驱动器137接收在扫描驱动器475内生成的set信号和stv2信号并且生成发光控制信号em。在另一示例中,发光驱动器137可以包括选择器电路和锁存电路,如扫描驱动器475,并利用这些电路生成发光控制信号em。
145.上述示例通过偏移s1选择信号的下降和发光控制信号em的上升来改变阈值补偿时段的长度。另一个配置示例可以通过偏移s1选择信号的上升但固定发光控制信号em来改变阈值补偿时段的长度。s1选择信号的上升由到第n锁存单元的rst信号控制。
146.实施方式4
147.图16示出了微调控制器453的配置示例。微调控制器453可以用图14所示的锁存电路来实现。图16中的锁存单元300与图14中的锁存单元300的电路配置相同,输入信号和输出信号不同。
148.如图16所示,stv1信号被输入到set端子301。微调信号(strim信号)被输入到rst端子302。微调后的stv1信号从q端子303输出。
149.图17是图16中的微调控制器453的真值表。如上所述,由于set端子301和rst端子302分别接收stv1信号和strim信号,因此,图17示出了这些信号来代替端子的名称。在该真值表中,l代表逻辑低电平,h代表逻辑高电平。stv1信号和strim信号的高电位电平对应于逻辑低电平并且这些信号的低电位电平对应于逻辑高电平。
150.图18是去往和来自微调控制器453的输入信号和输出信号的时序图。在时间t11,strim信号从逻辑h电平(低电位电平)变为逻辑l电平(高电位电平)。在随后的时间t12,stv1信号和微调后的stv1信号从逻辑l电平(高电位电平)变为逻辑h电平(低电位电平)。
151.在随后的时间t13,strim信号从逻辑l电平(高电位电平)变为逻辑h电平(低电位电平)。作为响应,微调后的stv1信号从逻辑h电平(低电位电平)变为逻辑l电平(高电位电平)。在随后的时间t14,stv1信号从逻辑h电平(低电位电平)变为逻辑l电平(高电位电平)。
152.在stv1脉冲通过或在时间t14之后,strim信号可以是h或l(无关紧要)。要求的是在输入下一帧的stv1信号的时间t12之前的任何时间将strim信号设定为逻辑l电平。使用简单的锁存电路作为微调控制器,可以最小化微调控制器453所需的电路面积。
153.实施方式5
154.在下文中,描述减小由改变阈值补偿时段(vth补偿时段)引起的亮度变化的技术。图19示意性地示出了在不同阈值补偿时段中像素电路的数据电压与oled元件的驱动电流(ioled)之间的关系。图19的图表的横轴表示数据电压,纵轴表示驱动电流的对数值。
155.作为具有vth补偿功能的oled像素电路的一般特性,对应于所供应的数据电压的亮度(驱动电流的电平)随着阈值补偿时段的长度而变化。具体地,亮度随着阈值补偿时段变长而降低。这种趋势尤其在以较低亮度水平显示时更明显。
156.因此,可以通过调整数据电压来减少由改变阈值补偿时段引起的数据电压-亮度
特性的变化。本说明书的一个实施方式准备了数据电压调整表,该表为每个可选择的阈值补偿时段指定了灰度电压。
157.图20提供了数据电压调整表的配置示例。该数据电压调整表包括不同的阈值补偿时段和每个阈值补偿时段的灰度电压。灰度电压由对应于各个发光强度水平的数据电压组成。在图20的配置示例中,定义了1到255的发光强度水平,并且提供了针对发光强度水平和阈值补偿时段的各个组合的数据电压。
158.oled显示装置10的控制电路基于在视频数据中指定的发光强度水平和阈值补偿时段,参照数据电压调整表来确定要从数据驱动器421输出的数据电压。因此,可以使由改变阈值补偿时段引起的亮度变化较小。
159.图21示出了具有根据阈值补偿时段调整数据电压的功能的oled显示装置的功能配置的示例。下面主要描述与图8中的配置示例的不同之处。用于选择由微调宽度计算器452确定的最佳阈值补偿时段的控制标志信号通过时序控制器451传送到数据驱动器421。
160.数据驱动器421具有参照图20描述的数据电压调整表。数据驱动器421从数据电压调整表中的多条灰度电压曲线中选择与控制标志信号所指示的阈值补偿时段相关联的灰度电压曲线。数据驱动器421根据选择的灰度电压曲线确定对应于从视频数据计算的发光强度水平的数据电压。
161.如上所述,已经描述了本发明的实施方式;然而,本发明不限于上述实施方式。本领域技术人员可以在本发明的范围内容易地修改、添加或转换前述实施方式中的每个元素。可以将一个实施方式的配置的一部分替换为另一个实施方式的配置,或者可以将一个实施方式的配置并入到另一个实施方式的配置中。

技术特征:


1.一种显示装置,包括:多个像素;以及控制电路,所述控制电路被配置为控制所述多个像素的亮度,其中,所述多个像素中的每一个包括:发光元件;以及像素电路,所述像素电路被配置为控制所述发光元件的发光,其中,所述像素电路包括:驱动晶体管,所述驱动晶体管被配置为向所述发光元件供应电流;以及存储电容器,所述存储电容器被配置为存储用于控制要由所述驱动晶体管供应给所述发光元件的电流的电压,以及其中,所述控制电路被配置为:以预定方法确定由一个或多个视频帧指定的像素的亮度的统计量;基于所述统计量确定所述存储电容器对所述驱动晶体管施加阈值补偿的阈值补偿时段的长度;以及基于所述阈值补偿时段控制所述像素电路。2.根据权利要求1所述的显示装置,其中,所述控制电路包括:移位寄存器电路,所述移位寄存器电路被配置为串行输出选择信号以从所述多个像素中逐一选择像素行;脉冲宽度计算器;存储器;以及时序控制器,其中,所述选择信号的脉冲宽度限定所选像素行中所述阈值补偿时段的长度,其中,所述脉冲宽度计算器被配置为:基于所述统计量确定用于限定所述阈值补偿时段的所述选择信号的脉冲宽度;以及将指定所述脉冲宽度的数据存储到所述存储器中,其中,所述时序控制器被配置为:从所述存储器中检索指定所述脉冲宽度的所述数据;以及将具有由所述数据指定的所述脉冲宽度的起始脉冲信号发送到所述移位寄存器电路,以及其中,所述移位寄存器电路被配置为输出脉冲宽度等于所述起始脉冲信号的脉冲宽度的选择信号。3.根据权利要求1所述的显示装置,其中,所述控制电路包括:移位寄存器电路,所述移位寄存器电路被配置为串行输出选择信号以从所述多个像素中逐一选择像素行;时序控制器;微调控制器;以及微调宽度计算器,
其中,所述选择信号的脉冲宽度限定所选像素行中所述阈值补偿时段的长度,其中,所述时序控制器被配置为输出具有固定脉冲宽度的起始脉冲信号,其中,所述微调宽度计算器被配置为基于所述统计量确定微调宽度,其中,所述微调控制器被配置为将从所述时序控制器输出的所述起始脉冲信号的脉冲宽度微调所述微调宽度,以及其中,所述移位寄存器电路被配置为输出脉冲宽度等于微调后的脉冲宽度的选择信号。4.根据权利要求1所述的显示装置,其中,所述控制电路包括:移位寄存器电路,所述移位寄存器电路包括多个移位寄存器单元,所述多个移位寄存器单元连接成将第二选择信号串行输出到由所述多个像素组成的多个像素行;锁存电路,所述锁存电路包括锁存单元,每个锁存单元都与所述多个像素行之一相关联;选择器电路,所述选择器电路设置在所述锁存电路与所述移位寄存器电路之间;以及脉冲宽度计算器,其中,每个移位寄存器单元被配置为将第二选择信号输出到一个像素行、与所述一个像素行相关联的锁存单元的第一端子、和所述选择器电路,其中,所述脉冲宽度计算器被配置为将对应于所确定的所述阈值补偿时段的长度的选择器信号发送到所述选择器电路,其中,所述选择器电路被配置为将根据所述选择器信号选择的移位寄存器单元的输出输出到所述锁存单元的第二端子,其中,每个锁存单元被配置为将具有与所述第一端子和所述第二端子的输入相对应的脉冲宽度的第一选择信号输出到相关联的像素行,以及其中,所述第一选择信号的脉冲宽度限定由所述第一选择信号选择的像素行中的阈值补偿时段的长度。5.根据权利要求1所述的显示装置,其中,所述统计量是平均值、模式、最大值和最小值中的一者。6.根据权利要求1所述的显示装置,其中,所述控制电路被配置为根据所述阈值补偿时段的长度确定与各个发光强度水平相对应的数据电压。7.根据权利要求3所述的显示装置,其中,所述微调控制器包括第二锁存单元,其中,所述第二锁存单元包括第三端子和第四端子,其中,所述时序控制器被配置为将所述起始脉冲信号输出到所述第三端子,其中,所述微调宽度计算器被配置为将指定所述微调宽度的微调信号输出到所述第四端子,以及其中,所述第二锁存单元被配置为输出脉冲宽度被微调所述微调宽度的起始脉冲信号。8.一种显示装置的控制方法,所述显示装置包括多个像素,每个像素包括发光元件和被配置为控制所述发光元件的
发光的像素电路,所述像素电路包括:驱动晶体管,所述驱动晶体管被配置为向所述发光元件供应电流;以及存储电容器,所述存储电容器被配置为存储用于控制要由所述驱动晶体管供应给所述发光元件的电流的电压,并且所述控制方法包括:以预定方法确定由一个或多个视频帧指定的像素的亮度的统计量;基于所述统计量确定所述存储电容器对所述驱动晶体管施加阈值补偿的阈值补偿时段的长度;以及基于所述阈值补偿时段控制所述像素电路。9.根据权利要求8所述的控制方法,其中,所述显示装置包括存储器和移位寄存器电路,所述移位寄存器电路被配置为串行输出选择信号以从所述多个像素中逐一选择像素行,其中,所述选择信号的脉冲宽度限定所选像素行中所述阈值补偿时段的长度,其中,所述控制方法包括:基于所述统计量确定所述选择信号的脉冲宽度;将指定所述脉冲宽度的数据存储到所述存储器中;从所述存储器中检索指定所述脉冲宽度的所述数据;将具有由所述数据指定的所述脉冲宽度的起始脉冲信号发送到所述移位寄存器电路,以及从所述移位寄存器电路输出脉冲宽度等于所述起始脉冲信号的脉冲宽度的选择信号。10.根据权利要求8所述的控制方法,其中,所述显示装置包括移位寄存器电路,所述移位寄存器电路被配置为串行输出选择信号以从所述多个像素中逐一选择像素行,其中,所述选择信号的脉冲宽度限定所选像素行中所述阈值补偿时段的长度,其中,所述控制方法包括:输出具有固定脉冲宽度的起始脉冲信号,基于所述统计量确定微调宽度,将所述起始脉冲信号的脉冲宽度微调所述微调宽度,以及将具有微调后的脉冲宽度的起始脉冲信号输入到所述移位寄存器电路;以及从所述移位寄存器电路输出脉冲宽度等于所述微调后的脉冲宽度的所述选择信号。11.根据权利要求8所述的控制方法,其中,所述显示装置包括:移位寄存器电路,所述移位寄存器电路包括多个移位寄存器单元,所述多个移位寄存器单元连接成将第二选择信号串行输出到由所述多个像素组成的多个像素行;锁存电路,所述锁存电路包括锁存单元,每个锁存单元都与所述多个像素行之一相关联;选择器电路,所述选择器电路设置在所述锁存电路与所述移位寄存器电路之间;以及脉冲宽度计算器,其中,所述控制方法包括:
由每个移位寄存器单元将第二选择信号输出到一个像素行、与所述一个像素行相关联的锁存单元的第一端子、和所述选择器电路,由所述脉冲宽度计算器将对应于所确定的所述阈值补偿时段的长度的选择器信号发送到所述选择器电路,由所述选择器电路将根据所述选择器信号选择的移位寄存器单元的输出输出到所述锁存单元的第二端子,以及由每个锁存单元将具有与所述第一端子和所述第二端子的输入相对应的脉冲宽度的第一选择信号输出到相关联的像素行,以及其中,所述第一选择信号的脉冲宽度限定所述阈值补偿时段的长度。12.根据权利要求8所述的控制方法,其中,所述统计量是平均值、模式、最大值和最小值中的一者。13.根据权利要求8所述的控制方法,还包括:根据所述阈值补偿时段的长度确定与各个发光强度水平相对应的数据电压。

技术总结


本发明涉及显示装置及其控制方法。该显示装置包括:多个像素;以及控制电路,所述控制电路被配置为控制所述多个像素的亮度。所述多个像素中的每一个包括:发光元件;以及像素电路,所述像素电路被配置为控制所述发光元件的发光。所述像素电路包括:驱动晶体管,所述驱动晶体管被配置为向所述发光元件供应电流;以及存储电容器,所述存储电容器被配置为存储用于控制要由所述驱动晶体管供应给所述发光元件的电流的电压。所述控制电路被配置为:以预定方法确定由一个或多个视频帧指定的像素的亮度的统计量;基于所述统计量确定所述存储电容器对所述驱动晶体管施加阈值补偿的阈值补偿时段的长度;以及基于所述阈值补偿时段控制所述像素电路。像素电路。像素电路。


技术研发人员:

河内玄士朗 张如月

受保护的技术使用者:

武汉天马微电子有限公司

技术研发日:

2022.09.01

技术公布日:

2022/11/15

本文发布于:2024-09-25 13:22:47,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/1/41931.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:信号   所述   晶体管   脉冲
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议