一种微显示驱动系统的制作方法



1.本发明属于微显示技术领域。


背景技术:



2.随着微显示电路及其应用的快速发展,对微显示电路的分辨率、面积都提出了更高的要求;同时,由于不同厂家的显示面板存在响应差异性,微显示电路需具备可配可调节的功能。
3.微显示彩技术包含空间彩和时序彩;时序彩的优点是不使用彩滤光片,一个物理像素也就是实际的一个像素,有利于在同样尺寸的显示屏上实现更高的分辨率。与空间彩相比,使用时序彩的方法使分辨率提高到原来的3倍。
4.现有技术中微显示驱动的方式主要有三种:pwm(脉冲宽度调制)、pam(脉冲幅度调制)、pam与pwm相结合,具体如下:
5.pwm驱动技术在保持发光电流不变的情况下,通过控制发光电流流经发光器件的时间即发光时间来实现不同亮度,其优点在于发光器件的发光效率较高,显示均一性也好,但由于需要通过分频方式(在同一帧中不同的子场需要配置不同的发光时间)来控制显示时间,显示的分辨率越高,灰阶数也需要越多,输出的控制信号的频率也越高,如此将会导致该芯片也越难以支持这种驱动模式。
6.pam驱动技术通过控制电流大小实现不同亮度,其优点在于控制方式简单;缺点在于低灰阶即低电流时,发光器件的发光效率低,能耗较高,且小电流时发光器件的亮度均一性较差,容易出现麻点现象。
7.pam与pwm相结合的驱动技术通过pam控制电流大小实现灰阶转换,pwm为全局信号,通过增加或减小脉冲宽度(即发光器件的发光时间)来增强或减弱整体发光亮度。经检索,申请号cn202111545710.9的申请文件,公开了一种像素电路,其中,所述脉幅驱动模块通过q点与s点之间的压差控制流经驱动晶体管t2的电流大小,从而控制发光器件d1的亮度,此为pam驱动;所述脉宽驱动模块通过p点的上述初始电位的大小可控制发光器件d1的发光时间,此为pwm驱动。但是该方案的pam用于实现灰阶转换,pwm为全局信号,仅能增强或减弱整体发光强度,无法实现单像素彩,即无法实现微显示系统的时序彩。


技术实现要素:



8.发明目的:为了解决上述现有技术存在的问题,本发明提供了一种微显示驱动系统。
9.技术方案:本发明提供了一种微显示驱动系统,包括,基准电压产生模块,锁存、驱动模块以及像素阵列模块;所述锁存、驱动模块用于产生若干个有效数据和若干个无效数据,所述有效数据为高电平,无效数据为低电平或者有效数据为低电平,无效数据为高电平;并传送至像素阵列模块;所述基准电压产生模块用于产生基准电压vx;并传送至像素阵列模块;
10.所述像素阵列模块包括m*n个像素子模块,每个像素子模块结构相同均包括发光器件和与发光器件连接的x个调控电路,每个调控电路均包括相互连接的全局电流调控模块和比特位记忆单元;当全局调控电流源模块导通时,全局调控电流源模块通过调节 vx的幅值从而调节相应发光器件的波长;当一个像素子模块中比特位记忆单元均导通时,该像素子模块根据接收的任意一个有效数据的脉宽控制发光器件的持续发光时间。
11.进一步的,该系统还包括:高速接口模块,数据、地址处理模块,逻辑控制模块以及译码、选址模块;
12.所述高速接口模块用于接收地址以及数据信号,并将接收到的信号发送给数据、地址处理模块;
13.所述数据、地址处理模块产生n个地址信号addr和m个灰阶数据data;
14.所述逻辑控制模块用于产生移位信号sh,寄存器配置数据reg,第一选通信号sc,第二选通信号sl以及第三选通信号sd,并将移位信号sh以及第三选通信号sd传送至锁存、驱动模块,将寄存器配置数据reg以及第一选通信号sc传送至基准电压产生模块,将第二选通信号sl传送至像素阵列模块;所述第二选通信号sl用于控制全局电流调控模块的导通与关断;
15.所述锁存、驱动模块根据移位信号sh选择要锁存的灰阶数据,并根据锁存后的灰阶数据和第三选通信号sd产生若干个有效数据和若干无效数据;
16.所述译码、选址模块用于根据n个地址信号生成对应的选址信号scan,并将选址信号传送至像素阵列模块;第j个选址信号scanj控制像素子模块中第j行的所有比特位记忆单元的导通与关断;j=1,2,

,n;
17.所述基准电压产生模块根据寄存器配置数据reg以及第一选通信号sc产生基准电压vx。
18.进一步的,锁存、驱动模块包括m个锁存、驱动子模块;每个锁存、驱动子模块的结构相同均包括:移位寄存单元,数据锁存单元和数据通道单元;m个移位寄存单元依次连接,移位信号sh与第一个锁存、驱动子模块中的移位寄存单元连接;
19.移位寄存单元根据移位信号产生与移位信号对应的锁存信号latch,数据锁存单元根据锁存信号锁存对应的灰阶数据;
20.共有x个第三选通信号sd,m个数据选通单元均包括x个与门,第x个第三选通信号与每个数据选通单元的第x个与门的一个输入端连接,任意一个数据选通单元的第x 个与门的另外一个输入端连接相应数据锁存单元锁存的灰阶数据,该与门的输出端输出有效数据或无效数据至相应的像素子模块连接,x=1,2,

,x。
21.进一步的,像素阵列第i列中每个像素子模块的第x个比特位记忆单元与datai
x
连接,datai
x
表示第i个锁存、驱动子模块的输出的第x个有效数据或无效数据;i= 1,2,

,m;基准电压vx和第二选通信号sl均与所有的像素子模块中的全局调控电流源模块连接。
22.进一步的,第j行第i列的像素子模块中的第x个比特位记忆单元包括晶体管t1,晶体管t2,晶体管t3,晶体管t4,晶体管t5,晶体管t6以及晶体管t7;晶体管t2 和晶体管t3的栅极均连接选址信号scanj,晶体管t2的漏极连接数据datai
x
,晶体管 t3的漏极连接datai
x
的反相信号datai
x
_n;晶体管t2的源极连接晶体管t4和晶体管 t6的栅极,晶体管t3的源极连接晶体管t5和晶体管t7的栅极;所述晶体管t4的源极和晶体管t5的源极均连接电压信号
vdd;晶体管t4的漏极连接晶体管t6的漏极,晶体管t5的栅极以及晶体管t1的栅极;晶体管t6的源极和晶体管t7的源极均连接电压信号vss,所述晶体管t7的漏极连接晶体管t5的漏极;当晶体管t1为p型时,晶体管 t1的源极连接电压信号vdd,晶体管t1的漏极连接第j行第i列的像素子模块中的全局电流调控模块;当晶体管t1为n型时,晶体管t1的源极连接电压信号vss,漏极连接第j行第i列的像素子模块中的全局电流调控模块。
23.进一步的,所述全局电流调控模块包括晶体管t8和晶体管t9;当晶体管t8和晶体管t9为n型时,晶体管t8的栅极连接第二选通信号sl,漏极连接基准电压vx,源极连接晶体t9的栅极,晶体管t9的漏极连接比特位记忆单元,晶体管t9的源极连接发光器件;
24.当晶体管t8和晶体管t9为p型时,晶体管t8的栅极连接第二选通信号sl,源极连接基准电压vx,漏极连接晶体t9的栅极,晶体管t9的漏极连接比特位记忆单元,晶体管t9的源极连接发光器件。
25.进一步的,所述基准电压产生模块包括若干个dac模块,选通模块和缓冲驱动模块;所述dac模块的个数根据预设的寄存器配置数据reg的数量设定,一个dac模块接收一个寄存器配置数据;所述选通模块包括若干个开关,所述开关的数量根据dac 模块的数量设定,dac模块的输出连接对应的开关的一端,开关的另外一端连接缓冲驱动模块;所述选通模块接收第一选通信号sc,根据第一选通信号sc选择相应的dac 模块输出的电压,并将该电压输入至缓冲驱动模块,缓冲驱动模块输出基准电压。
26.进一步的,所述译码、选址模块包括n个译码、选址子模块,每个译码、选址子模块均为译码器。
27.进一步的,该系统还能够通过调节一个像素子模块收到的有效数据的个数再次调节该像素子模块中发光器件的波长。
28.有益效果:本发明提供的微显示驱动系统,其像素阵列模块中单像素包括全局电流调控模块、比特位记忆单元、发光器件,其中全局电流调控模块的电流大小可调节,用于锁定像素阵列模块中所有像素发光器件的电流值,即选择发光器件的波长;比特位记忆单元用于存储灰阶数据,实现脉宽的调制,将灰阶转换为发光器件持续发光的时间;工作原理为实际每帧刷新过程中,首先通过调节全局可控电流源的电流大小以选择发光器件的波长,再通过比特位记忆单元存储对应像素数据实现灰阶转换;像素阵列模块中单像素可实现分时彩化,实现了微显示系统的时序彩,减小了显示屏的面积,实现了更高的分辨率。
附图说明
29.图1为本发明的一种微显示驱动系统实施例一的系统框架图;
30.图2为本发明实施例一的锁存、驱动模块结构图;
31.图3为本发明实施例一的译码、选址模块结构图;
32.图4为本发明实施例一的像素阵列模块结构图;
33.图5为本发明实施例一的基准电压产生模块结构图;
34.图6为本发明实施例一的像素子模块结构图;
35.图7为本发明实施例一的比特位记忆单元结构图;
36.图8为本发明实施例一的全局电流调控模块的结构图;
37.图9为本发明实施例一的像素子模块电路示意图;
38.图10为本发明实施例一的发光器件波长1对应的像素子模块状态示意图;
39.图11为本发明实施例一的发光器件波长2对应的像素子模块状态示意图;
40.图12为本发明实施例一的发光器件波长3对应的像素子模块状态示意图;
41.图13为本发明的一种微显示驱动系统实施例二的系统框架图;
42.图14为本发明实施例二的像素阵列模块结构图;
43.图15为本发明实施例二的像素子模块结构图;
44.图16为本发明实施例二比特位记忆单元结构图;
45.图17为本发明实施例二的全局电流调控模块结构图;
46.图18为本发明实施例二的像素子模块电路示意图。
具体实施方式
47.构成本发明的一部分的附图用来提供对本发明的进一步理解,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。
48.为了对本专利做详细的阐述,下面以具体实施例来阐述。
49.实施例一
50.如图1所示,本发明提供的微显示驱动系统,包括高速接口模块11、数据地址处理模块12、逻辑控制模块13、基准电压产生模块14、锁存、驱动模块15、译码、选址模块16、像素阵列模块17。
51.高速接口模块11的输入端构成微显示系统的输入端,高速接口模块11的输出端耦接数据地址处理模块12的输入端,数据地址处理模块12的输出端耦接锁存、驱动模块 15以及译码、选址模块16的输入端,逻辑控制模块13的输出端耦接基准电压产生模块 14、锁存、驱动模块15以及像素阵列模块17的输入端,基准电压产生模块14的输出端耦接像素阵列模块17的输入端,锁存、驱动模块15以及译码、选址模块16的输出端耦接像素阵列模块17的输入端,像素阵列模块17的输出端构成微显示系统的输出端。
52.如图2所示,锁存、驱动模块15包括m个锁存驱动子模块151,各锁存驱动子模块151的输入端分别接收逻辑控制模块13输出的锁存信号sh和第三选通信号sd以及数据地址处理模块12输出的灰阶数据信号data(灰阶数据信号data有m个);各锁存驱动子模块151结构相同,各锁存驱动子模块151包括移位寄存单元1511、数据锁存单元1512和数据通道单元1513;m个移位寄存单元依次连接,第一个移位寄存单元1511 的输入端接收所述逻辑控制模块13输出的移位信号sh;移位寄存单元生成和移位信号 sh对应的锁存信号latch,数据锁存单元1512接收所述数据地址处理模块12输出的灰阶数据信号data,并根据对应的锁存信号latch锁存对应的灰阶数据。
53.本实施例共有x个第三选通信号sd,每个数据选通单元均包括x个与门,第x个第三选通信号与每个数据选通单元的第x个与门的一个输入端连接,第x个与门的另外一个输入端连接相应数据锁存单元锁存的灰阶数据,与门的输出端输出有效数据或无效数据,并传送至像素子模块,x=1,2,

,x。有效数据为高电平,无效数据为低电平或者有效数据为低电平,无效数据为高电平。图1中data1为第一个锁存、驱动子模块输出的数据组,该数据组包括有效数据和无效数据。datam为第m个锁存、驱动子模块输出的数据组,该数据组包括有
效数据和无效数据。
54.如图3所示,译码、选址模块16包括n个译码选址子模块161,译码选址子模块也既译码器,各译码选址子模块161的输入端分别接收数据地址处理模块12输出的地址信号addr;各译码选址子模块161结构相同,各译码选址子模块161由若干个与门构成,译码选址子模块161具有k个输入端,第j个译码选址子模块的第k个输入端连接第addr_j(k),addr_j(k)表示第j个addr信号的第k位;第j个译码选址子模块生成与第j个addr信号对应的选址信号scan_j。
55.如图4所示,像素阵列模块17包括m
×
n个像素子模块171,各像素子模块171的输入端分别接收锁存、驱动模块15输出的数据组、基准电压产生模块14输出的基准电压vx、译码、选址模块16输出的选址信号scan及逻辑控制模块13输出的电压选通信号sl;各像素子模块171结构相同,同一列的像素子模块171数据输入端依次耦接并接收对应锁存驱动子模块151所输出数据组,同一列的像素子模块171基准电压输入端依次耦接并接收基准电压产生模块14所输出的基准电压vx;同一行的像素子模块 171选址信号输入端依次耦接并接收对应译码选址子模块161所输出的选址信号 scan_j,同一行的像素子模块171基准电压选通信号输入端依次耦接并接收逻辑控制模块13所输出的基准电压第二选通信号sl,各像素子模块171的输出共同构成微显示系统的输出端。
56.如图5所示,基准电压产生模块14包括多个dac内核141(也既dac模块)、一个多选一选通单元142及一个dac buf单元143(也既缓冲驱动模块),各个dac内核141接收所述逻辑控制模块13传输的寄存器配置数据reg以调整对应的dac输出电压v1/v2/v3的幅值(如图3所示,本实施例中设有三个reg数据,则一个reg数据对应的一个dac内核,则三个dac内核输出电压v1/v2/v3的幅值),各dac内核 141的输出端耦接选通单元142的输入端,选通单元142根据输入的第一选通信号sc (由逻辑控制模块给出)选择对应的dac内核输的电压(在v1/v2/v3种进行选择),选通单元为多选一选通单元,选通单元142的输出端耦接dac buf单元143的输入端, dac buf单元143的输出端构成基准电压产生模块14的输出端,基准电压产生模块 14输出的基准电压vx为所有像素子模块所共用。基准电压产生模块输出的基准电压根据时序彩微显示系统的当前颜选择电压,不同的电压段分别对应不同的发光颜 (例如1-2v发光器件呈红,2-3v呈绿)。
57.如图6所示,像素子模块电路171包括发光器件和与发光器件连接的x个调控电路,每个调控电路均包括相互连接的全局电流调控模块1712和比特位记忆单元1711;像素阵列第i列中每个像素子模块的第x个比特位记忆单元包括接受数据datai
x
第一端子,接收选址信号的第二端子,接收第一电源电压vdd的第三端子及连接于第一节点n1 的第四端子;datai
x
表示第i个锁存、驱动子模块的第x个与门输出的有效数据或无效数据;i=1,2,

,m,x=1,2,

,x。
58.若干个全局电流调控模块1712,包括接收基准电压vx的第一端子、接收基准电压选通信号sl的第二端子、连接于第一节点n1的第三端子及连接于第二节点n2的第四端子。
59.发光器件,包括连接于第二节点n2的第一端子及接收第二电源电压vss的第二端子。
60.如图7所示,第j行第i列的像素子模块中的比特位记忆单元1711包含n型mos 管t2/t3/t6/t7,p型mos管t1/t4/t5,比特位记忆单元1711存储灰阶数据的具体过程是当译
码、选址模块16发送的选址信号scan为高,t2和t3导通,datai
x
以及datai
x
的反相信号datai
x
_n通过t2和t3进入存储器件t4、t5、t6、t7;当datai
x
进入比特位记忆单元1711后scan变成低电平,t2和t3断开,这时t4、t6组成的反相器和 t5、t7组成的反相器组成的存储单元就会把datai
x
和datai
x
_n保存在比特位记忆单元 1711内不会丢失;同时存储单元的输出作为t1的栅极端子控制信号,当存储单元的输出为低时,t1导通,第一电源电压vdd连接于第一节点n1。
61.如图8所示,全局可控电流源1712包含n型mos管t8和t9,全局电流调控模块1712实现调节电流的具体过程是当基准电压选通信号sl为高,t8导通,基准电压 vx连接至t9栅端,t9为压控电流源,通过调节基准电压vx的幅值调节输出电流的大小,t9的第一端子和第二端子分别连接于第一节点和第二节点。
62.如图9所示,为像素子模块的整体电路示意图;本实施例的工作原理为:通过第二选通信号sl控制全局电流调控模块的开关和导通,当导通时,全局调控电流源模块通过调节vx的幅值从而调节发光器件的波长;通过调节一个像素子模块收到的有效数据的个数再次调节该像素子模块中发光器件的波长(具体为:一个像素子模块收到多少个有效数据,则该像素子模块中就有多少个有效的调控的电路,从而控制了最终作用到发光器件上的总电流,从而进一步的调节发光器件的波长);第j个选址信号scanj控制第j 列像素子模块中的所有比特位记忆单元的开关与导通,当均导通时,该像素子模块根据接收的任意一个有效数据的脉宽控制发光器件的持续发光时间(本实施例中所有有效数据的脉宽均相同),从而实现了灰阶转换,实现了单像素分时彩化。
63.如图10所示,全局电流调控模块1712导通且基准电压vx调节至v1,v1控制该通路的输出电流大小;选址信号控制比特位记忆单元1711导通时,多组数据中仅第一组数据(datai1)有效,即仅第一通路中产生输出电流,从而最终选取发光器件的波长为1。
64.如图11所示,全局电流调控模块1712导通且基准电压vx调节至v2,v2控制该通路的输出电流大小;选址信号控制比特位记忆单元1711导通时,多组数据中仅第一、第二组数据(datai1、datai2)有效,即仅第一、第二通路中产生输出电流,从而最终选取发光器件的波长为2。
65.如图12所示,全局电流调控模块1712导通且基准电压vx调节至v3,v3控制该通路的输出电流大小;选址信号控制比特位记忆单元1711导通时,多组数据中所有数据(datai1至datai
x
)有效,即所有通路中产生输出电流,从而最终选取发光器件的波长为3。
66.实施例二
67.如图13所示,本发明提供的微显示驱动系统,包括高速接口模块21、数据地址处理模块22、逻辑控制模块23、基准电压产生模块24、锁存、驱动模块25、译码、选址模块26、像素阵列模块27。
68.高速接口模块21的输入端构成微显示系统的输入端,高速接口模块21的输出端耦接数据地址处理模块22的输入端,数据地址处理模块22的输出端耦接锁存、驱动模块 25以及译码、选址模块26的输入端,逻辑控制模块23的输出端耦接基准电压产生模块 24、锁存、驱动模块25以及像素阵列模块27的输入端,基准电压产生模块24的输出端耦接像素阵列模块27的输入端,锁存、驱动模块25以及译码、选址模块26的输出端耦接像素阵列模块27的输入端,像素阵列模块27的输出端构成微显示系统的输出端。
69.该实施例中锁存、驱动模块,译码、选址模块以及基准电压产生模块与实施例一中的结构相同。
70.如图14所示,像素阵列模块27包括m
×
n个像素子模块271,各像素子模块271 的输入端分别接收锁存、驱动模块25输出的数据组、基准电压产生模块4输出的基准电压vx、译码、选址模块26输出的选址信号scan及逻辑控制模块23输出的电压选通信号sl;各像素子模块271结构相同,同一行的像素子模块271数据输入端依次耦接并接收对应锁存驱动子模块251所输出的数据组,同一行的像素子模块271基准电压选通信号输入端依次耦接并接收逻辑控制模块23所输出的基准电压选通信号sl,同一列的像素子模块271基准电压输入端依次耦接并接收基准电压产生模块24所输出的基准电压vx,同一列的像素子模块271选址信号输入端依次耦接并接收对应译码选址子模块261所输出的选址信号scan_j,各像素子模块271的输出共同构成微显示系统的输出端。
71.如图15所示,像素子模块电路271包括发光器件和与发光器件连接的x个调控电路,每个调控电路均包括相互连接的全局电流调控模块2712和比特位记忆单元2711;
72.像素阵列第i列中每个像素子模块的第x个比特位记忆单元包括接受数据datai
x
第一端子,接收选址信号的第二端子,接收第一电源电压vdd的第三端子及连接于第一节点n1的第四端子。
73.每个全局电流调控模块2712,包括接收基准电压vx的第一端子、接收基准电压选通信号sl的第二端子、连接于第一节点n1的第三端子及连接于第二节点n2的第四端子。
74.发光器件,包括连接于第二节点n2的第一端子及接收第一电源电压vdd的第二端子。
75.如图16所示,比特位记忆单元2711包含n型mos管t1/t2/t3/t6/t7,p型mos 管t4/t5,比特位记忆单元2711存储灰阶数据的具体过程是当译码选址模块26发送的选址信号scan为高,t2和t3导通,datai
x
和datai
x
_n通过t2和t3进入存储器件 t4、t5、t6、t7;当数据信号进入比特位记忆单元2711后scan变成低电平,t2和 t3断开,这时t4、t6组成的反相器和t5、t7组成的反相器组成的存储单元就会把datai
x
和datai
x
_n保存在比特位记忆单元2711内不会丢失;同时存储单元的输出作为t1的栅极端子控制信号,当存储单元的输出为高时,t1导通,第二电源电压vss连接于第一节点n1。
76.如图17所示,全局电流调控模块2712包含p型mos管t8和t9,全局可控电流源2712实现调节电流的具体过程是当基准电压选通信号sl为低,t8导通,基准电压 vx连接至t9栅端,t9为压控电流源,通过调节基准电压vx的幅值调节输出电流的大小,t9的第一端子和第二端子分别连接于第一节点和第二节点。
77.如图18所示,像素子模块电路271可通过调节全局可控电流源2712的电流大小以及控制多组数据(datai1至datai
x
)中有效数据的个数选择发光器件的波长,再通过比特位记忆单元2711存储对应像素数据实现灰阶转换,实现了单像素分时彩化。
78.另外需要说明的是,在上述具体实施方式中所描述的各个具体技术特征,在不矛盾的情况下,可以通过任何合适的方式进行组合。为了避免不必要的重复,本发明对各种可能的组合方式不再另行说明。

技术特征:


1.一种微显示驱动系统,其特征在于:包括基准电压产生模块,锁存、驱动模块以及像素阵列模块;所述锁存、驱动模块用于产生若干个有效数据和若干个无效数据,所述有效数据为高电平,无效数据为低电平或者有效数据为低电平,无效数据为高电平;并传送至像素阵列模块;所述基准电压产生模块用于产生基准电压vx;并传送至像素阵列模块;所述像素阵列模块包括m*n个像素子模块,每个像素子模块结构相同均包括发光器件和与发光器件连接的x个调控电路,每个调控电路均包括相互连接的全局电流调控模块和比特位记忆单元;当全局调控电流源模块导通时,全局调控电流源模块通过调节vx的幅值从而调节相应发光器件的波长;当一个像素子模块中比特位记忆单元均导通时,该像素子模块根据接收的任意一个有效数据的脉宽控制发光器件的持续发光时间。2.根据权利要求1所述的一种微显示驱动系统,其特征在于:该系统还包括高速接口模块,数据、地址处理模块,逻辑控制模块以及译码、选址模块;所述高速接口模块用于接收地址以及数据信号,并将接收到的信号发送给数据、地址处理模块;所述数据、地址处理模块产生n个地址信号addr和m个灰阶数据data;所述逻辑控制模块用于产生移位信号sh,寄存器配置数据reg,第一选通信号sc,第二选通信号sl以及第三选通信号sd,并将移位信号sh以及第三选通信号sd传送至锁存、驱动模块,将寄存器配置数据reg以及第一选通信号sc传送至基准电压产生模块,将第二选通信号sl传送至像素阵列模块;所述第二选通信号sl用于控制全局电流调控模块的导通与关断;所述锁存、驱动模块根据移位信号sh选择要锁存的灰阶数据,并根据锁存后的灰阶数据和第三选通信号sd产生若干个有效数据和若干无效数据;所述译码、选址模块用于根据n个地址信号生成对应的选址信号scan,并将选址信号传送至像素阵列模块;第j个选址信号scan
j
控制像素子模块中第j行的所有比特位记忆单元的导通与关断;j=1,2,

,n;所述基准电压产生模块根据寄存器配置数据reg以及第一选通信号sc产生基准电压vx。3.根据权利要求2所述的一种微显示驱动系统,其特征在于:锁存、驱动模块包括m个锁存、驱动子模块;每个锁存、驱动子模块的结构相同均包括:移位寄存单元,数据锁存单元和数据通道单元;m个移位寄存单元依次连接,移位信号sh与第一个锁存、驱动子模块中的移位寄存单元连接;移位寄存单元根据移位信号产生与移位信号对应的锁存信号latch,数据锁存单元根据锁存信号锁存对应的灰阶数据;共有x个第三选通信号sd,m个数据选通单元均包括x个与门,第x个第三选通信号与每个数据选通单元的第x个与门的一个输入端连接,任意一个数据选通单元的第x个与门的另外一个输入端连接相应数据锁存单元锁存的灰阶数据,该与门的输出端输出有效数据或无效数据至相应的像素子模块连接,x=1,2,

,x。4.根据权利要求3所述的一种微显示驱动系统,其特征在于:像素阵列第i列中每个像素子模块的第x个比特位记忆单元与datai
x
连接,datai
x
表示第i个锁存、驱动子模块的输出的第x个有效数据或无效数据;i=1,2,

,m;基准电压vx和第二选通信号sl均与所有的像
素子模块中的全局调控电流源模块连接。5.根据权利要求4所述的一种微显示驱动系统,其特征在于:第j行第i列的像素子模块中的第x个比特位记忆单元包括晶体管t1,晶体管t2,晶体管t3,晶体管t4,晶体管t5,晶体管t6以及晶体管t7;晶体管t2和晶体管t3的栅极均连接选址信号scan
j
,晶体管t2的漏极连接数据datai
x
,晶体管t3的漏极连接datai
x
的反相信号datai
x
_n;晶体管t2的源极连接晶体管t4和晶体管t6的栅极,晶体管t3的源极连接晶体管t5和晶体管t7的栅极;所述晶体管t4的源极和晶体管t5的源极均连接电压信号vdd;晶体管t4的漏极连接晶体管t6的漏极,晶体管t5的栅极以及晶体管t1的栅极;晶体管t6的源极和晶体管t7的源极均连接电压信号vss,所述晶体管t7的漏极连接晶体管t5的漏极;当晶体管t1为p型时,晶体管t1的源极连接电压信号vdd,晶体管t1的漏极连接第j行第i列的像素子模块中的全局电流调控模块;当晶体管t1为n型时,晶体管t1的源极连接电压信号vss,漏极连接第j行第i列的像素子模块中的全局电流调控模块。6.根据权利要求2所述的一种微显示驱动系统,其特征在于:所述全局电流调控模块包括晶体管t8和晶体管t9;当晶体管t8和晶体管t9为n型时,晶体管t8的栅极连接第二选通信号sl,漏极连接基准电压vx,源极连接晶体t9的栅极,晶体管t9的漏极连接比特位记忆单元,晶体管t9的源极连接发光器件;当晶体管t8和晶体管t9为p型时,晶体管t8的栅极连接第二选通信号sl,源极连接基准电压vx,漏极连接晶体t9的栅极,晶体管t9的漏极连接比特位记忆单元,晶体管t9的源极连接发光器件。7.根据权利要求2所述的一种微显示驱动系统,其特征在于:所述基准电压产生模块包括若干个dac模块,选通模块和缓冲驱动模块;所述dac模块的个数根据预设的寄存器配置数据reg的数量设定,一个dac模块接收一个寄存器配置数据;所述选通模块包括若干个开关,所述开关的数量根据dac模块的数量设定,dac模块的输出连接对应的开关的一端,开关的另外一端连接缓冲驱动模块;所述选通模块接收第一选通信号sc,根据第一选通信号sc选择相应的dac模块输出的电压,并将该电压输入至缓冲驱动模块,缓冲驱动模块输出基准电压。8.根据权利要求1所述的一种微显示驱动系统,其特征在于:所述译码、选址模块包括n个译码、选址子模块,每个译码、选址子模块均为译码器。9.根据权利要求1所述的一种微显示驱动系统,其特征在于:该系统还能够通过调节一个像素子模块收到的有效数据的个数再次调节该像素子模块中发光器件的波长。

技术总结


本发明公开了一种微显示驱动系统,包括基准电压产生模块,锁存、驱动模块以及像素阵列模块;锁存、驱动模块产生若干个有效数据和若干个无效数据;基准电压产生模块产生基准电压VX;像素阵列模块包括m*n个像素子模块,每个像素子模块结构相同均包括发光器件和与发光器件连接的X个调控电路,每个调控电路均包括相互连接的全局电流调控模块和比特位记忆单元;当全局调控电流源模块导通时,全局调控电流源模块通过调节VX的幅值从而调节相应发光器件的波长;当一个像素子模块中比特位记忆单元均导通时,该像素子模块根据接收的任意一个有效数据的脉宽控制发光器件的持续发光时间。本发明减小了显示屏的面积,实现了更高的分辨率。实现了更高的分辨率。实现了更高的分辨率。


技术研发人员:

陈弈星 张存德 于钦杭

受保护的技术使用者:

南京芯视元电子有限公司

技术研发日:

2022.08.19

技术公布日:

2022/11/8

本文发布于:2024-09-24 16:31:03,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/1/38464.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:模块   晶体管   数据   像素
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议