射频电路设计的常见问题及五大经验总结

射频电路设计由于在理论上还有很多不确定性,因此常被形容为一种黑艺术,但这个 观点只有部分正确,RF电路板设计也有许多可以遵循的准则和不应该被忽视的法则。
不过,在实际设计时,真正实用的技巧是当这些准则和法则因各种设计约束而无法准确 地实施时如何对它们进行折衷处理。当然,有许多重要的RF设计课题值得讨论,包括阻抗 和阻抗匹配、绝缘层材料和层叠板以及波长和驻波等,在全面掌握各类设计原则前提下的仔 细规划是一次性成功设计的保证。
RF电路设计的常见问题
1数字电路模块和模拟电路模块之间的干扰
如果模拟电路(射频)和数字电路单独工作,可能各自工作良好。但是,一旦将二者放在 同一块电路板上,使用同一个电源一起工作,整个系统很可能就不稳定。这主要是因为数字 信号频繁地在地和正电源(>3 V)之间摆动,而且周期特别短,常常是纳秒级的。由于较大的 振幅和较短的切换时间。使得这些数字信号包含大量且独立于切换频率的高频成分。在模拟 部分,从无线调谐回路传到无线设备接收部分的信号一般小于巾V。因此数字信号与射频信 号
之间的差别会达到120 dB茶油精。显然.如果不能使数字信号与射频信号很好地分离。微弱的 射频信号可能遭到破坏,这样一来,无线设备工作性能就会恶化,甚至完全不能工作。
2、供电电源的噪声干扰
射频电路对于电源噪声相当敏感尤其是对毛刺电压和其他高频谐波。微控制器会在每 个内部时钟周期内短时间突然吸人大部分电流这是由于现代微控制器都采用CMOS工艺制 造。因此。假设一个微控制器以1MHz的内部时钟频率运行,它将以此频率从电源提取电流。 如果不采取合适的电源去耦.必将引起电源线上的电压毛刺。如果这些电压毛刺到达电路 RF部分的电源引脚,严重时可能导致工作失效。
3、不合理的地线
如果RF电路的地线处理不当可能产生一些奇怪的现象。对于数字电路设计即使没有 地线层大多数数字电路功能也表现良好。而在RF频段,即使一根很短的地线也会如电感 器一样作用。粗略地计算每毫米长度的电感量约为1 nH,433 MHz10 toni PCB线路的感 抗约27Q。如果不采用地线层,大多数地线将会较长,电路将无法具有设计的特性。
4、天线对其他模拟电路部分的辐射干扰
PCB电路设计中,板上通常还有其他模拟电路。例如,许多电路上都有模,数转换 (ADC)或数/模转换器(DAC)。射频发送器的天线发出的高频信号可能会到达ADC的模拟 淙攵恕区蛭 魏蔚缏废呗范伎赡苋缣煜咭谎3.龌蚪邮静F信号。如果ADC输入端的处理不 合理,RF信号可能在ADC输入的ESD二极管内自激。从而引起ADC偏差。
一、射频电路布局原则
在设计RF布局时必须优先满足以下几个总原则:
(1)尽可能地把高功率RF放大器(HPA)和低噪音放大器(LNA)隔离开来,简单地说,就 是让高功率RF发射电路远离低功率RF接收电路;
(2)确保PCB板上高功率区至少有一整块地,最好上面没有过孔,当然,铜箔面积越大 越好;
(3)电路和电源去耦同样也极为重要;
(4)RF输出通常需要远离RF输入;
(5)敏感的模拟信号应该尽可能远离高速数字信号和RF信; 二、物理分区、电气分区设计分区
可以分解为物理分区和电气分区。物理分区主要涉及元器件布局、朝向和屏蔽等问题; 电气分区可以继续分解为电源分配、RF走线、敏感电路和信号以及接地等的分区。
1、我们讨论物理分区问题。
琴谱架
元器件布局是实现一个优秀RF设计的关键,最有效的技术是首先固定位于RF路径上 的元器件,并调整其朝向以将RF路径的长度减到最小,使输入远离输出,并尽可能远地分 离高功率电路和低功率电路。
最有效的电路板堆叠方法是将主接地面(主地)安排在表层下的第二层,并尽可能将 RF线走在表层上。将RF路径上的过孔尺寸减到最小不仅可以减少路径电感,而且还可以 减少主地上的虚焊点,并可减少RF能量泄漏到层叠板内其他区域的机会。在物理空间上, 像多级放大器这样的线性电路通常足以将多个叶轮加工RF区之间相互隔离开来,但是双工器、混频 器
和中频放大器/混频器总是有多个RF/IF信号相互干扰,因此必须小心地将这一影响减至U 最小。
2RFIF走线应尽可能走十字交叉,并尽可能在它们之间隔一块地。
正确的RF路径对整块PCB板的性能而言非常重要,这也就是为什么元器件布局通常 在手机PCB板设计中占大部分时间的原因。在手机PCB板设计上,通常可以将低噪音放 大器电路放在PCB板的某一面,而高功率放大器放在另一面,并最终通过双工器把它们在 同一面上连接到RF端和基带处理器端的天线上。需要一些技巧来确保直通过孔不会把RF 能量从板的一面传递到另一面,常用的技术是在两面都使用盲孔。可以通过将直通过孔安排 在PCB板两面都不受RF干扰的区域来将直通过孔的不利影响减到最小。
有时不太可能在多个电路块之间保证足够的隔离,在这种情况下就必须考虑采用金属屏 蔽罩将射频能量屏蔽在RF区域内,金属屏蔽罩必须焊在地上,必须与元器件保持一个适当 距离,因此需要占用宝贵的PCB板空间。尽可能保证屏蔽罩的完整非常重要,进入金属屏 蔽罩的数字信号线应该尽可能走内层,而且最好走线层的下面一层PCB是地层。RF信号 线可以从金属屏蔽罩底部的小缺口和地缺口处的布线层上走出去,不过缺口处周围要尽可
能 地多布一些地,不同层上的地可通过多个过孔连在一起。
3、恰当和有效的芯片电源去耦也非常重要。
许多集成了线性线路的RF芯片对电源的噪音非常敏感,通常每个芯片都需要采用高达 四个电容和一个隔离电感来确保滤除所有的电源噪音。一块集成电路或放大器常常带有一个 开漏极输出,因此需要一个上拉电感来提供一个高阻抗RF负载和一个低阻抗直流电源,同 样的原则也适用于对这一电感端的电源进行去耦。
nfj防静电不发火有些芯片需要多个电源才能工作,因此你可能需要两到三套电容和电感来分别对它们进 行去耦处理,电感极少并行靠在一起,因为这将形成一个空芯变压器并相互感应产生干扰信 号,因此它们之间的距离至少要相当于其中一个器件的高度,或者成直角排列以将其互感减 到最小。
4、电气分区原则大体上与物理分区相同,但还包含一些其它因素。
手机的某些部分采用不同工作电压,并借助软件对其进行控制,以延长电池工作寿命。 这意味着手机需要运行多种电源,而这给隔离带来了更多的问题。
电源通常从连接器引入,并立即进行去耦处理以滤除任何来自线路板外部的噪声,然后 再经过一组开关或稳压器之后对其进行分配。手机PCB板上大多数电路的直流电流都相当 小,因此走线宽度通常不是问题,不过,必须为高功率放大器的电源单独走一条尽可能宽的 大电流线,以将传输压降减到最低。为了避免太多电流损耗,需要采用多个过孔来将电流从 某一层传递到另一层。此外,如果不能在高功率放大器的电源引脚端对它进行充分的去耦, 那么高功率噪声将会辐射到整块板上,并带来各种各样的问题。
高功率放大器的接地相当关键,并经常需要为其设计一个金属屏蔽罩。在大多数情况下, 同样关键的是确保RF输出远离RF输入。这也适用于放大器、缓冲器和滤波器。在最坏情 况下,如果放大器和缓冲器的输出以适当的相位和振幅反馈到它们的输入端,那么它们就有 可能产生自激振荡。在最好情况下,它们将能在任何温度和电压条件下稳定地工作。 实际上,它们可能会变得不稳定,并将噪音和互调信号添加到RF信号上。如果射频信号线 不得不从滤波器的输入端绕回输出端,这可能会严重损害滤波器的带通特性。为了使输入和 输出得到良好的隔离,首先必须在滤波器周围布一圈地,其次滤波器下层区域也要布一块地, 并与围绕滤波器的主地连接起来。把需要穿过滤波器的信号线尽可能远离滤波器引脚也是个 好方法。
此外,整块板上各个地方的接地都要十分小心,否则会在引入一条耦合通道。有时可以 选择走单端或平衡RF信号线,有关交叉干扰和EMC/EMI的原则在这里同样适用。平衡 RF信号线如果走线正确的话,可以减少噪声和交叉干扰,但是它们的阻抗通常比较高,而 且要保持一个合理的线宽以得到一个匹配信号源、走线和负载的阻抗,实际布线可能会有一 些困难。缓冲器可以用来提高隔离效果,因为它可把同一个信号分为两个部分,并用于驱动 不同的电路,特别是本振可能需要缓冲器来驱动多个混频器。
当混频器在RF频率处到达共模隔离状态时,它将无法正常工作。缓冲器可以很好地隔 离不同频率处的阻抗变化,从而电路之间不会相互干扰。缓冲器对设计的帮助很大,它们可 以紧跟在需要被驱动电路的后面,从而使高功率输出走线非常短,由于缓冲器的输入信号电 平比较低,因此它们不易对板上的其它电路造成干扰。压控振荡器(VCO)可将变化的电 压转换为变化的频率,这一特性被用于高速频道切换,但它们同样也将控制电压上的微量噪 声转换为微小的频率变化,而这就给RF信号增加了噪声。
5、要保证不增加噪声必须从以下几个方面考虑:
首先,控制线的期望频宽范围可能从DC直到2MHz,而通过滤波来去掉这么宽频带的 噪声
几乎是不可能的;其次,VCO控制线通常是一个控制频率的反馈回路的一部分,它在 很多地方都有可能引入噪声,因此必须非常小心处理VCO控制线。要确保RF走线下层的 地是实心的,而且所有的元器件都牢固地连到主地上,并与其它可能带来噪声的走线隔离开 来。
此外,要确保VCO的电源已得到充分去耦,由于VCORF输出往往是一个相对较 高的电平,VCO输出信号很容易干扰其它电路,因此必须对VCO加以特别注意。事实上, VCO往往布放在RF区域的末端,有时它还需要一个金属屏蔽罩。谐振电路(一个用于发 射机,另一个用于接收机)与VCO有关,但也有它自己的特点。简单地讲,谐振电路是一 个带有容性二极管的并行谐振电路,它有助于设置VCO工作频率和将语音或数据调制到 RF信号上。所有VCO的设计原则同样适用于谐振电路。由于谐振电路含有数量相当多的 元器件、板上分布区域较宽以及通常运行在一个很高的RF频率下,因此谐振电路通常对噪 声非常敏感。
信号通常排列在芯片的相邻脚上,但这些信号引脚又需要与相对较大的电感和电容配合 才能工作,这反过来要求这些电感和电容的位置必须靠得很近,并连回到一个对噪声很敏感 的控制环路上。要做到这点是不容易的。
自动增益控制(AGC)放大器同样是一个容易出问题的地方,不管是发射还是接收电 路都会有AGC放大器。AGC放大器通常能有效地滤掉噪声,不过由于手机具备处理发射 和接收信号强度快速变化的能力,因此要求电缆防盗AGC电路有一个相当宽的带宽,而这使某些关 键电路上的AGC放大器很容易引入噪声。设计AGC线路必须遵守良好的模拟电路设计技 术,而这跟很短的运放输入引脚和很短的反馈路径有关,这两处都必须远离RFIF或高速 数字信号走线。
同样,良好的接地也必不可少,而且芯片的电源必须得到良好的去耦。如果必须要在输入或 输出端走一根长线,那么最好是在输出端,通常输出端的阻抗要低得多,而且也不容易感应 噪声。通常信号电平越高,就越容易把噪声引入到其它电路。在所有PCB设计中,尽可能 将数字电路远离模拟电路是一条总的原则,它同样也适用于RF PCB设计。公共模拟地和 用于屏蔽和隔开信号线的地通常是同等重要的,因此在设计早期阶段,仔细的计划、考虑周 全的元器件布局和彻底的布局*估都非常重要,同样应使RF线路远离模拟线路和一些很关 键的数字信号,所有的RF走线、焊盘和元件周围应尽可能多填接地铜皮,并尽可能与主地 相连。如果RF核桃包装走线必须穿过信号线,那么尽量在它们之间沿着RF走线布一层与主地相连 的地。如果不可能的话,一定要保证它们是十字交叉的,这可将容性耦合减到最
小,同时尽 可能在每根RF走线周围多布一些地,并把它们连到主地。

本文发布于:2024-09-23 16:19:04,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/1/307207.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:电路   设计   需要   电源   可能   信号
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议