数字电路与逻辑设计阶段练习二

第二阶段练习题 
一、填空题
1.若一个逻辑电路,其任一时刻的输出仅取决于该时刻    输入变量    取值的组合,而与电路以前的    状态    静电纺丝装置无关,则该逻辑电路就称为组合逻辑电路。
2.若组合逻辑电路中有n个输入(X1,X2saba-018,…,Xn)和m个输出(Z1,Z2,…,Z双层帐篷m),则该电路的输入共有  2n      种可能的组合状态,并可用  m    个逻辑函数来加以描述。
3.组合逻辑电路的分析,实质上是由逻辑电路入手写出各个输出端的  逻辑图      ,最终转换成函数的    真值表    形式的过程。
4.列出正确的真值表是组合逻辑电路设计的基础。只有先弄清哪些因素是  输入    变量、哪些因素是  输出    变量,以及它们之间的逻辑关系,才能列出正确的真值表。
5.A、B为两个1位二进制数,某电路的逻辑表达式为:=打印胶片= ,该电路具有判断这两个1位二进制数的大小的逻辑功能,即A>B时,= 10 ;A<B时,=  01    ;A = B时,=  00   
6.将含有特定意义的数字或符号信息,转换成相应的若干位  二进制      的过程称为编码,具有编码功能的组合逻辑电路称为    编码器     电容器串联。
7.将每一个代码译为一个特定的输出信号表示它原来所代表的信息称为  译码    过程,它是  编码     逆过程。
8.二进制译码器的每一组输入组合对应一个输出端,所以输入n位二进制代码的译码器,必然有  2n    个输出端。如三位输入的译码器,就有  8      个输出端。
9.译码器还可用于实现函数发生器。译码器的每个输出都唯一地对应输入变量的一种组合,即对应由输入变量构成的一个  最小项      ,利用译码器的输出,再配合具有逻辑      功能的门电路,就可以实现任何组合逻辑函数。
数字光纤直放站10.数据选择器是        个输入数据对      个输出端的逻辑电路。

本文发布于:2024-09-22 17:17:29,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/1/151186.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:组合   逻辑电路   输出   输入   译码器   称为
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议