带通滤波器电路图大全(三款带通滤波器电路设计原理图详解)

带通滤波器电路图⼤全(三款带通滤波器电路设计原理图详
火花塞中心电极解)
带通滤波器电路图设计(⼀)
传统的带通滤波器设计⽅法中涉及了很多复杂的理论分析和计算。针对上述缺点,介绍⼀种使⽤EDA软件进⾏带通滤波器的设计⽅案,详细阐述了使⽤FilterPro软件进⾏有源带通滤波器电路的设计步骤,然后给出了在Proteus中对所设计的滤波器进⾏仿真分析和测试的⽅法。测试结果表明,使⽤该⽅法设计的带通滤波器具有性能稳定。设计难度⼩等优点,也为滤波器的设计提供了⼀个新的思路。
带通滤波器是⼀种仅允许特定频率通过,同时对其余频率的信号进⾏有效抑制的电路。由于它对信号具有选择性,故⽽被⼴泛地应⽤现在电⼦设计中。但是,带通滤波器的种类繁多,各个类型的设计差异也很⼤,这就导致了在传统滤波器的设计⽅法中不可避免地要进⾏⼤量的理论计算与分析,不但损失了宝贵的时间,同时也提升了电路的设计门槛。为了解决上述弊端,本⽂介绍了⼀种使⽤FilterPro和Proteus相结合的有源带通滤波器的设计⽅案,随着EDA技术的不断发展,这种⽅法的优势也将越来越明显。
图1  使⽤理想运放的带通滤波器
电路原理图如图1所⽰。然后可在Proteus中搭建电路进⾏仿真分析,前⾯已经提到,FilterPro⽣成的滤
波器中的运放使⽤的理想运放模型,所以仿真时需要先⽤理想运放进⾏分析,然后再进⾏替换。
集飞行器图2  实际搭建的滤波器电路
设计中运放选择产品典型的通⽤双放LM358,LM358⾥⾯包括两个⾼增益、独⽴的、内部频率补偿的双运放,适⽤于电压范围很宽的单电源,⽽且也适⽤于双电源⼯作⽅式,特点⽅⾯具有低输⼊偏置电流、低输⼊失调电压和失调电流,它的共模输⼊电压范围较宽,差模输⼊电压范围等于电源电压范围,单电源供电电压3-32V,双电源供电±1.5-±16V,单位增益带宽为1MHz,适⽤于⼀般的带通滤波器的设计,同时具有低功耗的功能,对于设计阶数相对⾼⼀些的带通滤波器的话,可以选⽤的四运放LM324,其性能与LM358⼤体相同,应⽤起来节省空间。对于运放的要求此设计不是特别⾼,只要运放的频率满⾜低通的截⽌频率即可,如果精确度要求⾼的话那么⾸先运放的供电电压要⾜够稳定,或者选择精密运放,如TLC274A,否则通⽤的即可,例如推荐的LM224四运放。
巴特沃斯带通滤波器幅频响应在通带中具有最平幅度特性,但是从通带到阻带衰减较慢,如果对于过渡带要求稍⾼,可以增加阶数来实现,否则改选⽤切⽐雪夫滤波电路。
下⾯讨论设计两种带通滤波器,其⼀为⼆阶低通滤波器和⼆阶⾼通滤波器组成的四阶带通滤波器,如下图:甲醇制氢
图 3  四阶带通滤波器
参数选择与计算:
对于低通滤波器的设计,电容⼀般选取1000pF,对于⾼通滤波器的设计,电容⼀般选取0.1uF,然后根据公式R=1/2Πfc计算得出与电容相组合的电阻值,即得到此图中R2、R6和R7,为了消除运放的失调电流造成的误差,尽量是运放同相输⼊端与反向输⼊端对地的直流电阻基本相等,同时巴特沃斯滤波器阶数与增益有⼀定的关系(见表1),根据这两个条件可以列出两个等式:
30=R4*R5/(R4+R5),R5=R4(A-1),36=R8*R9/(R8+R9),R8=R9(A-1)由此可以解出R4、R5、R8、R9,原则是根据现实情况稍调整电阻值保持在⼀定限度内即可,不要相差太⼤,注意频率不要超过运放的标定频率。
表1巴特沃斯低通、⾼通电路阶数与增益的关系
其⼆是⼆阶有源带通滤波器,只⽤⼀个放⼤区间,如下图:
铍铜图4  ⼆阶带通滤波器
带通滤波器电路图设计(⼆)
由图(1)所⽰带通滤波电路的幅频响应与⾼通、低通滤波电路的幅频响应进⾏⽐较,不难发现低通
环保材料服装
与⾼通滤波电路相串联如图(2),可以构成带通滤波电路,条件是低通滤波电路的截⽌⾓频率WH⼤于⾼通电路的截⽌⾓频率WL,两者覆盖的通带就提供了⼀个带通响应。
这是⼀个通带频率范围为100HZ-10KHZ的带通滤波电路,在通带内我们设计为单位增益。根据题意,在频率低端f=10HZ时,幅频响应⾄少衰减26dB。在频率⾼端f=100KHZ时,幅频响应要求衰减不⼩于16dB。因此可以选择⼀个⼆阶⾼通滤波电路的截⽌频率
fH=10KHZ,⼀个⼆阶低通滤波电路的fL=100HZ,有源器件仍选择运放LF142,将这两个滤波电路串联如图所⽰,就构成了所要求的带通滤波电路。
由巴特沃斯低通、⾼通电路阶数n与增益的关系知Avf1=1.586,因此,由两级串联的带通滤波电路的通带电压增益
(Avf1)2=(1.586)2=2.515,由于所需要的通带增益为0dB,因此在低通滤波器输⼊部分加了⼀个由电阻R1、R2组成的分压器。元件参数的选择和计算
在选⽤元件时,应当考虑元件参数误差对传递函数带来的影响。现规定选择电阻值的容差为1%,电容值的容差为5%。由于每⼀电路包含若⼲电阻器和两个电容器,预计实际截⽌频率可能存在较⼤的误差(也许是+10%)。为确保在100Hz和10kHz处的衰减不⼤于3dB.现以额定截⽌频率90Hz和1kHz进⾏设计。
前已指出,在运放电路中的电阻不宜选择过⼤或较⼩。⼀般为⼏千欧⾄⼏⼗千欧较合适。因此,选择低通级电路的电容值为1000pF,⾼通级电路的电容值为0.1μF,然后由式RCWC1 可计算出精确的电阻值。
对于低通级由于已知c=1000pF和fh=11kHz,由式RCWC1 算得R3=14.47kΩ,先选择标准电阻值R3=14.0kΩ。对于⾼通级可做同样的计算。由于已知C=0.1μF和fL=90Hz,可求出R7=R8≈18kΩ。
考虑到已知Avf1=1.586,同时尽量要使运放同相输⼊端和反相输⼊端对地的直流电阻基本相等,现选择R5=68k,R10=82k,由此可算出R4=(Avf1-1)R5≈39.8k,R9=(Avf1-1)R10≈48k,其容差为1%。
设计完成的电路如图所⽰。信号源vI通过R1和R2进⾏衰减,它的戴维宁电阻是R1和R2的并联值,这个电阻应当等于低通级电阻
R3(=14k)。因此,有
锁紧螺栓由于整个滤波电路通带增益是电压分压器⽐值和滤波器部分增益的乘积,且应等于单位增益,
联解式和,并选择容差为1%的额定电阻值,得R1=35.7kΩ和R2=23.2kΩ。
带通滤波器电路图设计(三)
实⽤的带通滤波器电路原理图
该电路在负反馈⽀路上是⼀个带阻滤波齐器,以使其只允许通过被反馈⽀路阻断的频率信号。

本文发布于:2024-09-21 16:35:10,感谢您对本站的认可!

本文链接:https://www.17tex.com/tex/1/125113.html

版权声明:本站内容均来自互联网,仅供演示用,请勿用于商业和其他非法用途。如果侵犯了您的权益请与我们联系,我们将在24小时内删除。

标签:电路   设计   带通   频率   运放   增益
留言与评论(共有 0 条评论)
   
验证码:
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议