首页 > TAG信息列表 > 网表
  • 利用多裸片结构FPGA布局结果的网表分割方法
    (19)中华人民共和国国家知识产权局(12)发明专利说明书(10)申请公布号 CN 113128151 A(43)申请公布日 2021.07.16(21)申请号 CN202110429194.7(22)申请日 2021.04.21(71)申请人 无锡中微亿芯有限公司    地址 214000 江苏省无锡市建筑西路777号B1幢2层(72)发明人 虞健 王新晨 董志丹 李卿 刘双
    时间:2024-01-27  热度:15℃
  • 一种基于RTL网表的有限状态机识别及提取方法[发明专利]
    (19)中华人民共和国国家知识产权局(12)发明专利申请(10)申请公布号 (43)申请公布日 (21)申请号 202010938370.5(22)申请日 2020.09.09(71)申请人 湖南泛联新安信息科技有限 410000 湖南省长沙市开福区伍家岭街道栖凤路486号凯乐微谷商务中心1栋B座17层(72)发明人 黄子桓 魏书宁 李立 冯元辉 (74)专利代理机构 长沙市护航专利代理事
    时间:2024-01-24  热度:20℃
  • 可定制逻辑器件版图和网表的自动生成方法[发明专利]
    专利名称:可定制逻辑器件版图和网表的自动生成方法专利类型:发明专利发明人:柯艺骏,黄志洪,陈柱佳,高同强,唐林怀,赵思琦,杨海钢申请号:CN201810286588.X申请日:20180402公开号:CN108509725A公开日:20180907专利内容由知识产权出版社提供摘要:本发明公开了一种可定制逻辑器件版图和网表的自动生成方法,包括:版图生成方法,包含:对子模块版图资源进行处理,将GDS
    时间:2024-02-27  热度:4℃
  • Formality使用指南
    禁止scan和jtag功能生物技术的应用    20运行match    21Verify    21说    明 水源地保护工程 FiFo的Tutorial目录下包含以下几个子目录:智能行车电脑Rtl: fifo的RTL源代码;包含fifo.v, gray_counter.v, push_ctrl.v, gra
    时间:2023-08-29  热度:12℃
  • 微电子所-使用Assura++Calibre做后仿
    使用Assura / Calibre做后仿偏振模散Zhang Jian◎MCMG IMECAS在寄生参数提取之后后仿的方式很多,至少有两种。比如Assura, 可以在寄生提取后通过建立config文件的方式来确定是对schematic还是av_extracted仿真。这种方式较为简单易行,对于Calibre,也有类似的方式,只需要把寄生提取的输出文件的格式选为CalibreView(该方法我没有
    时间:2023-08-26  热度:15℃
  • Calibre xRC的使用
    Calibre xRC 的使用1.版图中的寄生参数在使用Calibre xRC提取寄生参数之前,先介绍一下电路中的寄生参数。一般来讲,寄生参数有寄生电阻、寄生电容、寄生电感等,其中寄生电阻和寄生电容对电路的影响最为明显。在版图中,各导电层如铝线、多晶等及导电层之间的接触孔只要有电流通过就会有寄生电阻。两层导电层之间会存在寄生电容,寄生电容一般可分为本征(intrinsic)和耦合(coupled)
    时间:2023-08-26  热度:10℃
  • 可定制逻辑器件版图和网表的自动生成方法[发明专利]
    专利名称:可定制逻辑器件版图和网表的自动生成方法专利类型:发明专利发明人:柯艺骏,黄志洪,陈柱佳,高同强,唐林怀,赵思琦,杨海钢申请号:CN201810286588.X申请日:20180402公开号:CN108509725A公开日:20180907专利内容由知识产权出版社提供摘要:本发明公开了一种可定制逻辑器件版图和网表的自动生成方法,包括:版图生成方法,包含:对子模块版图资源进行处理,将GDS
    时间:2024-01-29  热度:10℃
  • 可定制逻辑器件版图和网表的自动生成方法[发明专利]
    专利名称:可定制逻辑器件版图和网表的自动生成方法专利类型:发明专利发明人:柯艺骏,黄志洪,陈柱佳,高同强,唐林怀,赵思琦,杨海钢申请号:CN201810286588.X申请日:20180402公开号:CN108509725A公开日:20180907专利内容由知识产权出版社提供摘要:本发明公开了一种可定制逻辑器件版图和网表的自动生成方法,包括:版图生成方法,包含:对子模块版图资源进行处理,将GDS
    时间:2024-01-29  热度:10℃
  • 一种基于RTL网表的有限状态机识别及提取方法[发明专利]
    (19)中华人民共和国国家知识产权局(12)发明专利申请(10)申请公布号 (43)申请公布日 (21)申请号 202010938370.5(22)申请日 2020.09.09(71)申请人 湖南泛联新安信息科技有限 410000 湖南省长沙市开福区伍家岭街道栖凤路486号凯乐微谷商务中心1栋B座17层(72)发明人 黄子桓 魏书宁 李立 冯元辉 (74)专利代理机构 长沙市护航专利代理事
    时间:2024-01-27  热度:15℃
  • 一种基于RTL网表的有限状态机识别及提取方法[发明专利]
    (19)中华人民共和国国家知识产权局(12)发明专利申请(10)申请公布号 (43)申请公布日 (21)申请号 202010938370.5(22)申请日 2020.09.09(71)申请人 湖南泛联新安信息科技有限 410000 湖南省长沙市开福区伍家岭街道栖凤路486号凯乐微谷商务中心1栋B座17层(72)发明人 黄子桓 魏书宁 李立 冯元辉 (74)专利代理机构 长沙市护航专利代理事
    时间:2024-01-20  热度:14℃
  • 电路仿真方法、电路仿真装置、介质及电子设备[发明专利]
    专利名称:电路仿真方法、电路仿真装置、介质及电子设备专利类型:发明专利发明人:施国勇,郝莉民,叶瑶瑶申请号:CN202210040056.4申请日:20220114公开号:CN114510891A公开日:20220517专利内容由知识产权出版社提供摘要:本发明提供一种电路仿真方法、电路仿真装置、介质及电子设备。所述电路仿真方法包括:获取所述目标集成电路的电路网表作为第一电路网表,所述第一电路网表包
    时间:2024-01-16  热度:8℃
  • 电路仿真方法、电路仿真装置、介质及电子设备[发明专利]
    专利名称:电路仿真方法、电路仿真装置、介质及电子设备专利类型:发明专利发明人:施国勇,郝莉民,叶瑶瑶申请号:CN202210040056.4申请日:20220114公开号:CN114510891A公开日:20220517专利内容由知识产权出版社提供摘要:本发明提供一种电路仿真方法、电路仿真装置、介质及电子设备。所述电路仿真方法包括:获取所述目标集成电路的电路网表作为第一电路网表,所述第一电路网表包
    时间:2024-01-12  热度:9℃
  • 一种电路原理图网表比对方法[发明专利]
    专利名称:一种电路原理图网表比对方法专利类型:发明专利发明人:王慧,秦清松,郭洪振申请号:CN201410334992.1申请日:20140715公开号:CN104091161A公开日:20141008专利内容由知识产权出版社提供摘要:本发明涉及一种电路原理图比对方法,特别涉及一种电路原理图网表比对方法。本发明通过提取原理图网表中的网络节点名称和连接的网络名称、元器件位号、封装信息等方面进行计算,
    时间:2024-01-05  热度:9℃
  • npmos管的版图设计
    实验一 N/PMOS管的版图设计实验报告一、 实验目的1. 掌握Tanner软件的基本设定,L_edit的使用;2. 掌握集成电路工艺与版图的图层关系,3. 知道本课程使用的MOSIS/Orbit 2U SCNAMEMS工艺;4. 能对错误进行分析和剖析,并且能解决错误;5. 熟悉版图设计规则;6. 对于N/PMOS管进行DRC和LVS的DRC步骤与方法。二、 实验设备与器件微型计算机一台;Tan
    时间:2023-12-19  热度:10℃
  • 十进制加减计数器
    十进制加减计数器免烧砖机模具集成电路软件设计实验二:十进制加减计数器实验地点实验时间学院班级姓名学号成绩指导老师年月日一、设计任务1、设计十进制加减计数器;2、练习使用Modelsim软件和Synopsys公司的Design Compiler软件。二、设计要求1、十进制加减计数器;2、控制端口控制加与减的计数;3、输入时钟的频率自定,符合设计即可三、预习要求编写加减计数器的VHDL代码; libr
    时间:2023-10-24  热度:22℃
Copyright ©2019-2024 Comsenz Inc.Powered by © 易纺专利技术学习网 豫ICP备2022007602号 豫公网安备41160202000603 站长QQ:729038198 关于我们 投诉建议